E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA选型
什么是好的
FPGA
编码风格?(3)--尽量不要使用锁存器Latch
前言在
FPGA
设计中,几乎没人会主动使用锁存器Latch,但有时候不知不觉中你的设计莫名其妙地就生成了一堆Latch,而这些Latch可能会给你带来巨大的麻烦。什么是锁存器Latch?
孤独的单刀
·
2023-11-27 20:33
FPGA设计与调试
fpga开发
Verilog入门
Verilog
Xilinx
IC
锁存器
学习MySQL先有全局观,细说其发展历程及特点
学习MySQL先有全局观,细说其发展历程及特点一、枝繁叶茂的MySQL家族1.发展历程2.分支版本二、特点分析1.常用数据库2.
选型
角度及场景三、三大组成部分四、总结相信很多同学在接触编程之初,就接触过数据库
战斧
·
2023-11-27 20:38
mysql
学习
mysql
数据库
percona
mariadb
mysql结构
阿里面试真题-ArrayList和LinkedList区别?看完秒懂
所以我们应该弄清楚ArrayList和LinkedList之间的区别,然后才知道工作中该如何
选型
。
Java指南修炼
·
2023-11-27 19:34
java
面试
经验分享
第04课:选择技术方向都要考虑哪些因素(下)
这一节我们主要聊聊,技术转型时的方向选择和技术方案的
选型
。技术转型时的方向选择做了几年开发工作之后,你很可能会面临技术转型。
foruok
·
2023-11-27 18:19
程序员职场进阶
32
讲
精品课
职场
有声课
ElasticSearch7.6.x 学习笔记 狂神说Java
这里写目录标题ElasticSearch概述Solr和ES的对比及
选型
简介架构选择ElasticSearch安装ElasticSearch的核心概念IK分词器插件ElasticSearch概述Solr和
Java全栈百度工程师
·
2023-11-27 17:08
学习笔记
elasticsearch
【前沿技术了解】web图形Canvas、svg、WebGL、数据可视化引擎的技术
选型
目录Canvas:HTML5新增Canvas标签(画布)渲染上下文canvas.getContext(contextType[,contextAttributes])上下文类型(contextType)上下文属性(contextAttributes)示例动画setInterval(function,delay):无需互动,按频率执行setTimeout(function,delay):互动,延时执
参宿7
·
2023-11-27 14:36
前端面试
信息可视化
【2023 云栖】阿里云刘一鸣:Data+AI 时代大数据平台建设的思考与发布
时代大数据平台应该如何建设今天分享的主题是Data+AI时代大数据平台应该如何建设,这个话题既是对我们过去一年工作的反思和总结,同时也是希望通过这个反思和总结,不管大家是否使用阿里云的平台和技术,在未来大数据平台的
选型
云布道师
·
2023-11-27 12:05
阿里云
聊聊消息队列的技术
选型
,哪个最香!
谈起消息队列,内心还是会有些波澜。消息队列,缓存,分库分表是高并发解决方案三剑客,而消息队列是我最喜欢,也是思考最多的技术。我想按照下面的四个阶段分享我与消息队列的故事,同时也是对我技术成长经历的回顾。初识:ActiveMQ进阶:Redis&RabbitMQ升华:MetaQ钟情:RocketMQ1初识ActiveMQ1.1异步&解耦2011年初,我在一家互联网彩票公司做研发。我负责的是用户中心系统
Java码农
·
2023-11-27 09:33
中科亿海微除法器(DIVIDE)
技术背景技术概述
FPGA
实现除法运算是一个比较复杂的过程,因为硬件逻辑与软件程序的区别。
小五头
·
2023-11-27 08:45
fpga开发
FPGA
和CPU、GPU有什么区别?为什么越来越重要?
1.为什么会有这么多的“X”PU?——“配角们”的时代近年来,诸如TPU、MPU、DPU等的”X”PU们似乎层出不穷,市场经常会对这些新创造出的名词感到困惑:为什么会出现这么多的单元?本质上是由于CPU的算力到达瓶颈了,背后是通用计算时代的终结。从发明以来,CPU算力的提升主要依靠两大法宝:一是提高时钟频率,但时钟频率提升面临瓶颈了。因为越高的时钟频率,意味着每秒可执行的运算次数越高,但随着电压下
mjiansun
·
2023-11-27 07:21
ISP专栏
fpga开发
GraphQL 基于 SPA 架构的工程实践
2、基于前后端分离一些架构设计与技术
选型
。3、详细介绍基于GraphQL构建BFF这一层,我的一些分层设计和思考。4、介绍一下前后端协作一些效率方面的问题。
360linker
·
2023-11-27 06:04
技术
软件开发
架构设计
graphql
架构
设计
比特熊故事汇独家 | .NET 感恩专场
比特熊:本期故事汇是.NET专场,今天一次性邀请到DOTNET领域大家非常熟悉且各有擅长的三位嘉宾,给我们来谈谈.NET7.0的新版本解析,技术
选型
,DOTNET企业应用现状,还有12月DOTNET2022
dotNET跨平台
·
2023-11-27 06:00
.net
microsoft
FPGA
实现双向电平转换
网上搜了一圈,好像没看到的类似的中文资料,不过MicroSemi有个文档AC349上给出了完整的解决方案,还有参考代码。话不多说,看图:欲知详情的朋友,请参考AC349
zkf0100007
·
2023-11-27 04:57
FPGA
fpga开发
FPGA
驱动CS4344 VHDL例程
CS4344是一款非常简单的I2S立体声24bitD/A芯片,采样率高达192KHz,相对于ADAU1761复杂的寄存器配置来说,CS4344非常友好,无需配置寄存器,只要按I2S时序输入数据,即可实现立体声输出,且10PINTSSOP封装,对于DIY来说非常友好。最近正好有音频输出需要,就选了CS4344,代码当然不用重复造轮子,GITHUB上已经有了,DInneBosman大佬已经帮我造好了轮
zkf0100007
·
2023-11-27 04:50
fpga开发
驱动开发
浅析电力电容器的防火防爆及改进措施
安科瑞华楠摘要:电容器着火爆炸的原因有管理上的疏忽、保养不到位、频繁投切、高次谐波、存在于易燃易爆的环境之中以及电容器
选型
、安装、保护不恰当等,电容器的防火防爆,应根据这些原因采取相应的措施。
安科瑞 华楠
·
2023-11-27 04:01
能源
实践指南-网页生成PDF
二、技术
选型
该功能不需要在前端展示给用户,为节省客户端资源,选择在服务端实现网页生成PDF的功能。
前端劝退师
·
2023-11-27 04:28
web
js
javascript
html
css
UltraScale
FPGA
可编程逻辑块(CLB)
写在前面AMDAdaptiveComputingDocumentationPortal本文为作者对AMDUltraScale
FPGA
可编程逻辑块的资源和设计方法的学习笔记,主要参考文献为AMD官方文档:
fe1211
·
2023-11-27 02:28
fpga开发
SP605官方开发板不能扫到链的问题
很早之前的板子,近些天需要重新搞
FPGA
,所以又拿出来,应该以前都是在win7下开发,现在都win10了,vivado都不支持sp6,所以先得下载一个14.7版本,但是出现了新的问题,就是不能扫到链。
chinxue2008
·
2023-11-27 02:58
FPGA
fpga开发
使用STARTUPE3原语通过SPI Flash实现UltraScale
FPGA
的局部重配置(一)
使用STARTUPE3原语通过SPIFlash实现UltraScale
FPGA
的局部重配置(一)介绍参考设计文件程序说明设计步骤介绍最近有用到
FPGA
的动态重加载,发现手册中有关于KCU105重加载的明确步骤
林深杂谈
·
2023-11-27 02:57
FPGA/Verilog
专栏
fpga
AR# 63739 Kintex UltraScale
FPGA
KCU105 Evaluation Kit - Board Debug Checklist
DescriptionTheKintexUltraScale
FPGA
KCU105EvaluationKitChecklistisusefultodebugboard-relatedissuesandtodetermineifapplyingforaBoardRMAisthenextstep.BeforeworkingthroughtheKCU105BoardDebugChecklist
Tiger-Li
·
2023-11-27 02:56
xilinx
fpga
ultrascale 器件GTX参考时钟注意点
7系列的GTX参考时钟可以供本BANK及另外两个相邻BANK使用,但是ultrascale及ultrascale+器件又分了SLR0及SLR1,这两者之间不能共用参考时钟,硬件设计尤其需要注意
FPGA_Linuxer
·
2023-11-27 02:25
FPGA
fpga开发
Ultrascale/Ultrascale+
FPGA
GTH IP及结构详解(二)
目录一、PhysicalResource界面对应GTH结构说明1.free-runningandDRP时钟频率1.1DRP接口2.TX/RXMasterCHannel3.Channeltable3.1参考时钟的选择和分布二、OptionalFeatures界面2.1Receivercommadetectionandalignment1.Validcommavaluesfor8B/10Bencodi
FPGA干货店
·
2023-11-27 02:55
FPGA
UltraScale
fpga开发
ultrascale
FPGA
1.工艺从mos到FIN,查了半天资料,不如bili的intel介绍视频,其实是把DS做成3D结构,减小DS漏电流;2.型号的尾数是以百万门为标定的;3.slice(切片)是CLB的组成单元,slice又包含LUT,slicel和slicem的区别组要是m包含ram单元;4.DSP模块,数字信号处理大量使用的二进制乘法器和累加器;5.IO分为HR(宽范围)和HP(高性能)模式;6.GTH(16.3
chinxue2008
·
2023-11-27 02:52
FPGA
fpga开发
ADC
选型
参数和分类相关知识。
轨到轨ADC的
选型
参数(如下图)1、位数:24bit2、信噪比(越大越好)或者噪声(越小越好)3、分辨率(Resolution)L:16.4bitsM:17.1bitsF:18bits4、增益误差GAIN
客家元器件
·
2023-11-27 02:21
社交电子
FPGA
_IIC代码-正点原子 野火 小梅哥 特权同学对比写法(1)
FPGA
_IIC代码-正点原子野火小梅哥特权同学对比写法(1)单字节写时序单字节读时序I2C控制器设计模块框图scl_high和scl_low产生的时序图状态转移图Verilog代码
FPGA
_IIC代码
自小吃多
·
2023-11-27 02:20
FPGA
fpga开发
FPGA
_探针(ISSP)调试工具
探针则是将
FPGA
内部的节点信号通过JTAG电缆传输到PC机上,方便用户观察。对于一些变化比较缓慢或者实时性要求不高的信号,使用该工具调试非常的方便,例如观察ADC的采样结果。
自小吃多
·
2023-11-27 02:50
FPGA
fpga开发
杭州酒店小程序开发托管公司哪家好|开发多少钱|有哪些流程
本文将介绍杭州酒店小程序开发托管的背景和意义,分析市场需求,详细阐述开发流程、技术
选型
以及运营策略,并分享一些成功的案例。
红匣子实力推荐
·
2023-11-27 01:44
web项目中数据库创建流程框架
2.技术
选型
阶段:2.1选择技术栈:根据项目需求和团队技能选择前端框架、后端框架、数据库等技术。2.
佚名涙
·
2023-11-27 01:52
前端
数据库
fpga
项目整理
fpga
跟踪https://github.com/atlab/
FPGA
EyeTrackerMotion-Trackerhttps://github.com/zephyr834/Motion-TrackerWebserverhttps
AI视觉网奇
·
2023-11-27 00:51
fpga
视觉跟踪
元器件
选型
列一些比较常见的元器件(待完善)。二极管型号参数封装说明1N4148.DO-35玻璃1N5819.DO-15肖特基二极管(漏电流较大)三极管型号参数封装说明S8550PNP高频放大0.5ATO-92S8050NPN高频放大0.5ATO-922N2907PNP高频放大0.6ATO-922N2222NPN高频放大0.3ATO-92MOSFET型号参数封装说明SI2301DSP-MOSSOT-23SI2
fungaren
·
2023-11-26 23:42
其他
FPGA
入门到精通系列1:数字电路基础知识
本文主要介绍数字电路基础知识,用最简洁的内容介绍最核心的知识。1、数字电路是什么?数字电路是利用电源电压的高电平和低电平分别表示1和0,进而实现信息的表达。模拟信号:随时间连续变化的信号。处理模拟信号的电路就是模拟电路。数字信号:随时间不连续变化的信号,离散变化。处理数字信号的电路就是数字电路。模拟电路.png2、数值表达我们常用的数值表达方式是十进制,但在数字电路中采用的是二进制,如下图所示:c
伽思珂
·
2023-11-26 22:16
基于
FPGA
的多通道数据采集系统Verilog设计嵌入式
基于
FPGA
的多通道数据采集系统Verilog设计嵌入式在本文中,我们将介绍基于
FPGA
的多通道数据采集系统的Verilog设计,该系统可用于同时采集和处理多个通道的数据。
FollowMeCode
·
2023-11-26 21:39
fpga开发
嵌入式
自动驾驶域控制器研究:AI芯片
选型
方案详解
中央控制器作为自动驾驶核心部件,作为自动驾驶的“大脑”端,通常需要外接多个摄像头、毫米波雷达、激光雷达,以及IMU等设备,完成的功能包含图像识别、数据处理等。域控制器作为一个智能硬件,为了完成复杂的AI计算和智能控制,硬件层面需要承担环境感知和深度学习等超大算力需求的AI处理芯片、负责控制决策和逻辑运算的CPU、以及负责功能安全和车辆控制的MCU;软件层面包括操作系统、中间件以及应用层AI算法等。
king110108
·
2023-11-26 21:28
智能驾驶
人工智能
自动驾驶
图像分割模型及架构
选型
介绍(MMSegmentation|sssegmentation等)
参考:https://zhuanlan.zhihu.com/p/6182265130.图像分割概述图像分割通过给出图像中每个像素点的标签,将图像分割成若干带类别标签的区块,可以看作对每个像素进行分类。图像分割是图像处理的重要组成部分,也是难点之一。随着人工智能的发展,图像分割技术已经在交通控制、医疗影像和人脸识别等多个领域获得了广泛的应用。图像分割是预测图像中每一个像素所属的类别或者物体。基于深度
@BangBang
·
2023-11-26 20:40
图像分割
计算机视觉
人工智能
接口测试基本流程
一:接口测试框架的
选型
接口测试工具或框架的确定二:确定接口测试的范围根据团队人力及时间考了,是否把所有的接口实现,在人力和时间不足的情况下,需要根据接口在业务中的重要程度挑选各个阶段的接口范围,以及确定接口的优先级三
程序员木江
·
2023-11-26 20:08
接口测试
jmeter
5种主流API网关技术
选型
,yyds!
API网关是微服务项目的重要组成部分,今天来聊聊API网关的技术
选型
,有理论,有实战。不BB,上文章目录:1API网关基础1.1什么是API网关API网关是一个服务器,是系统的唯一入口。
小小哭包
·
2023-11-26 18:09
软件设计研讨
中间件
API网关
技术选型
初学者——半加器
定义
FPGA
开发板上的按键key1,key2为
liuyuebuyu
·
2023-11-26 18:50
FPGA学习
fpga开发
(159)Verilog HDL:设计一个半加器之hadd
(159)VerilogHDL:设计一个半加器之hadd1.1目录1)目录2)
FPGA
简介3)VerilogHDL简介4)VerilogHDL:设计一个半加器之hadd5)结语1.2
FPGA
简介
FPGA
宁静致远dream
·
2023-11-26 18:15
Verilog
HDL教程
fpga开发
FPGA
:什么是半加器?什么是全加器?多比特数据相加怎么求?如何用面积换速度?
前言在
FPGA
中计算两个数据相加和C语言中的加法不太一样,在
FPGA
中是二进制相加,要考虑数据的进位、数据时单比特还是多比特,数据若位宽过大引起的时延该怎么解决,本文就对以上问题进行梳理另外我想挖个新坑
崽崽今天要早睡
·
2023-11-26 18:15
#
▶FPGA相关的专业知识
fpga开发
(16)VHDL实现半加器与全加器
(16)VHDL实现半加器与全加器1.1目录1)目录2)
FPGA
简介3)VHDL简介4)VHDL实现半加器与全加器5)结语1.2
FPGA
简介
FPGA
(FieldProgrammableGateArray
宁静致远dream
·
2023-11-26 18:45
VHDL教程(上篇)
单片机
嵌入式硬件
开发语言
(96)
FPGA
面试题-Verilog设计半加器
1.1
FPGA
面试题-Verilog设计半加器1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)
FPGA
面试题-Verilog设计半加器;5)结束语。
宁静致远dream
·
2023-11-26 18:45
FPGA面试题大放送
fpga开发
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.1 半加器)
请把控制拨码开关模块LCD_ALONE_CTRL_SW中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的
FPGA
_CON1和
FPGA
_CON2处,不需要用户设置
北京革新创展科技有限公司
·
2023-11-26 18:43
FPGA资源
#
B-ICE实验教程资源
fpga开发
嵌入式硬件
proteus
unity3d技术摄像头跟随_深度分析 | AR SDK引擎技术
选型
和使用实现方案
作者:os数据宅https://gameinstitute.qq.com/community/detail/133606本篇约6000字阅读需要20分钟,内容有:开发者对AR的基础认知主流AR引擎的
选型
大纲
weixin_39925959
·
2023-11-26 17:47
unity3d技术摄像头跟随
2023 年的 Node.js 生态系统
本文就来看看Node.js最新的生态系统,以实现快速技术
选型
!
IT界那些事儿
·
2023-11-26 16:00
node.js
STM32F103+ESP8266(初始化)——+WIFI模块获取三天天气数据
一、WIFI通信
选型
:选择支持TCP/IP协议的WIFI模块(这里使用的是ESP8266模组:开发:底层固化软件)1.1)原理图使用USART3串口与WIFI模块相连2、ESP8266相关AT指令集介绍
L U .7
·
2023-11-26 16:20
stm32
单片机
arm
线性分组码(rs)---三个重点:一:原理明白;二:生成矩阵 、 监督矩阵以及之间的关系;三:
fpga
实现...
基本概念:分组码是一组固定长度的码组,可表示为(n,k),通常它用于前向纠错。在分组码中,监督位被加到信息位之后,形成新的码。在编码时,k个信息位被编为n位码组长度,而n-k个监督位的作用就是实现检错与纠错。当分组码的信息码元与监督码元之间的关系为线性关系时,这种分组码就称为线性分组码。对于长度为n的二进制线性分组码,它有种可能的码组,从种码组中,可以选择M=个码组(k
weixin_30887919
·
2023-11-26 15:02
java qt gui_GUI(图形界面)技术
选型
很多学习编程的小伙伴们在初学的时候会感到疑惑:为什么我学完了C语言,还是写不出一个完整的界面软件呢?其实使用底层代码直接写界面程序是很难的,倘若你要在屏幕上画出一条红色的直线,那么你需要找到显卡的地址,然后往显卡的寄存器中写入数据,这个过程非常的繁琐。所幸的是,我们可以找到很多封装好的GUI库,这些框架提供给你很多现成的功能,例如绘制图表、绘制按钮、显示界面、事件处理等。通过这些框架,我们可以很方
俞林鑫
·
2023-11-26 15:35
java
qt
gui
Golang语言社区 课程2018年11月17日 更新说明
courseId=1005743022&share=2&shareId=4000000005380372Go语言实现贪吃蛇:第七节:地图分析及服务器
选型
https://study.163
Golang语言社区
·
2023-11-26 14:46
大创笔记——STC8A8K移植DS1302时钟模块
这篇是在鄙人为大创项目做时钟模块
选型
的一部分记录。此次为项目选择的模块型号有:DS1302和PCF8563。测试使用的平台为STC8A8K。
Cloudflix
·
2023-11-26 14:41
单片机
嵌入式硬件
51单片机
S25FL256S介绍及
FPGA
实现思路
本文介绍S25FL256S这款FLASH芯片,并进行
FPGA
读写控制的实现(编程思路及注意事项)。
今朝无言
·
2023-11-26 13:56
数字逻辑
fpga开发
上一页
44
45
46
47
48
49
50
51
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他