E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Quartus软件安装问题
数电FPGA实验:实验一 基于FPGA的计数器设计 (基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真)
实验一基于FPGA的计数器设计1.实验目的:(1)掌握
Quartus
Ⅱ软件的设计流程;(2)学习原理图设计方法和波形仿真方法。
superlistboy
·
2023-08-09 22:56
数电FPGA实验
数电实验
fpga开发
数电实验
数电
重邮
实验报告
基于FPGA等精度的实时测量频率和占空比
B、Em设置为1Mhz,占空比为46%的信号的占空比2、数据处理模块3、总体仿真七、实测展示八、说明一、要求:利用Altera公司的FPGA开发软件
Quartus
13.1采用混合设计实现方波信号频率和占空
猪突猛进进进
·
2023-08-09 22:24
fpga开发
开发语言
quartus
modelsim仿真时钟出现Pu1是什么意思?
FPGA实验,用rom的IP核做一个简易信号发生器。仿真出来没有波形,时钟信号显示Pu1,复位信号显示HiZ。有大佬知道原因的麻烦指导一下,仿真界面,工程文件如下:modelsim输出顶层文件sin_gen.vmodulesin_gen(clk,rst,q_outs);inputclk,rst;output[7:0]q_outs;//output[7:0]q_outt;//output[7:0]q
黄启明
·
2023-08-06 10:22
fpga开发
Verilog 实现流水灯
、实验平台2、实验目的2.1、实验要求3、实验流程3.1、实验原理3.2、框架设计3.3、功能模块划分3.4、时序信号图3.5、代码实现3.6、测试文件3.7、上板验证4、总结1、实验平台软件:PC、
Quartus
Prime18.1
青柠Miya
·
2023-08-04 16:46
FPGA学习
fpga开发
verilog设计
verilog设计抢答器【附源码】
中央控制模块模块框图信号定义设计文件3.3.2、数码管驱动模块设计文件3.3.3LED驱动模块3.3.4、按键消抖模块3.4仿真验证3.4、板级验证3.4.1、顶层文件4、总结1、实验平台软件:PC、
Quartus
Prime18.1
青柠Miya
·
2023-08-04 16:46
FPGA学习
fpga开发
Verilog
抢答器
Quartus
Prime 软件 USB-blaster 驱动安装失败【已解决】
目录一、安装步骤二、安装失败及其解决办法2.1试图将驱动程序添加到存储区时遇到问题2.2高级重启禁用数字签名2.3下载驱动2.4检查是否安装多版本
quartus
2.5错误代码392.6设备描述符请求失败
青柠Miya
·
2023-08-04 16:16
FPGA学习
fpga
驱动程序
在VIVADO项目插入ILA逻辑分析仪实现信号抓取的技巧
在
QUARTUS
II环境下有很好用的SIGALTAPII,在VIVADO下实现内部信号抓取可以使用所谓的DEBUG,其实就是设置DEBUG后,项目使用XDC命令自动加入了逻辑分析仪,我们这里讲讲的是主动实例化加入
mcupro
·
2023-08-04 16:09
软件无线电
USRP
OpenOFDM_RX
fpga开发
FPGA通过一个按键控制三个LED灯亮灭(状态机法)
FPGA型号:CycloneIVEPFCE10F17C8开发工具:
Quartus
13.0专业版Modelsim10.1d文章目录状态机一、设计思路二、代码设计1.顶层代码2.测试代码三、仿真状态机状态机由状态寄存器和组合逻辑电路构成
FPGA小白菜
·
2023-08-04 16:07
fpga开发
嵌入式硬件
FPGA PLL锁相环控制LED闪烁程序设计与仿真
开发软件:
Quartus
13.0开发组件:CycloneIVEP4CE10F17C8仿真:Modelsim10.1d文章目录PLL锁相环一、程序设计二、仿真测试问题总结PLL锁相环PLL:PhaseLockedLoop
FPGA小白菜
·
2023-08-04 16:07
FPGA
fpga开发
嵌入式硬件
quartus
工具篇——fifo ip核
quartus
工具篇——fifoip核1、简介FPGA中的FIFO(First-In,First-Out)是一种常见的数据缓冲器,用于在不同的时钟域之间进行数据传输。
辣子鸡味的橘子
·
2023-08-02 09:24
fpga开发
基于FPGA的超声波测距——UART串口输出
1、系统模块框图2、RTL视图三、源码1、div_clk_us(1us的分频)2、产生驱动超声波的信号3、串口发送模块4、HC_SR04_uart(顶层文件)四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-08-01 15:02
FPGA
fpga开发
quartus
13安装问题无法解决,用了cmd等方法还是不行,怎么办,急啊
E:\
quartus
\bin64\ss_cpt.l没有被指定在Windows上运行,或者它包含错误。请尝试使用原始安装媒体重新安装程序,或联系您的系统管理员或软件供应商以获取支持。图片发自App
shooterrrrrrrrr
·
2023-08-01 08:31
Verilog语法中parameter与localparam
Verilog语法中parameter与localparam对读者的假设已经掌握:.可编程逻辑基础.VerilogHDL基础.使用Verilog设计的
Quartus
II入门指南.使用Verilog设计的
橙黄橘绿时、
·
2023-08-01 01:47
学习
verilog
基于Cyclone V SoC利用HLS实现卷积手写体数字识别设计
实现卷积手写体数字识别设计本文是基于英特尔CycloneVSoC开发板,利用HLS技术实现三层卷积两层池化两层全连接推理运算的手写体数字识别设计硬件环境:CycloneVSoC开发板SD卡电脑软件环境:Windows11
Quartus
prime18EclipseDS
ppqppl
·
2023-07-31 09:33
【
Quartus
FPGA】EMIF DDR3 读写带宽测试
本文主要介绍了
Quartus
FPGA平台EMIF参数配置,以及测试DDR3读写带宽的过程,FPGA器件型号是Cyclone10GX10CX220YF780E6G,DDR3颗粒型号是WinbondW631GG6KB
洋洋Young
·
2023-07-29 20:22
Quartus
FPGA
开发
fpga开发
quartus
.bdf格式 和 .v格式 互相转换及调用
1生成.bdf文件file→new→blockdiagram/schematicfile2.v调用.bdf将.bdf文件转换为.v文件再调用.v文件.bdf转换为.v文件:file→creat/update→creathdldesignfilefromcurrentfile注意:更新.bdf之后要重跑上述步骤生成.v3.bdf调用.v将.v文件转换为.bdf文件再调用.bdf文件,.bdf文件添加
gaoxcv
·
2023-07-29 19:53
fpga原理
ad+硬件每日学习十个知识点(11)23.7.22
文章目录1.怎么使用
quartus
2编译工程生成sof文件?2.怎么使用
quartus
2下载程序到fpga芯片?3.为什么sof文件烧录后,fpga断电重启,程序会丢失?
阿格在努力
·
2023-07-29 14:45
硬件学习
学习
fpga开发
ad+硬件每日学习十个知识点(10)23.7.21
文章目录1.verilog新建文件夹结构2.怎么在
quartus
2里新建工程?3.如果在
quartus
2新建工程后,发现器件选择错误,怎么修改?4.在
quartus
2新建工程后,怎么新建文件编写程序?
阿格在努力
·
2023-07-28 15:04
硬件学习
学习
fpga开发
SOC FPGA之HPS模型设计(二)
根据SOCFPGA之HPS模型设计(一),
Quartus
工程经过全编译后会产生Handoff文件夹、SOPCINFO文件、SVD文件二、生成Preloader镜像文件通过信息交换文件Handoff文件生成
STATEABC
·
2023-07-28 15:02
一般人学不会的FPGA
fpga开发
嵌入式硬件
SOC
HPS
quartus
工具篇——ROM ip核
quartus
工具篇——ROMip核1、ROM简介FPGA中的ROM(Read-OnlyMemory)是一种只读存储器,主要用来存储固化的初始化配置数据。
辣子鸡味的橘子
·
2023-07-27 00:04
fpga开发
linux的ssh是否安装mysql_[服务器]linux mysql安装和卸载及升级/OpenSSH卸载和安装及升级...
因为之前因为在linux上安装常规软件,总是出错,而且没办法快速解决.本篇文章就主要讲诉linux上软件安装,常用的一些概念,指令,以便更好的理解
软件安装问题
.这里已mysql,OpenSSH为例.对于软件的升级
跟着老范学模型
·
2023-07-26 21:58
FPGA项目(10)——基于FPGA的倒计时显示电路的设计与仿真
(用的是
quartus
自带的仿真器)这次设计分为两个模块,一个是倒计时的控制模块,另一个是数码管的显示模块。在倒计时控制模块中调用(例化)显示模块,从而实现分层设计。
嵌入式小李
·
2023-07-26 08:20
FPGA项目
fpga开发
quartus
工具篇——PLL IP核的使用
quartus
工具篇——PLLIP核的使用1、PLL简介PLL(Phase-LockedLoop,相位锁环)是FPGA中非常重要的时钟管理单元,其主要功能包括:频率合成-PLL可以生成比输入时钟频率高的时钟信号
辣子鸡味的橘子
·
2023-07-25 12:29
fpga开发
FPGA简单双端口RAM——IP核
核配置三、源码1、ram_wr(写模块)2、ram_rd(读模块)3、ip_2port_ram(顶层文件)四、仿真1、仿真文件2、波形仿真五、SignalTapII在线验证六、总结七、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-25 12:44
FPGA
fpga开发
tcp/ip
网络协议
FPGA实现串口回环
UART串口通信1、UART通信原理2、串口通信时序图二、系统设计1、系统框图2.RTL视图三、源码1、串口发送模块2、接收模块3、串口回环模块4、顶层模块四、测试效果五、总结六、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-25 12:44
FPGA
fpga开发
FPGA FIFO——IP核
核配置四、源码1、fifo_wr(写模块)2、fifo_rd(读模块)3、ip_fifo(顶层文件)五、仿真1、仿真文件2、波形分析六、SignalTapII在线验证七、总结八、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-25 08:07
FPGA
fpga开发
tcp/ip
网络协议
2019-07-17 Usb blaster
micro-USBdriver:HyperBlaster.zip(passwd:e3s10)s
Quartus
18.1image.png
七点水Plus
·
2023-07-24 06:17
SOPC之NiosⅡ系统(四)
NIOSⅡ系统实例,参考自特权同学《勇敢的芯-伴你玩转NIOSⅡ》一些基础操作就不再赘述目录1.创建
Quartus
项目1.2进入PlatformDesigner添加组件并设置1.2.1设置时钟频率50MHz
STATEABC
·
2023-07-20 13:32
一般人学不会的FPGA
fpga开发
verilog实现状态机
如愿一、使用工具二、要求三、需求分析四、时序切换五、检测10010串六、总结一、使用工具
Quartus
18.1二、要求1、根据以下描述功能用verilog编写一段代码,并用状态机来实现该功能。
伊始不觉
·
2023-07-19 16:42
FPGA
fpga开发
Quartus
-II 三种方式进行D触发器仿真
如愿一、
Quartus
-II1.1介绍1.2使用版本1.3安装教程二、Modelsim2.1介绍2.2主要特点2.3使用版本2.4安装教程三、D触发器3.1结构3.2工作原理3.3功能表四、D触发器原理图并仿真五
伊始不觉
·
2023-07-19 16:12
FPGA
fpga开发
quartus
中如何添加器件库
关键字:1:
quartus
如何安装器件库;:2:安装器件库时出现:The
Quartus
PrimesoftwarecannotlaunchtheDeviceInstallerforsomeWindowsoperatingsystems.YoucanlaunchtheDeviceInstallerdirectlyfromtheWindowsStartMenu
MTIS
·
2023-07-19 14:21
Error_Mark
quartus
器件库
altera
quartus
18.0如何下载安装Cyclone V器件库
文章目录前言一、下载流程二、添加步骤三、总结四、参考资料前言在我们使用不同版本的板子的时候,我们需要在
quartus
下安装不同型号的器件库才能对板子进行选型并进行下一步操作。
混子王江江
·
2023-07-19 14:18
FPGA
fpga开发
FPGA入门:
Quartus
Ⅱ实现半加器,全加器,四位全加器
文章目录一、半加器和全加器简介1.1半加器1.2一位全加器二、原理图实现半加器与全加器2.1半加器2.1.1创建项目2.1.2原理图设计半加器2.1.3半加器波形仿真2.1.4将半加器设置为可调用元件2.2全加器2.2.1新建原理图2.2.2Verilog语言设计全加器三、上板测试3.1全加器3.2拓展:四位全加器四、总结五、参考资料一、半加器和全加器简介1.1半加器1、半加器是指对输入的两个一位
鸡腿堡堡堡堡
·
2023-07-18 20:04
fpga开发
FPGA单端口RAM——IP核
ROMIP核2、RAMIP核二、IP核配置步骤三、源码1、ram_rw驱动文件2、ip_1port_ram顶层文件3、仿真文件4、仿真波形四、SignalTapII在线调试五、总结六、参考资料前言环境:1、
Quartus
18.12
混子王江江
·
2023-07-18 12:33
FPGA
fpga开发
tcp/ip
网络协议
SignalTap II 软件使用步骤
二、使用步骤三、总结四、参考资料前言环境:1、
Quartus
18.12、板子型号:原子哥开拓者2(EP4CE10F17C8)要求:能够使用SignalTapII进行片上调试。
混子王江江
·
2023-07-18 12:02
FPGA
fpga开发
quartus
时序约束之时钟约束基本步骤
约束步骤:1.在
quartus
ii软件中点击tools–timequesttiminganalyzer;2.在timequesttiminganalyzer种点击netlist–createtimingnetlist
会飞的珠珠侠
·
2023-07-18 02:22
时序约束
quartus
fpga
quartus
II FPGA 引脚电平设置
目录一、未使用的PIN设置1.当所有的未使用的PIN设置为输出接地时:2.当所有的未使用的PIN设置为三态输入:3.设置为若上拉或者三态时二、I/Obank电压一、未使用的PIN设置1.当所有的未使用的PIN设置为输出接地时:主要指:所有的ICPIN,包括已经定义了输入或者输出的PIN,但是没有实际的信号进出(即未使用),测试为0v。反面讲,使用的PIN,是指实际定义并在逻辑里使用这个信号,且有实
会飞的珠珠侠
·
2023-07-18 02:51
verilog
FPGA
fpga
按键控制流水灯方向——FPGA
文章目录前言一、按键二、系统设计1、模块框图2、RTL视图三、源码四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02、vscode3、板子型号:EP4CE6F17C8要求:按键1按下,流水灯从右开始向左开始流动
混子王江江
·
2023-07-17 22:41
FPGA
fpga开发
Quartus
/Verilog:移位实现不同频率的流水灯
//该程序将用移位来实现流水灯,每次左移一个流水灯;复位时流水灯全亮,高电平有效//三个分频,分别为亮灭灯间隔0.5s、以100HZ、10HZ频率闪烁moduleLED(inputclk,//时钟信号inputrst_n,//复位信号input[1:0]en,//控制分频的开关outputreg[9:0]led//流水灯输出);reg[27:0]count;//计数控制分频always@(pose
海上生明玉
·
2023-07-17 18:18
Verilog
verilog
vhdl
Quartus
/Modelsim:Error: Invalid license environment.Unable to checkout a license.
这是因为下载了付费版本的modelsim,只要找到Uninstall卸载文件卸载掉付费的版本就好。找到卸载文件选择单独卸载卸载付费版本,就在最后一条,我这里是已经卸除过的。只留那个后面有free的版本
海上生明玉
·
2023-07-17 18:47
vhdl
FPGA通过数码管实现电子时钟
共阴极数码管or共阳极数码管2、共阴极与共阳极的真值表二、系统设计1、总体框图:2、模块调用3、模块原理图三、源码1、计数模块2、数码管驱动模块3、顶层模块四、运行效果五、总结六、参考资料前言环境:1、
Quartus
18.12
混子王江江
·
2023-07-17 16:07
FPGA
fpga开发
FPGA电梯控制系统
参考资料软件平台:
quartus
13.1(参考正点原子)百度网盘下载地址提取码:jxpe破解地址所实现的功能:显示部分:六位数码管第一位显示用户设置的目标楼层数,最后一位显示电梯当前的楼层。
浅忆Ly
·
2023-07-17 16:06
笔记
fpga
VHDL数字频率计的设计
一.实验目的二.实验内容三.实验设计四.实验步骤五.实验结果一.目的1.学习
Quartus
Ⅱ/ISEDesignSuite软件的基本使用方法。
XUAN xue
·
2023-07-17 16:34
笔记
8位16进制频率计设计实验--VHDL
一、实验目的(1)学习并掌握
Quartus
II的使用方法(2)学习简单时序电路的设计和硬件测试。
易安寄云
·
2023-07-17 16:01
FPGA
VHDL
vhdl
嵌入式硬件
fpga
流水灯——FPGA
文章目录前言一、流水灯介绍二、系统设计1.模块框图2.RTL视图三、源码四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02、vscode3、板子型号:EP4CE6F17C8要求:每隔0.2s
混子王江江
·
2023-07-17 09:47
FPGA
fpga开发
quartus
工具篇——modelsim的使用
文章目录
quartus
工具篇——modelsim的使用1、modelsim简介二、使用教程1、新建工程添加文件2、生成编写仿真文件3、设置仿真4、开启功能仿真5、开启时序仿真6、总结参考视频:
quartus
辣子鸡味的橘子
·
2023-07-16 22:33
fpga开发
Linux(Centos)环境下FPGA EDA软件启动命令
1.Intel
Quartus
安装完软件后先创建一个脚本文件:ase.sh,其内容为:exportMTI_HOME=/home/work/soft_install/Intel_
Quartus
/modelsim_aseexportPATH
AI浪潮下FPGA从业者
·
2023-07-16 09:52
FPGA基础
使用
Quartus
将用户模块封装成网表文件:
Quartus
17.0及之前版本.qxp文件、
Quartus
17.1及之后版本.qdb文件(上)
本文共分为两部分,每部分各两小节,详细叙述
Quartus
17.0及之前版本
AI浪潮下FPGA从业者
·
2023-07-16 09:51
FPGA基础
fpga
触摸按键控制LED灯亮灭
文章目录前言一、触摸按键介绍二、触摸按键电路原理模式一:模式二:三、系统设计1、模块框图2、RTL视图四、源码1、touch_led模块五、效果六、总结七、参考资料前言环境:1、
Quartus
18.12
混子王江江
·
2023-07-16 04:50
FPGA
fpga
呼吸灯——FPGA
1、介绍2、占空比调节示意图二、系统设计1、系统框图2、RTL视图三、源码四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02、vscode3、板子型号:EP4CE6F17C8要求:将四个
混子王江江
·
2023-07-16 04:18
FPGA
fpga开发
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他