E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Vivado编程技术
GitHub和码云上,7个h5页面制作工具推荐
用户无需掌握复杂的
编程技术
,通过简单拖拽、少量配置即可制作精美的页面,可用于营销场景下的页面制作。同时,也为开发者提供了完备的编程接入能力,通过脚本和组件的形式获得强大的组件行为和交互控制能力。
徐小夕@趣谈前端
·
2023-08-22 16:48
github
分享STM32、FPGA、上位机测试开发环境和常用工具
把stm32、fpga开发中常用工具和开发环境分享给大家,附带下载链接,可以直接使用在项目工程中,其中包括
Vivado
17.4、Modelsim10.6d、Keil5、ST_Link驱动、Gvim编辑器
青青豌豆
·
2023-08-21 23:54
fpga开发
stm32
嵌入式硬件
Window10安装ISE14.7闪退
相对于Xilinx主推7系列芯片,甚至为了让大家升级新搞得
Vivado
不允许Spartan6使用,但是这也阻挡
Eidolon_li
·
2023-08-21 21:35
Spartan6
FPGA
fpga开发
Vivado
2018.3版本_编译下载打包固化程序
Vivado
2018.3版本_编译下载打包固化程序概述:在
Vivado
中开发导出硬件平台,然后在SDK中进行C语言的开发工作,然后把SDK编译生成的.elf文件加入
Vivado
工程中,编译生成.bit文件
HX科技
·
2023-08-21 21:02
FPGA开发
fpga开发
tcl学习之路(五)(
Vivado
时序约束)
1.主时钟约束 主时钟通常是FPGA器件外部的板机时钟或FPGA的高速收发器输出数据的同步恢复时钟信号等。下面这句语法大家一定不会陌生。该语句用于对主时钟的名称、周期、占空比以及对应物理引脚进行约束。create_clock-name-periood-waveform{}[get_ports] 在设计中,未约束的时钟可以通过时钟网络报告和时钟确认报告查看。在打开综合和实现设计后,输入如下指令:
邶风,
·
2023-08-21 07:00
tcl学习
学习
tcl学习
fpga开发
FPGA原理与结构——RAM IP核的使用与测试
目录一、前言二、RAMIP核定制1、RAMIP核step1打开
vivado
工程,点击左侧栏中的IPCatalogstep2在搜索栏搜索RAM,找到BlockMemoryGeneratorIP核:2、IP
apple_ttt
·
2023-08-21 07:27
FPGA原理与结构
fpga开发
fpga
硬件架构
FPGA调试问题记录(软件无线电)
"欢迎各位大佬在评论区发表你们的调试问题与解决方式"一、
Vivado
报错【labtools27-3403】原因:JTAG频率过高。解决:连接调试器时降低JTAG频率。
时空默契
·
2023-08-21 07:54
数字信号处理
verilog
笔记
fpga开发
数字通信
FPGA原理与结构——移位寄存器(Shift Registers)
实现移位寄存器3、移位寄存器的应用4、移位寄存器的功能5、移位寄存器结构6、移位寄存器级连二、移位寄存器数据流1、动态读操作(移位长度不固定)2、静态读操作(移位长度固定)三、移位寄存器例化1、原语例化2、
vivado
apple_ttt
·
2023-08-21 07:42
FPGA原理与结构
fpga开发
fpga
硬件架构
C#规范整理·集合和Linq
看我主页简介免费C++学习资源,视频教程、职业规划、面试详解、学习路线、开发工具每晚8点直播讲解C++
编程技术
。前言C#中的集合表现为数组和若干集合类。不管是数组还是集合类,它们都有各自的优缺点。
编程小世界
·
2023-08-21 04:48
Java的反射机制
概念:在某些特殊场合中编写代码时不确定要创建什么类型的对象,也不确定要调用什么样的方法,这些都希望通过运行时传递的参数来决定,该机制叫做动态
编程技术
,也就是反射机制通俗来说,反射机制就是用于动态创建对象并且动态调用方法的机制
Ethan_Liu666
·
2023-08-20 19:31
Hibernate初识
它是将对象映射到数据库中存储的数据(表)的
编程技术
。
小格zZZ
·
2023-08-20 16:58
中南空压机智能监控系统,雀食牛,雀食帅
苦历了30天的大型上位机软件项目“空压机智能监控系统”终于今天完成了,整个项目可以让你:1.掌握C#
编程技术
及其开发应用;2.掌握工控设备常用的通信协议;3.掌握工控设备与上位机的通信的实现;4.掌握上位机对现场工控设备的数据采集
hqwest
·
2023-08-20 15:37
C#上位机开发笔记
控件
上位机
C#
西门子
PLC
vivado
如何修改工程名称(Project name)
主要将xxx.xpr文件和工程子文件夹名称修改;1、修改xxx.xpr2、修改工程子文件夹名称
向前行
·
2023-08-20 13:00
FPGA
fpga
vivado
201711671116 《Java程序设计》第1章学习总结
3、继承如何理解:继承是java面向对象
编程技术
的一块基石,因为它允许创建分等级层次的类。继承就是子类继承
lkxxx_x
·
2023-08-20 12:34
Win11首个预览版来了!附升级方法
点击上方"
编程技术
圈"关注,星标或置顶一起成长后台回复“大礼包”有惊喜礼包!
程序员小乐
·
2023-08-20 08:09
微软
编程语言
informix
hashtable
xhtml
I/O 多路复用小结
Socket模型Socket编程是一种使用Socket模型进行网络通信的
编程技术
。它是一种基于网络套接字的编程模型,用于实现不同计算机之间的数据传输。
knan-阿樂
·
2023-08-18 19:11
杂论
网络
笨办法学Python3 PDF高清完整版|百度云盘|
这本书以习题的方式引导读者一步一步学习编程,从简单的打印一直讲到完整项目的实现,让初学者从基础的
编程技术
入手,最终体验到软件开发的基本过程。本书是基于Python3.6版本编写的。
夜白谈python
·
2023-08-18 17:54
2020-10-28
Nginx给同一个域名配置多个项目2020-10-28BeatlesLadyBirdsIt
编程技术
交流一、概述使用Nginx要在同一个域名下配置多个项目有两种方式:a.nginx按不同的目录分发给不同的项目
aBeatles
·
2023-08-18 16:41
怎样才能顺利接到软件项目单子?
还有很多人甚至不知道上哪里去争取项目,总是抱怨没有项目做;也有的人虽然
编程技术
不错,但是对
汇新云
·
2023-08-18 15:23
ROS相关技术(经验版)
一、参考资料ROS相关技术介绍,可参考之前的文章:ROS相关技术(概念版)Autolabor主站ROS官网ROSROS教程ROS
编程技术
ROS书籍整理:机器人操作系统ROS相关书籍整理合集[古月居推荐]
花花少年
·
2023-08-18 09:11
ROS
ROS
高性能计算 面经1
精通C++语言,具有3年及以上的linux环境下C/C++多线程和多进程开发经验,熟练掌握Linux环境下C++网络
编程技术
。具有linux环境下丰富的代码调试经验。
weixin_43425490
·
2023-08-18 07:51
笔记
c++
算法
排序算法
project management in git
projectmanagementingitUpdateonthe
Vivado
andGITsaga:Gotareasonablebaselineestablishedsavingthefollowingintherepository
喝咖啡睡不着
·
2023-08-18 02:02
vivado
2022与2018之间差异
最近接触
vivado
,目前最新的版本为2022.1的版本,但网上的很多例子都是基于2018的版本的,因此在操作的时候,会比较麻烦。
小刚学長
·
2023-08-17 21:24
经验教训
fpga开发
Vivado
xilinx
vitis
vivado
仿真的时候报ERROR: [VRFC 10-2063] not found while processing module instance
仿真一直报这个错误,对了实例化模块的名称,将IP核resetoutputproducts都没有解决。正准备用Modelsim试试,正好发现解决问题的办法了。如图,在设置中将simulatorlanguage改为Verilog就好。
棘。。背凉
·
2023-08-17 07:26
XILINX
Ultrascale+
FPGA
嵌入式硬件
电学
其他
Vivado
调用VIO核
文章目录前言一、IP核的介绍二、VIO核1.作用2.调用方法总结前言提示:本篇文章所使用的软件为
Vivado
2018.3:以四选一数据选择器为例,使用veriloghdl语言以及
Vivado
自带的VIO
素年锦什
·
2023-08-17 07:56
fpga开发
【从零开始学习JAVA | 第四十五篇】动态代理
目录前言:动态代理:动态代理实现步骤:动态代理的应用场景:总结:前言:动态代理作为一种强大的
编程技术
,不仅为我们提供了灵活性和可扩展性,还为软件开发和系统设计带来了许多优势。
我是一盘牛肉
·
2023-08-17 02:17
【从零开始学习JAVA】
学习
java
开发语言
动态代理
丁林松老师全程讲解QT高级
编程技术
原文链接(https://img-blog.csdnimg.cn/a292ee15df394b43bd57f7dc0dc98174.png)第1章Qt概述1.1Qt程序设计简介1.1.1Qt版本介绍1.1.2创建可重用的软件模式1.1.3怎样学习Qt1.2Qt对象类模型1.2.1信号与槽1.2.2对象与对象树1.2.3对象属性1.2.4事件和事件过滤器1.2.5元对象编译系统1.3Qt全局函数1.
nuoyigui9889
·
2023-08-17 01:08
QT学习
qt
解决
Vivado
与modelsim仿真卡在Executing analysis and compilation step
解决
Vivado
与modelsim仿真卡在Executinganalysisandcompilationstep这里还有一个报错现象
vivado
联合modelsim报错:vsim-19Failedtoaccesslibrary
ShareWow丶
·
2023-08-16 18:16
FPGA设计从硬件到软件
vivado
modelsim
程序员必须学会的《软技能》
程序员往往一心扑在
编程技术
上面,学习编程语言,算法,网络,自己子领域相关的知识等等。这非常正确,也是作为coder的核心竞争力所在,姑且称之为“硬技能”吧。
北邮郭大宝
·
2023-08-16 10:42
vivado
中fftIP核的使用
姓名:刘保阔学号:19021210887【嵌牛导读】FFT(快速傅里叶变换)作为数字信号处理的核心算法具有重要的研究价值,可应用于傅里叶变换所能涉及的任何领域,如图像处理、音频编码、频谱分析、雷达信号脉冲压缩等数字信号处理领域。FFT的鲜明特征之一是计算离散傅里叶变换(DFT)的高效算法,把计算N点DFT的乘法运算量从N2次降低到N/2*log2N次。而采用FPGA实现FFT的缘由在于:FPGA具
RossFreeman
·
2023-08-15 23:29
助力wol网络唤醒远程开机,内网穿透技术你了解吗
亿元程序员在这衷心感谢平台,它提供了很好的环境,让他可以在这里为大家分享更靠谱的
编程技术
、分享更实用的大小软件、提供更专业的咨询服务。远程唤醒也一样,需要一个平台,将你的电脑展示到互联网络中去。
·
2023-08-15 16:56
小程序
Python之面对对象编程
面向对象是一种对现实世界理解和抽象的方法,是计算机
编程技术
发展到一定阶段后的产物,它的提出是相对于面向过程来讲的。
王有品
·
2023-08-15 16:52
python编程
python
java
开发语言
java中什么是继承,和继承的接口的关系?
继承的概念继承是java面向对象
编程技术
的一块基石,因为它允许创建分等级层次的类。
Java架构学习者
·
2023-08-15 15:24
Python安装
PyCharm安装教程(Windows)分类
编程技术
PyCharm是一款功能强大的Python编辑器,具有跨平台性,鉴于目前最新版PyCharm使用教程较少,为了节约时间,来介绍一下PyCharm在Windows
酸甜可口大力水手
·
2023-08-15 13:02
零基础学python免费网课-零基础学Python量化投资,超值线上课程反复回看
原标题:零基础学Python量化投资,超值线上课程反复回看超值网络课程量化投资是一种严谨、系统化的投资方式,相比起传统投资,量化投资风险低回报高,但是它要求投资者使用数据处理分析、计算机
编程技术
、金融工程建模等方式
weixin_37988176
·
2023-08-15 11:24
python线上课程-零基础学Python量化投资,超值线上课程反复回看
原标题:零基础学Python量化投资,超值线上课程反复回看超值网络课程量化投资是一种严谨、系统化的投资方式,相比起传统投资,量化投资风险低回报高,但是它要求投资者使用数据处理分析、计算机
编程技术
、金融工程建模等方式
weixin_37988176
·
2023-08-15 11:54
DPU开发流程
1、准备系统启动文件、硬件配置文件(1)
Vivado
工程[加载DPU核]得到hwh文件,用于硬件配置文件得到hdf文件,用于得到启动文件(2)petalinux工程得到sd卡启动文件BOOT.BIN,image.ub2
芯存猛虎,细嗅蔷薇
·
2023-08-14 16:43
#
ASIC与FPGA
燃烧的远征20-那些奇奇怪怪的名字
Windows里面有一种
编程技术
,叫Hook。这种技术的作用就是设置一个系统钩子,这个钩子就可以监控系统操作,做一些特别的事情,譬如键盘操作、鼠标移动等等。
明月三千
·
2023-08-14 14:37
JSP 笔记
一、介绍JSPJavaServerPageJSP:JavaServerPageSUN公司提供的动态网页
编程技术
,是JavaWeb服务器端的动态资源。
朱咸武
·
2023-08-14 13:41
vivado
模块端口名被优化
一次作者在调试过程中发现单独综合某个模块,模块名正常。将该模块放在一个大工程中,模块名发生了变化,增加了一些不知名的信号。在该模块后增加了防止被优化的语句后正常。(*keep_hierarchy=“yes”*)问题:需要搞清楚(*keep_hierarchy=“yes”*)和(*keep_true=“yes”*)区别。
I am a FPGAer
·
2023-08-14 12:06
fpga开发
ZYNQ无SD卡配置Linux系统到QSPI Flash和eMMC
硬件:黑金AX7450开发板、zynq7100、QSPIFlash、eMMCFlash软件:
Vivado
2017.4、Petalinux2017我用了一台Windows主机,用于设计
Vivado
和烧写QSPIFlash
Chenxr32
·
2023-08-14 06:57
ZYNQ
linux
Vivado
的FIR IP核实现低通滤波器
本文介绍如何使用
Vivado
的FIRIP核实现低通滤波器。我们将设计一个采样频率为10MHz,通带0~1MHz,阻带高于2MHz的FIR低通滤波器。
Chenxr32
·
2023-08-14 06:27
FPGA
fpga开发
matlab
Vivado
将.v文件作为模块加入Block Design
用
Vivado
开发ZYNQ时,常用到BlockDesign。BlockDesign中不仅仅可以添加IP核,还可以将未封装成IP的.v或.vhd文件作为模块加入其中。
Chenxr32
·
2023-08-14 06:57
FPGA
fpga
vivado
HLS+System Generator实现FIR低通滤波器
硬件:ZYNQ7010软件:MATLAB2019b、
Vivado
2017.4、HLS2017.4、SystemGenerator2017.41、MATLAB设计低通滤波器 FPGA系统时钟50MHz,
Chenxr32
·
2023-08-14 06:26
FPGA
fpga开发
31条指令单周期cpu设计(Verilog)-(八)上代码→指令译码以及控制器
说在前面开发环境:
Vivado
语言:Verilogcpu框架:Mips控制器:组合逻辑指令译码器我们需要根据一条32位的指令的结构确定是哪一条指令可以根据操作码(op)以及功能码(func),使用case
o0o_-_
·
2023-08-14 05:23
cpu
mips
31
如何使用PHP编写爬虫程序
作为一门广泛应用的编程语言,PHP拥有先进的Web
编程技术
,可以很好地解决爬虫编程的问题。本文将介绍如何使用PHP编写爬虫程序,以及注意事项和一些高级技巧等。构建基本爬虫框架爬虫的基本
tbapi_ok
·
2023-08-13 21:14
php
爬虫
开发语言
通过MATLAB自动产生Hamming编译码的verilog实现,包含testbench
错误检测和纠正2.实现过程2.1编码过程2.2解码过程3.应用领域3.1数字通信3.2存储系统3.3ECC内存3.4数据传输5.算法完整程序工程1.算法运行效果图预览2.算法运行软件版本matlab2022a和
vivado
2019.23
简简单单做算法
·
2023-08-13 06:48
Verilog算法开发
#
通信工程
fpga开发
Hamming编译码
MATLAB产生verilog
vivado
路径最大时钟约束_
vivado
多时钟周期约束set_multicycle_path使用
Vivado
下set_multicycle_path的使用说明
vivado
下多周期路径约束(set_multicycle_path)的使用,set_multicycle_path一般在如下情况下使用,源时钟和目的时钟来自同一个
036015
·
2023-08-13 06:04
vivado路径最大时钟约束
C++中template的使用
一.什么是C++中的templateC++中的模板(Template)是一种通用
编程技术
,用于实现泛型编程。模板允许在编译时生成代码,以适应不同的数据类型和算法需求。
Halo Cooker
·
2023-08-13 05:30
c++
开发语言
Vivado
MMCM和PLL的区别 新人不想看,老人用不到系列.
全局时钟和区域时钟的区别!全局时钟(BUFG)和区域时钟(BUFR)的区别:全居可以对所有IO口提供驱动时钟,区域只能对一片区域提共时钟.PLL和MMCM区别:最大的区别MMCM可以实现动态调整,PLL没有办法实现动态雕整.在杂程序设计时候将时钟进入PLL或MMCM,多少Mhz进多少Mhz出,这样可以让时钟更加稳定.文章目录全局时钟和区域时钟的区别!原理图介绍IP核设置总结这个是一张赛灵思7系列F
小五头
·
2023-08-13 02:54
FPGA
fpga
上一页
24
25
26
27
28
29
30
31
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他