E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Vivado编程技术
基于FPGA的FIR数字滤波器设计(quartus和
vivado
程序都有)。
基于FPGA的FIR数字滤波器设计(quartus和
vivado
程序都有)。附:1.配套quartus从MATLAB系数生成直到仿真成功说明文档。2.配套仿真出波形(图1)的视频。
单片机探索者bea
·
2023-09-06 13:18
fpga开发
jS怎么动态命名变量名
jS怎么动态命名变量名加粗样式[摘要]本文是对JS怎么动态命名变量名的讲解,对学习JavaScript
编程技术
有所帮助,与大家分享。
九霄123
·
2023-09-06 12:41
javascript
面试华为软件测试岗,收到offer后我却毫不犹豫拒绝了....
工作的这两年内,我不仅在实践中夯实了
编程技术
,同时也为了跳槽大厂额外地做了些准备和补充学习
程序员念姐
·
2023-09-05 22:54
技术分享
软件测试
自动化测试
面试
职场和发展
功能测试
测试工具
Vivado
2018的工程迁移到
Vivado
2019上
Vivado
2018的工程迁移到
Vivado
2019上说明:迁移很简单直接打开以后直接更新IP核后,即可重新编译工程1、打开
Vivado
2019软件,准备打开工程2、更新IP核3、重新编译即可
HX科技
·
2023-09-05 20:07
FPGA开发
fpga开发
【ZYNQ】Linux驱动之梦开始的地方
软件版本:
Vivado
2021.1操作系统:WIN1064bit、Ubuntu18.04硬件平台:ZYNQUltraScale文章目录1.1系统框图1.2介绍1.2.1寄存器查询手册1.2.2物理地址与虚拟地址
菜虚鲲001
·
2023-09-05 15:29
linux
fpga
ZYNQ
FPGA输出lvds信号点亮液晶屏
XilinxLVDSOutput——原语调用_
vivado
原语_ShareWow丶的博客http://t.csdn.cn/Zy37p2功能描述MMCM模块为时钟模块,负责将系统时钟变频与输出,产生各模块所需要的时钟
nazonomaster
·
2023-09-05 06:39
fpga开发
嵌入式硬件
Verilog
液晶屏驱动
赛灵思
Xilinx
lvds
18个最受欢迎的低代码开发平台【开源】
低代码/无代码的概念并不新鲜,这可以追溯到十多年前的无代码
编程技术
(PWCT)以及类似的系统。然而,这一概念在开发人员社区中并得到支持。如今,数十个低
咖猫
·
2023-09-05 03:38
JS
java
云计算
开发语言
【C++】黑马程序员-C++核心编程学习笔记
本阶段主要针对C++面向对象
编程技术
做详细讲解,探讨C++中的核心和精髓。
IT阳晨。
·
2023-09-04 23:09
C++学习
c++
学习
开发语言
基于FPGA的图像中值滤波开发,包括tb测试文件以及matlab验证代码
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览通过MATLAB调用FPGA的仿真结果,显示滤波效果:2.算法运行软件版本
vivado
2019.2matlab2022a3
简简单单做算法
·
2023-09-04 19:09
#
图像算法
fpga开发
matlab
FPGA
图像中值滤波
低代码正在以比中台更快的速度在臭大街——真是笑话
二、低代码,是
编程技术
的重要演进方向随着企业对信息化系
·
2023-09-04 15:08
低代码前端软件开发
Vivado
使用入门之三:I/O约束
一、导图概览二、I/O约束2.1I/O约束的内容I/O约束主要是对port的位置和电气特性进行设置,进入菜单栏Window的IOPorts,可以查看可约束的相关内容。一些port的常用特性解释如下Name:port的名称Direction:port的输入输出类型,有三种,输入in,输出out,双向端口inoutPackagePin:port约束的位置I/OStd:port的IO标准Bank:por
知识充实人生
·
2023-09-04 04:32
Vivado
Vivado
IO约束
位置约束
Package
Device
I/O
ports
PLL原语例化使用时常见问题
、在实现阶段DRC报错DRCPDRC-38问题四、在实现阶段DRC报错DRCPDRC-43一、前言在设计中经常会使用PLL的原语进行例化使用,PLL如果直接例化使用将会报错,以PLLE2_ADV为例,
vivado
知识充实人生
·
2023-09-04 04:31
FPGA所知所见所解
PLL
原语primitive
例化
常见问题
Zynq 使用PYNQ AXIS DMA LoopBack实验
pynq_libraries/dma.html#pynq-libraries-dmaIPconnectedtotheAXIMaster(HPorACPports)hasaccesstoPSDRAM.搭建
Vivado
Simpreative
·
2023-09-04 03:04
Vivado
添加FPGA开发板的Boards file的添加
1digilentboardfile下载地址下载地址:https://github.com/Digilent/
vivado
-boards2下载后3添加文件到
vivado
安装路径把文件复制到
Vivado
\
LEEE@FPGA
·
2023-09-04 01:26
FPGA学习记录
fpga开发
五日均线指标编程案例讲解
二、五日均线编程步骤1.设定均线参数2.计算移动平均值3.测试源代码总结前言随着计算机的普及和信息技术的不断发展,人们对于股票软件编程越来越感兴趣,特别是股票软件中的指标
编程技术
,很多人都想学习,本文就做一个引子
清泉-通达信编程专家
·
2023-09-04 01:53
通达信
广告与收入
python
开发语言
青少年编程
编辑器
封装,继承和多态详解
封装、继承和多态是C++中三个重要的面向对象
编程技术
。本文将详细介绍这些技术的概念、原理和用法,以帮助读者更好地理解并应用它们。
无梦_相赠
·
2023-09-03 13:20
c++
青少年编程
算法
VCS+Verdi脚本化仿真
Vivado
工程流程
前言前面的章节对VCS+Verdi与
Vivado
的联合仿真,从软件安装、VCS编译
vivado
仿真库以及直接通过
Vivado
界面export出VCS仿真文件夹,可直接执行仿真流程。
FPGA干货店
·
2023-09-03 10:56
软件开发环境
python
开发语言
vcs仿真教程(查看断言)
VCS是在linux下面用来进行仿真看波形的工具,类似于windows下面的modelsim以及questasim等工具,以及quartus、
vivado
仿真的操作。
一只迷茫的小狗
·
2023-09-03 10:54
Systemverilog
Systemverilog
上层应用开发与底层开发前途相比
缺点:入门门槛较高,需要深入理解底层原理和
编程技术
,对算法和硬件知识有一定要求。底层软件市场需求相对较少,
单片机一哥
·
2023-09-02 03:10
单片机
编程
stc
嵌入式硬件
嵌入式实时数据库
开发语言
团队开发
个人开发
【
Vivado
使用误区与进阶】XDC约束技巧之时钟篇
【
Vivado
使用误区与进阶】XDC约束技巧之时钟篇Xilinx的新一代设计套件
Vivado
中引入了全新的约束文件XDC,在很多规则和技巧上都跟上一代产品ISE中支持的UCF大不相同,给使用者带来许多额外挑战
jh你好
·
2023-09-01 18:43
13,
vivado
set up debug报错
IP_Flow19-3805]FailedtogenerateandsynthesizedebugIPs.errorcopying"e:/............TOP.runs/impl_1/.Xil/
Vivado
Belle710
·
2023-09-01 12:40
vivado
硬件工程
FPGA可重配置原理及实现(2)——要求与标准
在本文中我们将继续介绍可重配置原理的要求与标准二、可重配置的要求1、可重配置要求使用
Vivado
2
apple_ttt
·
2023-08-31 23:54
FPGA原理与结构
#
FPGA可重构技术
fpga
xilinx
fpga可重构
基于FPGA的图像sobel边缘提取算法开发,包括tb测试文件以及matlab验证代码
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览2.算法运行软件版本
vivado
2019.2matlab2022a3.部分核心程序
简简单单做算法
·
2023-08-31 10:04
#
图像算法
图像处理
FPGA
sobel边缘提取
FPGA优质开源项目 – UDP万兆光纤以太网通信
Vivado
工程代码结构和之前开源的《UDPRGMII千兆以太网》类似,只不过万兆以太网是调用了Xilinx的10GEthernetSubsystemIP核实现。
cjx_csdn
·
2023-08-31 10:31
fpga开发
udp
网络协议
万兆光通信
开源项目
[源码和文档分享]基于JSP的房屋出租管理系统设计与实现
主要用运了servlet技术、java技术、jsp网页
编程技术
、jQueryEasyUI界面美化插件、MySQL数据库技术、Redis数据缓存等技术实现了一个便利、安全、可靠的房屋出租管理平台。
ggdd5151
·
2023-08-31 07:41
通过HTTP进行并发的数据抓取
1.选择合适的HTTP代理服务供应商-寻找信誉良好、稳定可靠且具备较快响应时间的HTTP代理服务供应商;-确保其支持所需功能(例如高度匿名或隧道转发);2.并行请求与连接池管理-利用多线程/异步
编程技术
华科℡云
·
2023-08-31 06:57
python
爬虫
开发语言
从C(或汇编代码)到risc-v机器码:将risc-v的gcc编译结果转换为
vivado
可读取的.mem文件
RV编译器使用方法第一步安装RVGCC参考文献:https://blog.csdn.net/qq_35553265/article/details/91324754在学习riscv架构的时候必须会使用到相关指令来测试逻辑是否正常,而手写机器码是一个很痛苦的过程,而使用gcc进行编译生成相应的指令是一个方便的方法,而很多同志在刚开始学习是在windows环境,所以,本文介绍了riscv的gcc在wi
牧童487
·
2023-08-31 04:38
深度学习加速器
risc-v
windows
10
gcc/gdb编译调试
verilog
c语言
BRAM资源不够用?不怕!这里有FPGA BRAM省资源小秘招!
今天分享一下BRAM资源使用优化策略,以
Vivado
的BlockMemoryGenerator为例。1、Distr
FPGA狂飙
·
2023-08-30 21:42
FPGA
IP
fpga开发
vivado
fpga
BRAM
xilinx
FPGA GTX全网最细讲解,aurora 8b/10b协议,HDMI板对板视频传输,提供2套工程源码和技术支持
GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择IT6802解码芯片配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、第1套
vivado
9527华安
·
2023-08-30 18:03
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
HDMI
Zynq GTX全网最细讲解,aurora 8b/10b编解码,OV5640摄像头视频传输,提供2套工程源码和技术支持
的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择OV5640摄像头配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、
vivado
9527华安
·
2023-08-30 17:58
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
Zynq
GTX
aurora
8b/10b
OV5640
VIVADO
下载过程以及【卡在optimize disk usage】的解决办法
VIVADO
下载过程以及【卡在optimizediskusage】的解决办法一.前言二.
VIVADO
下载步骤三.可能遇到的问题一.前言首先说明的是
vivado
下载并不难,只是因为它的软件包过于庞大,多达
雪中奇侠
·
2023-08-30 13:24
环境配置
fpga开发
[FPGA IP系列] BRAM IP参数配置与使用示例
FPGA开发中使用频率非常高的两个IP就是FIFO和BRAM,上一篇文章中已经详细介绍了
Vivado
FIFOIP,今天我们来聊一聊BRAMIP。
FPGA狂飙
·
2023-08-29 08:27
FPGA
IP
fpga开发
bram
Vivado
FPGA
xilinx
Java代码生成的设计方案与实践
1.
编程技术
的发展趋势最近观看《美国工厂》的感触:在传统制造业,当生产线的工人成本高昂效率低下的时候,企业管理者便会开始探寻降本增效之道,自动化便是首选的解决方案。
一个鸡蛋壳儿
·
2023-08-29 07:13
基于Xilinx artix 7的FPGA高级应用(二):千兆以太网通信(原理篇)
本项目是基于XilinxArtix7XC7A35T芯片以太网芯片选用的是RTL8211EGPHY芯片MAC和PHY接口标准是GMII开发工具是
vivado
2018.3FPGA高级应用(二)千兆以太网通信
电磁场与无线技术
·
2023-08-29 05:41
FPGA入门
数字电子技术
通信网络
fpga
以太网
局域网
网络
开发工具
双周赛第70场:LC5971:T1「贪心 & 排序」
##前言***大家好**,我是新人博主:「[个人主页](https://www.jianshu.com/u/8000305d22b9)」主要分享程序员生活、
编程技术
、**以及每日的LeetCode刷题记录
Chthollists
·
2023-08-29 04:31
Java-泛型
Java泛型是一种
编程技术
,它允许在编译期间指定使用的数据类型。使用泛型可以将数据类型从代码中分离出来,从而提高代码的可读性和灵活性。在哪里使用泛型?Java泛型可以应用于类、接口和方法。
江 流 儿
·
2023-08-28 15:18
#
java相关
java
基于Android的记事本设计和模块开发
由于
编程技术
的迅速发展,各种记事本APP随处可见,在人们的日常生活中经常使用的到。于是各种记事本APP也跟着发展起来。
获取资源请私聊
·
2023-08-28 13:59
android项目
语音识别
人工智能
android
数据库
C语言课程设计:单项选择题标准化考试系统 | JorbanS
该系统的实现需要借助计算机
编程技术
和文件操作技术,以实现试题库的管理和试题的抽取、答题和判卷等功能。考生可以通过该系统进行模拟考试,系统能够根
JorbanS
·
2023-08-28 10:53
c语言
课程设计
FPGA GTX全网最细讲解,aurora 8b/10b协议,OV5640板对板视频传输,提供2套工程源码和技术支持
GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择OV5640摄像头配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、第1套
vivado
9527华安
·
2023-08-28 09:48
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
OV5640
Unity——DOTween插件使用方法简介
缓动动画既是一种
编程技术
,也是一种动画的设计思路。从设计角度来看,可以有以下描述事先设计很多基本的动画样式,如移动、缩放、旋转、变色和弹跳等。
七七喝椰奶
·
2023-08-28 04:01
Unity
unity
游戏引擎
【
Vivado
HLS学习之CORDIC算法的实现】
【
Vivado
HLS学习之CORDIC算法】先抛出一个问题:在FPGA上怎么实现三角函数sin,cos的计算?以sin为例,在计算机上实现sin函数可以用泰勒展开来近似。sin(x)≈x−x33!
Fyra-BH
·
2023-08-28 04:55
dsp算法
fpga开发
HLS实现CORDIC算法计算正余弦并上板验证
硬件:ZYNQ7010软件:MATLAB2019b、
Vivado
2017.4、HLS2017.4、SystemGenerator2017.41、CORDIC算法计算正余弦 CORDIC算法详细分析网上有很多资料
Chenxr32
·
2023-08-28 04:55
FPGA
算法
fpga开发
基于FPGA的FIR低通滤波器实现(附工程源码),matlab+
vivado
19.2+simulation
基于FPGA的FIR低通滤波器实现(附工程源码)文章目录基于FPGA的FIR低通滤波器实现(附工程源码)前言一、matlab设计FIR滤波器,生成正弦波1.设计FIR滤波器1.生成正弦波.coe二、
vivado
1
学习ing的青年
·
2023-08-27 20:06
fpga开发
matlab
开发语言
基于FPGA的Lorenz混沌系统verilog开发,含testbench和matlab辅助测试程序
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览将
vivado
的仿真结果导入到matlab显示三维混沌效果:2.算法运行软件版本
vivado
2019.2matlab2022a3
简简单单做算法
·
2023-08-26 16:47
Verilog算法开发
#
通信工程
fpga开发
Lorenz混沌
verilog
短视频矩阵系统接口部署技术搭建
因此,短视频矩阵系统开发人员需要具备扎实的计算机基础知识、出色的编程能力、熟练掌握多种开发工具和框架,并掌握音视频编解码协议、流媒体传输协议、服务器端
编程技术
等方面的知识。
-- yx898978
·
2023-08-26 09:50
抖音seo源码
php
短视频矩阵源码开发
开发语言
开源
FPGA GTX全网最细讲解,aurora 8b/10b协议,OV5640摄像头视频传输,提供2套工程源码和技术支持
的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择OV5640摄像头配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、
vivado
9527华安
·
2023-08-26 08:59
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
OV5640
FPGA采集IT6802视频HDMI输出,提供两套工程源码和技术支持
开发板:Kintex7板子;开发环境:
vivado
2019.1;输入:IT6802解码的HDMI视频流;输出:HDMI;提供两套工程:第一套:IT6802采集后直接环出显示;第二套:IT6802采集后经
9527华安
·
2023-08-26 08:58
菜鸟FPGA图像处理专题
fpga开发
图像处理
IT6802
图像缓存
HDMI
FPGA GTX全网最细讲解,aurora 8b/10b协议,HDMI视频传输,提供2套工程源码和技术支持
的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择IT6802解码芯片配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、
vivado
9527华安
·
2023-08-26 08:27
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
HDMI
高速接口
C++ 多线程编程 代码实现多线程
1.多线程1.1基础知识多线程
编程技术
中,多个任务由不同的线程去执行,不同线程各自占用一段CPU时间,当前任务没有执行完毕,也会让出CPU时间去执行其他的线程,这样在外界看来是多个任务同时进行的,一定程度上能够改善用户对软件的体验
SXANG
·
2023-08-26 04:31
c++
windows
算法
学习
【FPGA】 3-8译码器 —— 组合逻辑 | 熟悉语法及开发环境
文章目录1.设计输入2.分析综合3.功能仿真4.板爷调试继续熟悉基于
vivado
的FPGA开发流程。。
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
上一页
23
24
25
26
27
28
29
30
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他