E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq®
【PYNQ】PYNQ的视频资料介绍
:Digilent(迪芝伦)PYNQ目录微信公众号:PYNQ开源社区百度/CSDN博客BilibiliGitHub/Gitee(开源项目)Xilinx官方代码库PYNQ官网中国大学MOOCGoogle
ZYNQ
Ninquelote
·
2021-02-07 10:04
FPGA
FPGA
PYNQ
FPGA资料
【PYNQ】PYNQ的视频资料介绍
:Digilent(迪芝伦)PYNQ目录微信公众号:PYNQ开源社区百度/CSDN博客BilibiliGitHub/Gitee(开源项目)Xilinx官方代码库PYNQ官网中国大学MOOCGoogle
ZYNQ
Ninquelote
·
2021-02-07 10:04
FPGA
FPGA
PYNQ
FPGA资料
【Kintex-7、
Zynq
-7045/7100评估板】基于FPGA的两种SDI视频方案(GTX+外接芯片)
前言SDI接口,全称是“数字分量串行接口(SerialDigitalInterface)”。按速率可分为标准清新度SD-SDI、高清标准HD-SDI和3G-SDI,其对应速率分别是270Mb/s、1.485Gb/s和2.97Gb/s。目前在航空航天、军事、医疗、交通等领域,SDI的应用广泛度仅次于CameraLink接口。SDI接口优势:(1)消耗GTX更少,消耗IO更少如果使用GTX总线,仅需1
Tronlong创龙
·
2021-02-04 19:50
Xilinx
Kintex-7
Zynq-7045/7100
工业级核心板
Kintex-7
Zynq-7045/7100
视频模块
SDI视频输入输出
创龙科技Tronlong
基于
ZYNQ
+AD936X的开源SDR硬件
基于
ZYNQ
+AD936X的开源SDR硬件https://github.com/kangyuzhe666/
ZYNQ
7010-7020_AD9363项目介绍视频:https://www.bilibili.com
薛定谔的Chat
·
2021-01-17 21:58
fpga
fpga
sdr
zynq
linux系统上通过寄存器读写直接调用HLS IP
以一个向量加法的HLSIP为例:linux应用程序代码如下/**Copyright(c)2012Xilinx,Inc.Allrightsreserved.**Xilinx,Inc.*XILINXISPROVIDINGTHISDESIGN,CODE,ORINFORMATION"ASIS"ASA*COURTESYTOYOU.BYPROVIDINGTHISDESIGN,CODE,ORINFORMATIO
qq_40268672
·
2020-12-31 00:38
FPGA
ZYNQ
基础----裸机USB的使用
前言在
ZYNQ
上中有USB的控制器,最近在使用plutosdr进行数据传输的时候,觉得串口太慢,但是也没有找到关于USB的在裸机下的资料。
black_pigeon
·
2020-12-30 14:10
ZYNQ
usb
zynq
#开源的
ZYNQ
+AD936X SDR软件无线电
开源的
ZYNQ
+AD936XSDR软件无线电基于
ZYNQ
+AD9363的开源SDR硬件1.硬件方案FPGA:
ZYNQ
7010/7020(
ZYNQ
7010和
ZYNQ
7020可以相互代换,如需更多硬件资源请使用
薛定谔的Chat
·
2020-12-08 12:17
fpga
sdr
小流程
ZYNQ
7当作一个硬核IP来使用配置最小系统。【必须包含:串口、SD卡接口、ETH接口】CreateHDLWrapper综合布局布线、生成bit流文件三部曲。
c4d82bfede08
·
2020-11-27 03:27
基于fpga的ov7670摄像头采集及实时显示_【学术论文】基于深度学习的实时识别硬件系统框架设计...
该系统框架使用Keras完成卷积神经网络模型的训练并提取出网络的参数,利用
ZYNQ
器件的FPGA+ARM软硬件协同的方式,使用ARM完成对实时图像数据的采集、预处理及显示,通过FPGA实现卷积神经网络的硬化并对图像进行识别
weixin_39697096
·
2020-11-24 07:18
基于fpga的ov7670摄像头采集及实时显示_「学术论文」基于深度学习的实时识别硬件系统框架设计...
该系统框架使用Keras完成卷积神经网络模型的训练并提取出网络的参数,利用
ZYNQ
器件的FPGA+ARM软硬件协同的方式,使用ARM完成对实时图像数据的采集、预处理及显示,通过FPGA实现卷积神经网络的硬化并对图像进行识别
weixin_39860946
·
2020-11-22 17:57
zynq
processor system reset
https://www.cnblogs.com/Ariza123/p/FPGA.html1、slowest_sync_clk:连接到系统中最慢的时钟2、ext_reset_in:FPGA外部输入的复位信号3、aux_reset_in:辅助复位信号,配置如ext_reset_in4、mb_debug_sys_rst:microblaze核debug的reset输入信号5、dcm_locked:PLL
alaode
·
2020-11-21 14:47
zynq
mpsoc
qq自定义diy名片代码复制_「正点原子FPGA连载」第六章自定义IP核-呼吸灯实验
1)摘自【正点原子】领航者
ZYNQ
之嵌入式开发指南2)实验平台:正点原子领航者
ZYNQ
开发板3)平台购买地址:https://item.taobao.com/item.htm?
weixin_39864261
·
2020-11-06 06:51
qq自定义diy名片代码复制
wget
ip
韦东山
IMX6ULL和正点原子
FPGA Xilinx 7系列高速收发器GTX通信
Xilinx7系列高速收发器GTX说明:FPGA:TX端_
zynq
(7z035)RX端_
zynq
(7z100)。两个FPGA通过SFP(光纤)接口相连进行GTX的通信。环境:Vivado2018.2。
Crazzy_M
·
2020-10-30 16:00
FPGA
FPGA
FPGA之千兆网调试(一)_RGMII
vivado中带有SGMII的IP核,RGMII的接口需要自己写一个GMII和RGMII的转换器(
zynq
系列带有GMII转RGMII的IP核)。
树桥上多情的kevin
·
2020-09-21 23:50
以太网
赛灵思FPGA——
ZYNQ
介绍
参考:http://www.
zynq
book.com/
ZYNQ
架构双核ARMCortex-A9处理器:ARMCortex-A9是一个应用级的处理器,能运行完整的像Linux这样的操作系统传统的现场可编程门阵列
虹科FPGA
·
2020-09-21 09:45
FPGA知识涵盖
fpga
接口
Jmeter连接数据库实现参数化
附下载地址:链接:https://pan.baidu.com/s/1QliJN
zynQ
ZbTXkVsGJQPYw提取码:23332,添加数据库连接:步骤1:线程组->配置元件->JDBCCo
qq_41397201
·
2020-09-17 05:42
常用工具
软件测试
jmeter数据库参数化
Xilinx 7 系列FPGA中的 Serdes小结
FPGAseriesLS-GTRGTPGTXGTHGTYGTZArtix-7x6.6Gb/sxxxxKintex-7xx12.5Gb/sxxx
ZYNQ
7000x6.25Gb/s12.5Gb/sxxx
Zynq
UltraScale
JERRY. LIU
·
2020-09-17 04:42
serdes
xilinx
FPGA
ZYNQ
【
ZYNQ
-7000开发之九】使用VDMA在PL和PS之间传输视频流数据
理论部分VDMA可以把AXI4-Stream类型的视频流通过S2MM,写入到DDR3中,反之也可以通过MM2S读入到VDMA接口的外设中。通过内嵌FPGA逻辑分析仪进行观察数据。本文所使用的开发板是Miz702(兼容zedboard)PC开发环境版本:VivadoDesignSuite2015.2硬件系统工程新建一个zedboard工程建好工程后,再新建一个BlockDesign点击ADDIP,添
RZJM_PB
·
2020-09-16 20:07
FPGA
Zynq
ARM
嵌入式
AXI
【
ZYNQ
-7000开发之一】PL部分驱动VGA显示静态彩色图像
在本篇文章中,将实现在Xilinx
ZYNQ
上实现用PL部分驱动VGA显示12bit的彩色图像,涉及到VGA的驱动原理,vivado上的PLLIP和ROMIP的使用以及彩色图像coe文件的生成。
RZJM_PB
·
2020-09-16 20:46
FPGA
Zynq
嵌入式
ZYNQ
Zedboard
FPGA
VGA
虚拟机安装Ubuntu及“二进制转换与此平台长模式不兼容”的解决 -
ZYNQ
7021学习
1、虚拟机的安装虚拟机的安装软件版本为VMware-worksation-full12.1.1,双击“VMware-workstation-full-12.1.1-3770994.exe”,用户叧要按照默认安装项一直点"Next"键来进行安装。安装完成的最后一个界面里,我们需要选择许可证来输入一个VMware12的安装密钥,在此给大家提供亲测可用的两个:GA1T2-4JF1P-4819Y-GDWE
逸璞丷昊
·
2020-09-16 01:31
嵌入式开发
Linux开发
Linux移植
PYNQ学习笔记-在PS端调用FPGA模块
PYNQ简介PYNQ(PythonOn
Zynq
)是一个软件开发框架,指导硬件层、驱动层和应用层之间的接口设计,通过python编程可调用FPGA模块,从而更方便地使用FPGA实现硬件加速等功能。
北征南风
·
2020-09-15 20:46
PYNQ
fpga
使用PetaLinux在Xilinx
ZYNQ
-7000 AP SoC上安装Ubuntu
参考博客参考网站有许多关于在
ZYNQ
处理系统上安装Ubuntu或Linaro发行版的教程,但是其中大部分已经过时,其中一些使用交叉编译工具来构建内核和内核模块,大多数初学者都觉得很难。
Tres_Lu
·
2020-09-15 07:17
AXI总线协议时序
由于
ZYNQ
架构和常用接口IP核经常出现AXI协议,赛灵思的协议手册讲解时序比较分散。所以笔者收藏AXI协议的几种时序,方便编程。
yundanfengqing_nuc
·
2020-09-15 06:50
FPGA常用接口
VIVADO时序分析练习
这次的练习选择的是
ZYNQ
的芯片,原本工程是工作在100MHz的时钟,但是作为练习,我们可以把时钟调到一个极限的程度来进行优化。首先,打开一个工程,更改一下时钟频率,使得工程能够有一些时
weixin_30254435
·
2020-09-15 05:28
AXI总线协议时序
由于
ZYNQ
架构和常用接口IP核经常出现AXI协议,赛灵思的协议手册讲解时序比较分散。所以笔者收藏AXI协议的几种时序,方便编程。
fzhykx
·
2020-09-15 04:16
FPGA
AXI总线详解
AXI的重要性AXI是
ZYNQ
系统中比较重要的一部分。·AMBA总线,熟悉ARM架构的朋友应该都大致了解,AMBA是ARM公司的注册商标。
碎碎思
·
2020-09-15 04:03
AXI
FPGA
AXI
ZYNQ
xilinx中的XADC
zynq
的内嵌了XADC,可以用来采集电压;Temp:芯片温度VCCINT:内部PL核心电压VCCAUX:辅助PL电压VCCBram:PLBRAM电压VCCPInt:PS内部核心电压VCCPAux:PS
gtkknd
·
2020-09-15 02:50
fpga
Zynq
的AMP开发流程说明(基于OCM)
目录一.平台说明二.软件安装三.基本开发流程3.1.AMP模式介绍3.2.开发流程框图四.具体开发流程4.1.下载官方Demo源码4.2.Vivado工程创建(Windows64位环境)4.2.1.工程创建4.2.2.配置ARM系统:4.2.3.工程编译并导出4.3.Petalinux工程(Ubuntu16.04环境)4.4.SDK工程(Windows64位环境)4.4.1.CPU1程序(app_
kunkliu
·
2020-09-14 19:53
zynq
zynq
双核AMP实验之cpu1唤醒代码
一·多核CPU的运行模式 从软件的角度看,多核处理器的运行模式有AMP(非对称多处理)、SMP(对称多处理)和BMP(受约束多处理)三种运行模式。 AMP运行模式指多个内核相对独立的运行不同的任务,每个内核相互隔离,可以运行不同的操作系统(OS)或裸机应用程序。 SMP运行模式指多个处理器运行一个操作系统,这个操作系统同等的管理多个内核,如PC电脑。 BMP运行模式与SMP
kunkliu
·
2020-09-14 19:21
zynq
ZYNQ
的AMP模式下,一种可以在线调试的重启CPU1的方法
问题背景
ZYNQ
的AMP模式开发中,常常会需要对CPU1进行softwareReset,reset之后的引导是一个比较麻烦的问题。
kunkliu
·
2020-09-14 19:50
zynq
ROS
ZYNQ
移植
1准备工作全部是按照官方操作的:http://wiki.ros.org/groovy/Installation/Sourceapt-getinstallpython-rosdeppython-rosinstall-generatorpython-wstoolbuild-essential出现错误,找不到源,那个就要进入提示的页面:Ifyouhavetroubleinstallingthepacka
夏菠
·
2020-09-14 16:35
ZYNQ
VIVADO中SDK新建工程编译出错——undefined reference to 'main'
今天很心碎,第一次使用
ZYNQ
2000,就是想搞个流水灯熟悉一下开发流程,就碰到一个小问题搞的头大。在使用SDK新建工程并Debug时总是出现下图中的错误,没有定义'main'?
王纯配
·
2020-09-14 09:20
FPGA
DSP+ARM多核异构开发环境SYSLINK搭建OMAPL138
导语与感想OMAPL138属于多核异构平台(DSP+ARM),多核通信是多核异构平台的精髓部分,目前市面上流行的还有
ZYNQ
平台(FPGA+ARM),同样通信机理复杂。德州仪器OMAPL138和D
Carlos Wei
·
2020-09-14 04:42
TI phy DP83867调试
硬件平台:
zynq
7035+tiphyDP83867软件:vivado2017.2+SDK+windriver6.9调试步骤:先在vivado2017.2下面建立vivado工程。
wqh1189
·
2020-09-14 03:45
zynq
vxworks6.9.4.10 boot引导镜像启动不了
硬件平台:
zynq
7045软件平台:workbench3.3Vxworks6.9.4.10,Vavido2017.2问题描述:将生成的boot.bin文件通过仿真器烧录到SPIflash后,boot可以正常启动
wqh1189
·
2020-09-14 03:44
vxworks
Xilinx petalinux2015.4安装流程
一直以来在Xilinx
Zynq
上进行Linux开发使用的是Digilent提供的linux源码,而近来发现petalinux也成为免费软件了,官网描述如下“ThePetaLinuxToolsLicenseisnol
tc_xjyxhd
·
2020-09-13 19:03
Linux
xilinx
zynq
的fsbl阶段的调试
1,什么情况下会使用
zynq
fsbl的启动调试模式?答:我们在进行
zynq
开发,常把项目生成bin文件或者mcs文件,然后加载到板子上进行调试运行。
suixintt
·
2020-09-13 19:23
xilinx
嵌入式
zynq
zynq
fsbl
AXI_01 《AXI总线系列文章》由来
笔者从学习
ZYNQ
开始接触AXI总线,绝大多数学习
ZYNQ
的资料中都是从定义一个简单的自定义IP核开始的,设计一个通过PS端ARM,写一段C代码通过AXI总线读写自定义IP核的寄存器来,来完成LED流水灯的演示
比特电子工作室
·
2020-09-13 19:41
zynq
XC7z020-1 CLG400 BANK34,BANK35通道资源
BANK34IO_B34_0R19IO_B34_LP1T11IO_B34_LN1T10IO_B34_LP2T12IO_B34_LN2U12IO_B34_LP3U13IO_B34_LN3V13IO_B34_LP4V12IO_B34_LN4W13IO_B34_LP5T14IO_B34_LN5T15IO_B34_LP6P14IO_B34_LN6R14IO_B34_LP7Y16IO_B34_LN7Y17I
feifansong
·
2020-09-13 14:21
xilinx
vivado
FPGA
Connected to target on host '127.0.0.1' and port '3121'以及connect -url tcp:127.0.0.1:3121的错误
SDK中出现Connectedtotargetonhost‘127.0.0.1’andport'3121’以及connect-urltcp:127.0.0.1:3121的错误,连接不到
ZYNQ
开发板上或者
请answer1996
·
2020-09-13 13:45
FPGA初学
FPGA
连接不到开发板
ZYNQ
初学
MYIR-
ZYNQ
7000系列-zturn教程(13):用SPI接口对eeprom M95512进行读写
开发板环境:vivado2017.1,开发板型号xc7z020clg400-1,这个工程是用spi接口对eeprom进行读写Step1新建工程然后按照下面截图中进行配置(主要配置了DDR、SD,uart,SPI)点击自动连线将这些引脚引出如下图所示Step2对工程进行综合Step3生成顶层文件直接生成的顶层有多个IO口,所以我这里更改了顶层文件将用的几个管脚引出了//Copyright1986-2
虚无缥缈vs威武
·
2020-09-13 06:25
ZYNQ7000
Xilinx FSBL 代码简析
在分析
ZYNQ
7000启动流程时,发现FSBL工程在其中起到了非常重要的作用。参考了许多别人分析的过程,在这里也总结一下自己的代码分析流程。
我可能是个程序员
·
2020-09-13 05:58
vivado xilinx 网盘资料
ZYNQ
系列教材使用一套教材讲解,代码和原理图独立配套对应型号MIZ701N硬件基资料础包:http://pan.baidu.com/s/1kVuLyth密码:mmkiMIZ701N-7010-FREE_CODE
碰碰跳跳
·
2020-09-13 05:11
zynq
ZYNQ
(二)GPIO中MIO 配置LED
GPIO中MIO(multiuseIO)与EMIO(extendablemultiuseIO)的区别:MIO分配在bank0和bank1直接与PS部分相连,EMIO分配在bank2和bank3和PL部分相连。除了bank1是22-bit之外,其他的bank都是32-bit。所以MIO有53个引脚可供我们使用,而EMIO有64个引脚可供我们使用。使用EMIO的好处就是,当MIO不够用时,PS可以通过
人无再少年97
·
2020-09-13 05:02
ZYNQ
ZYNQ
_FSBL学习
1FSBL介绍1.1fsbl涉及的启动流程
zynq
内部的BootROM存储有一段在CPU复位后固定执行的代码。称为stage-0启动代码。
dwp1147170607
·
2020-09-13 05:23
Xilinx
嵌入式设计相关
ZYNQ
启动问题 :FSBL
0、
ZYNQ
外部启动条件1、电源要求:在阶段0BootROM时,安全模式下PS与PL都是必须上电的;非安全模式PS需要上电,如图:在阶段1FSBL时,PS与PL都是必须上电的,因为PL将在这个阶段进行配置
Jasper.J
·
2020-09-13 04:45
ZYNQ
第5章 在QEMU中进行软件测试
对于
Zynq
,它是”/images
Solo1103
·
2020-09-12 19:53
Petalinux
第3章 配置自定义嵌入式Linux
配置一个硬件平台
Zynq
-7000下面是启动Linux所需要的硬件需求。
Solo1103
·
2020-09-12 19:53
Petalinux
第6章 构建可启动的系统镜像
这里主要介绍
zynq
系列。产生
Zynq
启动镜像本小节只针对
Zynq
系列器件。如果是Mircroblaze器件请忽略。
Solo1103
·
2020-09-12 19:53
Petalinux
Petalinux
第2章 测试Petalinux BSP镜像
从SD卡中启动镜像(
Zynq
系列设备)步骤:1.在主机上挂载你的sd卡。2.复制/
Solo1103
·
2020-09-12 19:53
Petalinux
上一页
14
15
16
17
18
19
20
21
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他