E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
fpga基础学习
HarmonyOS ArkUI
基础学习
02
以下所有代码涉及的源码地址:https://gitee.com/jiangqianghua/harmony-test点我获取更多it学习资源1.Index.ets文件介绍@Entry//入口文件@Component//组件structIndex{//@State让普遍变量有状态@Statemessage:string='HelloWorld111111'//build特点//1.根节点只有一个,根
小江的博客
·
2024-01-30 12:03
IT资源
harmonyos
学习
华为
前端
2024 IC
FPGA
岗位 校招面试记录
本人的话,研究生期间所做的项目都是跟
FPGA
相关,并未参与ASIC芯片设计相关的项目。HR面试不记录在内,只记录跟技术面沾边的一些问题。联发科技实习一面岗位:I
在路上-正出发
·
2024-01-30 11:04
我的面试记录
面试
经验分享
程序人生
华为海思
联发科
1024程序员节
新思科技
BOM
基础学习
1、什么是BOM前面我们说了什么是DOM(文档对象模型)及其相关的属性与操作,那什么又是BOM呢?BOM(BrowserObjectModel)即浏览器对象模型,他提供了独立于内容而与浏览器窗口进行交互的对象,其核心对象是window。BOM由一系列相关的对象组成,并且每个对象都提供了很多方法与属性。那怎么区分DOM和BOM?DOMBOM对象模型文档浏览器怎么看待把[文档]当做一个[对象]来看待把
路痴先森
·
2024-01-30 10:15
javascript
前端
开发语言
STM32与
FPGA
实现以太网功能--ping
②
FPGA
与88E6320的另一个RMII接口连接,使用UDP实现业务数据传输。③stm32与
FPGA
中MAC地址不同,但是IP使用相同结果:1、在局域网点对点通信正常。
weixin_41719055
·
2024-01-30 09:37
fpga开发
stm32
生物信息学 编程零
基础学习
Python
我本科是农学,研究生专业是生物学,方向是植物基因组。编程方面真是零基础,仅仅在大一接触C语言。整个课题组基本都是用Python作为主要的编程语言。目前是研一下学期,我也想总结一下编程的学习之路。Python的入门第一本Python书.png这本书很薄,内容很简单,适合之前从没有学过编程的人阅读。通过这本书能简单了解Python语法,变量,函数等等进一步的深入学习Python编程.从入门到实践.pn
球果假水晶蓝
·
2024-01-30 09:14
0
基础学习
VR全景平台篇第139篇:如何用圆周率全景相机拍摄VR全景
新手入门圆周率科技,成立于2012年,是中国最早投身嵌入式全景算法研发的团队之一,亦是全球市场占有率最大的全景算法供应商。相继推出一体化智能屏、支持一键高清全景直播的智慧全景相机--PilotEra和PilotOne,为用户带来实时畅享8K的高清沉浸式直播体验。这里以PilotEra示范,两者差异不大,,PilotEra是一款便携专业级全景相机。8K实时拼接图片和视频,机内拼接无需电脑。自带触摸屏
蛙哥有话说
·
2024-01-30 09:51
数码相机
vr
全景
教程
学习
React
基础学习
02
以下是React18版本的
基础学习
资源点击我获取更多学习资源1.…模板扩展符importlogofrom'./logo.svg';import'.
小江的博客
·
2024-01-30 09:44
IT资源
react.js
学习
前端
reactjs
前端框架
正则表达式
基础学习
有小伙伴反馈正则表达式太难学了,本人通过尝试从全新的8个维度去学习正则表达式,希望对大家有所帮助更多学习资源点我获取1.普通字符普通字符正则表达式直接些,比如正则是get,那么匹配就是get,还有一些符号,比如@,%,_也是直接写特殊符号,需要转移,特殊符号有.*\+[]?{}()^$,需要前面加上\来转义匹配,比如匹配get*,正则写成get*2.字符集合单个字符集合是单个关键字得值范围,包含在
小江的博客
·
2024-01-30 08:01
IT资源
正则表达式
学习
新手如何学习学嵌入式开发?
这个问题相信是困扰所有嵌入式初学者的难题,下面的内容是嵌入式学习必学的:C语言;C++;操作系统;计算机组成原理;linux编程;51单片机;arm;硬件编程语言(
FPGA
);模拟电路&数字电路。
华清远见成都中心
·
2024-01-30 08:56
学霸笔记
学习
嵌入式开发需要学mysql吗_学习嵌入式开发需要学习哪些课程?如何学习?
所学习的内容会有所区别,但是无论是哪个方向,学习嵌入式开发的必学课程有:一:嵌入式开发的必学课程1、C语言2、C++3、操作系统4、计算机组成原理5、linux编程6、51单片机7、arm8、硬件编程语言(
FPGA
jimwalk2014
·
2024-01-30 08:55
嵌入式开发需要学mysql吗
FPGA
学习之嵌入式硬件系统(SOPC)概述(软硬件设计)
FPGA
学习之嵌入式硬件系统(SOPC)概述(软硬件设计)首先我们知道
FPGA
可以实现充当完整微处理器的逻辑,并且提供许多灵活性选项。下图体现出
FPGA
器件为何是现场可编辑门阵列器件。
硬件嘟嘟嘟
·
2024-01-30 08:53
FPGA
fpga
verilog
嵌入式
经验分享
应届生把
FPGA
学到什么程度可以找工作?
在
FPGA
(Field-ProgrammableGateArray)领域找到工作通常需要一定的基础知识和专业技能。那应届生把
FPGA
学到什么程度可以找工作?
宸极FPGA_IC
·
2024-01-30 08:13
fpga开发
fpga
硬件工程
对嵌入式
FPGA
的详解
嵌入式
FPGA
(e
FPGA
)是指将一个或多个
FPGA
以IP的形式嵌入ASIC,ASSP或SoC等芯片中。换句话说,eFPG
C123001
·
2024-01-30 08:42
免费领
各种资源
学习
学习嵌入式
linux
网络编程
代码
项目解析
专家讲解
学
fpga
和还是嵌入式?
2、
FPGA
:它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物,是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克
宸极FPGA_IC
·
2024-01-30 08:40
fpga开发
fpga
filenet市值将在2023年超过比特币,区块链有ipfs会更好
从2008年比特币诞生之初开始,数字货币的“挖矿”经历了五个时代:CPU挖矿,GPU挖矿,
FPGA
挖矿,ASIC挖矿,大规模集群挖矿。
区小楼
·
2024-01-30 07:35
基于
FPGA
实现Aurora高速串行接口
0本文目录1)Aurora简介2)
FPGA
简介3)系统设计4)逻辑设计5)模块设计6)AuroraIP核简介7)AuroraIP核定制8)Aurora协议特点9)结束语1Aurora简介1)采用并行方式传输高速的数据流有很多设计难点
宁静致远dream
·
2024-01-30 07:49
FPGA水滴穿石
FPGA
光纤Aurora_8B_10B
本章基于Vivado开发工具中Aurora的IP核进行验证。本章包括了光纤眼图的验证、单个Aurora核下板验证、两个Aurora核下板验证。光纤接口眼图验证在协议的选项中,本次实验采用的是Custom(自定义模式)。LineRate(行速率)选项在QPLL/CPLL都支持的情况下带宽为0.6Gb/s到6.5Gb/s,本次实验选择了带宽3.125Gb/s。米联客发板的输入的差分时钟为156.250
小五头
·
2024-01-30 07:14
基于Verilog实现算法
fpga开发
2018年机器学习数学基础及算法视频教程 20课 适合
基础学习
高清课件代码答疑全
课程介绍:不管是算法工程师还是机器学习相关岗位,很多企业招人时都会选择数学专业的毕业生,更有甚至数学的优先级超过计算机专业,尤其人工智能方面,Al人才门槛高的让人望而却步,其中一个重要的原因就是对数学基础的要求太高,从而限制了很大一批人的进入。课程优势:相关实用数学基础原理,课程设计循序渐进,妙趣横生,使用多个源于生活的场景深入浅出的讲解,动画效果和有趣小游戏案例贯穿全课程,带领你在不经意间轻轻松
花心五花肉
·
2024-01-30 04:42
辅导孩子作业容易生气:自我反思和纠偏补救
我们不想着加码进阶,没想到
基础学习
都这么费劲,还得自己
爱灵与蝴蝶妈妈成长记
·
2024-01-30 02:29
JAVA
基础学习
(十九)--IO流、FileWrite与FileReader
一、IO简述1.1、简述IO:input/outputIO流用来处理设备之间的数据传输Java对数据的操作是通过流的方式Java用于操作流的对象都在IO包中。1.2、结构字节流抽象类:InputStream,OutputStream字符流抽象类:Reader、Writer。ps:由这四4个派生出来子类名称都是以父类名作为子类名的后缀如:InputStream的子类FileInputStream如:
森林森
·
2024-01-29 18:32
JAVA基础
SpringBoot笔记(一)————第一个SpringBoot项目
写个controller试试约定大于配置原理初探SSM
基础学习
SpringBoot之前必须要熟悉Spring,SpingBoot不是一个完全重新写的东西,他是基于Spring来开发的,有很多默认的配置由
多冷啊、我在东北玩泥巴
·
2024-01-29 15:51
SpringBoot
学习笔记
spring
boot
java
intellij
idea
ISE中逻辑分析仪ChipScope的使用
基本上采用了典型外部逻辑分析仪的理念和功能,却无需额外的逻辑分析设备、测试I/O、电路板走线和探点,只要建立一个对应的文件并做相关设置后,与当前工程捆绑编译,用一根JTAG接口的下载电缆连接到要调试的
FPGA
YprgDay
·
2024-01-29 15:47
#
开发工具的使用
fpga开发
Vivado中嵌入式逻辑分析仪ILA的使用(2)
FPGA
综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以xilinx等厂家就发明了内置的逻辑分析仪。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
JavaSE
基础学习
笔记懒人简略版
001java基础入门一Java介绍1,java历史Java,1995年sun公司詹姆斯.高斯林计算机高级编程语言2009年被甲骨文Oracle公司收购2,Java三大技术体系JavaSE(标准版):java技术核心和基础(直观桌面应用)JavaEE(企业版):企业级应用开发JavaME(小型版):移动设备应用(已经被安卓与苹果系统取代)二Java入门1,JDKJDK(全称JavaDevelopm
sunyunfei1994
·
2024-01-29 15:43
java
【
FPGA
】:ip核--Divider(除法器)
本文转自:【
FPGA
】:ip核–Divider(除法器)二、Divider(除法器)概述除法器顾名思义,用来做除法运算。
岁岁人如旧
·
2024-01-29 13:10
FPGA
fpga开发
FPGA
逻辑资源评估之BRAM(以Xilinx为例)
在
FPGA
逻辑设计时,需要参考所需逻辑资源对
FPGA
进行选型,其中一项就是对BRAM的评估,在这里以xilinxUltraSCALE+系列
FPGA
为例,对BRAM进行简单介绍。
wkonghua
·
2024-01-29 13:38
FPGA
FPGA开发
fpga开发
FPGA
实现八位数字抢答器设计
一.设计要求八位数字抢答器设计要求:抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~S7表示。设置一个系统清除和抢答控制开关S,该开关由主持人控制。抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止。抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如,30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂
FPGA之旅
·
2024-01-29 13:08
FPGA之旅课设
fpga开发
FPGA
抢答器设计
设计一抢答器,要求如下:抢答台数为6;具有抢答开始后20s倒计时,20秒倒计时后6人抢答显示超时,并报警;能显示超前抢答台号并显示犯规报警;系统复位后进入抢答状态,当有一路抢答按键按下,该路抢答信号将其余各路抢答信号封锁,同时铃声响起,直至该路按键松开,显示牌显示该路抢答台号。clk时钟信号b1~b6抢答按钮reset复位按钮shield屏蔽标志位stop倒计时暂停标志位show显示器alarm1
wef@~@
·
2024-01-29 13:38
fpga开发
URAM和BRAM 的区别
无论是7系列
FPGA
、UltraScale还是UltraScalePlus系列
FPGA
,都包含BlockRAM(BRAM),但只有UltraScalePlus芯片有UltraRAM也就是我们所说的URAM
shenlansee
·
2024-01-29 13:37
fpga开发
Xilinx
FPGA
BRAM使用方法
BRAM使用方法在利用
fpga
进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在vivado中提供IP核,FIFO
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
FPGA
| BRAM和DRAM
BRAM(BlockRAM)Blockram由一定数量固定大小的存储块构成的,使用BLOCKRAM资源不占用额外的逻辑资源,并且速度快。但是使用的时候消耗的BLOCKRAM资源是其块大小的整数倍。如Xilinx公司的结构中每个BRAM有36Kbit的容量,既可以作为一个36Kbit的存储器使用,也可以拆分为两个独立的18Kbit存储器使用。反过来相邻两个BRAM可以结合起来实现72Kbit存储器,
初雪白了头
·
2024-01-29 13:35
农夫笔记
fpga开发
Xilinx 7系列 BRAM概述
Xilinx7系列
FPGA
中的块RAM可存储36Kb的数据,可以配置为两个独立的18KbRAM或一个36KbRAM。
FPGA自学笔记分享
·
2024-01-29 13:34
fpga开发
FPGA
中除法器IP核乘法器IP核使用
FPGA
中除法器IP核乘法器IP使用1.除法器IP核有两种,3.0是最大支持32bit的被除数除数;4.0是最大支持64bit的被除数除数;研究电机时需要计算步数,都仅仅需要32bit因此选择3.0;2
小时姐姐
·
2024-01-29 13:04
fpga
用
FPGA
实现多人抢答器
测试题目“三人抢答器”要求:(1)答题开始后,由主持人按下“开始”键后进入抢答环节;(2)每人一个抢答按钮,有人抢答成功后,其他人再抢答无效;(3)当某人抢答成功时,抢答器系统发出半秒的低频音,并在数码管上显示该组别序号;(4)每个人初始分数为0,抢答成功得到一分,并在数码管上显示3人的得分;(每人分配一个数码管用于显示分数,显示“0~9”)(5)抢答成功后,10秒倒计时,并在数码管上显示。倒计时
m0_54472634
·
2024-01-29 13:33
fpga开发
基于
FPGA
的4路抢答器verilog,quartus
名称:基于
FPGA
的4路抢答器verilog(代码在文末付费下载)软件:Quartus语言:Verilog要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是
fpga
定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在XilinxAsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
【
FPGA
教程案例11】基于vivado核的除法器设计与实现
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2024-01-29 13:32
★教程2:fpga入门100例
fpga开发
除法器
IP核
verilog
FPGA教程
为什么时序逻辑电路会落后一拍?
FPGA
初学者可能经常听到一句话:“时序逻辑电路,或者说用<=输出的电路会延迟(落后)一个时钟周期。”但在仿真过程中经常会发现不符合这一“定律”的现象–明明是在仿真时序逻辑,怎么输出不会落后一拍?
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
一.设计思路二.实现过程1.第一信号鉴别锁存模块+犯规电路(1)使用器件74175,带公共时钟和复位四D触发器(2)原理a.比赛开始前,主持人复位按钮
月月如常
·
2024-01-29 13:30
fpga开发
嵌入式硬件
单片机
【
FPGA
】Verilog描述电路的三种方式(结构化、数据流和行为化)
前言众所周知,Verilog是作为一种HDL(HardwareDescriptionLanguage,硬件描述语言)出现的,它的主要功能是在不同的抽象层级上描述电路,从而实现电路设计。那么到底该如何描述电路?Verilog提供了3种不同的方式:结构化描述方式(结构模型,StructuralModeling)数据流描述方式(数据模型,Dataflowmodeling)行为级描述方式(行为模型,Beh
单刀FPGA
·
2024-01-29 13:59
Verilog语法
fpga开发
Xilinx
IC
FPGA
altera
xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的
FPGA
逻辑原语(寄存器和lut),所以和Radix2
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
FPGA
原理与结构(8)——块RAM(Block RAM,BRAM)
系列文章目录:
FPGA
原理与结构(0)——目录与传送门一、BRAM简介大家对于RAM应该并不陌生,RAM就是一张可读可写的存储表,它经常被拿来与ROM进行对比,相比之下,ROM只可读。
apple_ttt
·
2024-01-29 13:28
FPGA原理与结构
fpga开发
FPGA
通过 UDP 以太网传输 JPEG 压缩图片
FPGA
通过UDP以太网传输JPEG压缩图片简介在
FPGA
上实现了JPEG压缩和UDP以太网传输。
OpenFPGA
·
2024-01-29 13:23
fpga开发
udp
网络协议
网络
CSS
基础学习
HTML+CSS+JavaScript结构+表现+交互学习内容:CSS是什么CSS怎么用(快速入门)CSS选择器(重点+难点)美化网页(文字,阴影,超链接,列表,渐变…)盒子模型浮动定位网页动画(特效效果)1.是什么CascadingStyleSheet层叠级联样式表CSS:表现(美化网页)字体、颜色、边距、高度、宽度、背景图片、网页定位、网页浮动…发展史CSS1.0CSS2.0DIV(块)+CS
什么时间能闲下来打篮球啊
·
2024-01-29 12:54
JavaWeb
css
学习
html
HTML
基础学习
代码
我的第一个网页我的第一个网页HelloWorld!基本标签基本标签学习一级标签二级标签三级标签四级标签五级标签六级标签登鹳雀楼王之涣白日依山尽,黄河入海流。欲穷千里目,更上一层楼。登鹳雀楼王之涣白日依山尽,黄河入海流。欲穷千里目,更上一层楼。字体样式标签粗体:iloveyou斜体:iloveyou空格空
什么时间能闲下来打篮球啊
·
2024-01-29 12:24
JavaWeb
学习
2022-12-05
2.我认为只要想学什么时候开始都不晚,秉着这种信念,在几年前开始0
基础学习
画画和舞蹈,这些都被认为是要从小学起的东西,到现在还在继续,po作品到网上被称赞有天赋,其实哪里是什么天赋,练习而已。在
Leslie91
·
2024-01-29 11:10
AI 黑科技,老照片修复,模糊变高清
我拿“自己”的旧照片试了一下,先看效果对比:右侧为修复后只看人脸部分G
FPGA
Nhttps://arxiv.org/pdf/2101.04061.pdf
FPGA
N算法由腾讯PCGARC实验室提出,其相关论文已被
统计学家
·
2024-01-29 11:04
单板计算机(SBC)-片上系统(SOC)嵌入式C++和
FPGA
(VHDL)
要点:片上系统/单板计算机嵌入式C++及VHDL编程单板计算机(RaspberryPi)C++实现MQTT监控房间门锁,灯光,并使用RESTful提示状态单板计算机(ESP8266)C++无线网络MQTT土壤湿度监测仪,实现HTTP服务器,创建网页版监控界面,构建ESP8266监控固件,单板计算机集成到IP网络,添加二氧化碳检测传感器,使用GPIO和PWM控制继电器和直流压控风扇片上系统(SOC)
亚图跨际
·
2024-01-29 08:26
嵌入式
FPGA
C/C++
单板计算机SBC
片上系统SOC
Raspberry
Pi
ESP8266
MQTT
C++
Qt
南京观海微电子---如何减少时序报告中的逻辑延迟
1.引言在
FPGA
逻辑电路设计中,
FPGA
设计能达到的最高性能往往由以下因素决定:▪工作时钟偏移和时钟不确定性;▪逻辑延迟:在一个时钟周期内信号经过的逻辑量;▪网络或路径延迟:Vivado布局布线后引入的延迟量
9亿少女的噩梦
·
2024-01-29 08:24
观海微电子
显示驱动IC
fpga开发
HPS SoC和
FPGA
联合使用例程
本教程演示了如何使用HPS/ARM与
FPGA
进行通信。我们将为DE10标准开发板介绍如何根据官方的DE10_Standard_GHRD工程开发出自己的My_GRHD工程。
zhou_sking
·
2024-01-29 05:41
Linux
terasic
软件操作
嵌入式
linux
操作系统
上一页
8
9
10
11
12
13
14
15
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他