E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
fpga算法设计
数据结构与算法——分治法
分治算法(DivideandConquerAlgorithm)是一种
算法设计
策略,它将一个大问题分割成多个相同或相似的子问题,然后递归地解决这些子问题,最后将它们的解合并在一起,得到原始问题的解。
吕正日
·
2023-10-27 08:10
java
算法
jvm
hadoop
嵌入式三级知识点整理
*特点:“专、隐、受限、可靠、实时、软固”**【嵌入式系统的CPU的范畴】:最初的4位,目前大规模的8位16位,受欢迎的32、64位(CPU=>ARMDSP
FPGA
.等)。
彬杉
·
2023-10-27 07:14
【VPX302】基于3U VPX总线架构的高性能数据预处理平台
板卡采用Xilinx的高性能KintexUltraScale系列
FPGA
作为实时处理器,实现FMC接口数据的采集、处理、以及背板接口互联。板载1组独立的72位DDR4SDRAM大容量缓存。
北京青翼科技
·
2023-10-27 05:34
架构
图像处理
信号处理
fpga开发
嵌入式实时数据库
arm开发
【VPX610】 青翼科技基于6U VPX总线架构的高性能实时信号处理平台
板卡概述VPX610是一款基于6UVPX架构的高性能实时信号处理平台,该平台采用2片TI的KeyStone系列多核DSPTMS320C6678作为主处理单元,采用1片Xilinx的Virtex-7系列
FPGA
XC7VX690T
北京青翼科技
·
2023-10-27 05:29
fpga开发
图像处理
信号处理
嵌入式实时数据库
【
算法设计
】贪心
算法设计
——均分纸牌、线段覆盖问题(C++实现)
创作不易,本篇文章如果帮助到了你,还请点赞关注支持一下♡><)!!主页专栏有更多知识,如有疑问欢迎大家指正讨论,共同进步!更多算法分析与设计知识专栏:算法分析给大家跳段街舞感谢支持!ጿኈቼዽጿኈቼዽጿኈቼዽጿኈቼዽጿኈቼ目录一、均分纸牌问题问题描述算法思想和解题思路C++代码二、线段覆盖问题问题描述算法思想和解题思路C++代码一、均分纸牌问题问题描述有N堆纸牌,编号分别为1,2,…,n。每堆上有若
天喜Studio
·
2023-10-27 04:07
【算法设计与分析实验报告
程序实现】
算法
c++
学习
笔记
基于
FPGA
的电风扇控制器verilog,视频/代码
名称:基于
FPGA
的电风扇控制器verilog软件:QuartusII语言:Verilog代码功能:基于
FPGA
的电风扇控制器运用EDASOPO实验开发系统设计一个基于
FPGA
的电风扇定时开关控制器,能实现手动和自动模式之间的切换
蟹代码丫
·
2023-10-27 01:07
fpga开发
verilog
电风扇
简单电子琴设计verilog蜂鸣器8音阶,视频/代码
输入为8个按键,每个按键对应一个音阶2、输出为speaker蜂鸣器,当其中一直按键按下时,输出特定频率的音阶方波信号演示视频:简单电子琴设计verilog蜂鸣器8音阶_Verilog/VHDL资源下载
FPGA
蟹代码丫
·
2023-10-27 01:07
fpga开发
电子琴
verilog
蜂鸣器
简单8位CPU设计verilog微处理器,源码/视频
m=home&c=View&a=index&aid=213
FPGA
代码Verilog
蟹代码丫
·
2023-10-27 01:04
fpga开发
CPU
处理器
verilog
【MATLAB教程案例88】通过matlab模拟光的干涉现象
欢迎订阅《
FPGA
学习入门100例教程》、《MATLAB学习入门100例教程》目录1.软件版本2.光干涉现象的相关理论
fpga和matlab
·
2023-10-27 00:24
matlab
光干涉模拟
matlab教程
matlab入门案例
FPGA
设计时序约束七、设置时钟不确定约束
一、背景在之前的时序分析中,通常是假定时钟是稳定理想的,即设置主时钟周期后按照周期精确的进行边沿跳动。在实际中,时钟是非理想存在较多不确定的影响,存在时延和波形的变化,要准确分析时序也需将其考虑进来,下面将对其进行介绍。二、时钟例外Vivado的时序约束中,考虑时钟不稳定影响的约束包括set_clock_latency,set_clock_uncertainty,set_input_jitter,
知识充实人生
·
2023-10-26 23:21
FPGA所知所见所解
fpga开发
clock_latency
Uncertainty
clock_jitter
时钟抖动
时钟约束
时钟不确定约束
【2021集创赛】Arm杯三等奖:基于
FPGA
的人脸检测SoC设计
本作品参与极术社区组织的有奖征集|秀出你的集创赛作品风采,免费电子产品等你拿~活动。团队介绍参赛单位:合肥工业大学队伍名称:芯创之家指导老师:邓红辉、尹勇生参赛杯赛:Arm杯参赛人员:王亮李嘉燊金京获奖情况:全国总决赛三等奖1.项目简介人脸检测系统在诸多领域都有实际作用,比如自动进行出入登记:人员或车辆出入小区时可自动抓拍扫描记录,省去人工记录,省时省力;安防应用:可利用此识别技术对小区常住人口和
极术社区
·
2023-10-26 20:40
IC技术竞赛作品分享
fpga开发
arm开发
《
算法设计
与分析(第4版)》笔记——第 1 章 算法入门
现在跟的是b站黑马的视频课,还是这个好哇2023新版数据结构与算法Java视频教程(上篇)2023新版数据结构与算法Java视频教程(下篇)之前跟的是青岛大学张公敬教授的《
算法设计
与分析》(做了笔记就发出来吧
奇妙方程式
·
2023-10-26 20:30
算法
笔记
学习
LLM-Based Agent
LLMBased综述相关领域paper集合:https://github.com/WooooDyy/LLM-Agent-Paper-List之前的一些研究更加注重
算法设计
和训练策略,而忽视了模型固有的通用能力的发展
银晗
·
2023-10-26 19:56
深度学习基础
算法
1024程序员节
定时器模块FB【
FPGA
】
定时器FB:通过Verilog编程实现定时器的案例如下:moduletimer(inputclk,//时钟信号inputrst,//复位信号outputreg[31:0]count//计数器输出);reg[31:0]temp_count;//临时计数器always@(posedgeclkorposedgerst)begin//条件【上升沿clk,下降沿rst】if(rst)begin//复位信号为
cfqq1989
·
2023-10-26 18:50
FPGA
fpga开发
FPGA
怎么写PLC
//======PLC模块==============`timescale1ns/1ns//时钟周期modulePLC(input[255:0]X,output[255:0]Y,inout[1024:0]M//最后一个不加逗号);////assign非时序,always时序,posedge上升沿always@(*)//时序程序:【X,Y,M】有变化就激活Runif(X[4:3]);//X4如果按下
cfqq1989
·
2023-10-26 18:17
FPGA
fpga开发
比较DSP、MCU、ARM、CPLD/
FPGA
DSP数字信号处理器(DigitalSignalPorcessor);硬件结构:CPU、存储器、总线、外设接口、时钟以及硬件加速器(音频、视频处理)等;操作系统:DSP/BIOS,SYS/BIOS/LINUX;特点:硬件乘法器以及特殊指令,硬件FFT加速等;应用领域:高密度、重复运算及大数据容量的信号处理。MCU微控制器/单片微型计算机(单片机)MicroControlUnit/SingleChi
守夜人猴儿精
·
2023-10-26 14:19
嵌入式开发与设计
dsp
mcu
arm
fpga/cpld
ARM、
FPGA
、DSP、PCB、PLC工作该怎么选
第一类是偏软件的ARM,DSP,
FPGA
,这类实习生在招聘的时候,我们一般归类到嵌入式软件开发或者通用软件开发,因为这三类岗位,以后正式工作的时候,一般都与硬件、电路接触的不多,主要的工作形式还是在电脑上编写对应平
木子点灯
·
2023-10-26 14:48
嵌入式
嵌入式硬件
比较MCU、DSP、ARM、SOC、
FPGA
1、采用架构ARM:架构采用32位精简指令集(RISC)处理器架构,从ARM9开始ARM都采用了哈佛体系结构,这是一种将指令与数据分开存放在各自独立的存储器结构,独立的程序存储器与数据存储器使处理器的处理能力得到较大的提高。ARM多采用流水线技术,此技术通过多个功率部件并行工作来缩短程序执行时间,使指令能在多条流水线上流动,从而提高处理器的效率和吞吐率。现今ARM7采用了典型的三级流水线,ARM9
nszjh
·
2023-10-26 14:44
嵌入式
arm架构
arm处理器
嵌入式系统
soc
一文讲解单片机、ARM、MCU、DSP、
FPGA
、嵌入式错综复杂的关系!
然后,MCU、DSP、
FPGA
这些都属于嵌入式系统的范畴,是为了实现某一目的而使用的工具。MCU俗称”单片机“经
人工智能学家
·
2023-10-26 14:43
单片机
嵌入式
芯片
编程语言
人工智能
ARM、MCU、DSP、
FPGA
、SOC的比较
ARM、MCU、DSP、
FPGA
、SOC的比较1、采用架构·ARM:架构采用32位精简指令集(RISC)处理器架构,从ARM9开始ARM都采用了哈佛体系结构,这是一种将指令与数据分开存放在各自独立的存储器结构
Vance2016
·
2023-10-26 14:43
自动控制
arm
dsp
fpga
soc
Zynq UltraScale+ XCZU15EG 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块VDMA图像缓存VideoScaler图像缓存DP输出5、vivado工程详解PL端
FPGA
9527华安
·
2023-10-26 14:10
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU15EG
VHDL
IMX214
MIPI
嵌入式中的MCU、ARM、DSP、
FPGA
目录“角色扮演”MCUARM特点DSP特点
FPGA
特点应用“角色扮演”MCU(MicrocontrollerUnit)、ARM(AdvancedRISCMachine)、DSP(DigitalSignalProcessor
JiaYu嵌入式
·
2023-10-26 14:09
嵌入式底层
嵌入式学习
物联网
fpga开发
单片机
arm开发
嵌入式硬件
stm32
物联网
学习
区块链 - 算力之美
矿机芯片的进化历经CPU、GPU、
FPGA
、ASIC四个阶段。
www当下
·
2023-10-26 12:16
Xilinx MicroBlaze定时器中断无法返回主函数问题解决
最近在使用Xilinx7系列
FPGA
XC7A100T时,运行MicroBlaze软核处理器,添加了AXITIMERIP核,并使能定时器溢出中断,发现定时器触发中断后,无法返回主函数的问题,最后发现修改编译器优化等级就正常了
whik1194
·
2023-10-26 11:49
FPGA
ARM
Xilinx
MicroBlaze
定时器
中断
FPGA
驱动步进电机-Sin曲线加速
FPGA
驱动步进电机-Sin曲线加速基本实现原理实际仿真的波形程序以下由特权同学的
FPGA
文档摘取Sin曲线控制step脉冲信号生成的功能框图如下所示。
自小吃多
·
2023-10-26 11:17
1024程序员节
FPGA
从入门到精通(二十)SignalTapII
之前的工程我们是做仿真,设置激励,观察输出波形去判断代码没有问题,但事实上我们真实的需求是综合后的代码下载到
FPGA
芯片中能够符合预期。
m0_61687959
·
2023-10-26 11:14
1024程序员节
根据递归原理设计一个简单的代码生成器
classComponentNode{constructor(name,props){this.name=namethis.props=propsthis.children=[]}}递归
算法设计
functiongenerateCode
前端扎啤
·
2023-10-26 08:04
前端架构之路
算法
前端
代码生成器
贪心算法之应用-单源最短路径-Dijkstra算法学习
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言一、Dijkstra算法简介二、Dijkstra算法有关概念三、Dijkstra
算法设计
思想四、Dijkstra伪码五、算法运行实例六
king晶晶
·
2023-10-26 06:22
算法
贪心算法
学习
概率分布函数的定义与程序设计中函数的定义的思考
的设计也是用的类似的思想另外在学习数据结构与算法时着重记住各种“数据结构的基本操作的调用接口和实现了什么”才是王道,具体的实现应该自己依据理论的定义实现一遍即可,因为最终的目的是要用对这些数据结构的基本操作完成一系列的“
算法设计
樂禮
·
2023-10-26 02:16
C++编程
算法
学习
嵌入式Linux_Petalinux一——
FPGA
学习笔记<?>
目录一.开发环境搭建1.Ubuntu和Windows文件互传1、开启Ubuntu下的FTP服务2、Windows下FTP客户端安装2.Ubuntu和Windows文件本地共享3.Ubuntu系统搭建tftp服务器4.Ubuntu下NFS和SSH服务开启5.SourceInsight软件安装和使用6.VisualStudioCode软件的安装和使用7.SecureCRT软件安装和使用8.Putty软
switch_swq
·
2023-10-26 00:37
FPGA
学习笔记
fpga开发
学习
笔记
基础设计二(IP核)——
FPGA
学习笔记<3>
目录一.IP核的使用1.PLLIP核PLL简介xilinxvivadoIP核配置xilinxvivadoIP核调用2.ROMIP核xilinxvivadoIP核配置⑴创建初始化文件.coe文件⑵单端口ROM的配置⑶双端口ROM的配置xilinxvivadoIP核调用3.RAMIP核xilinxvivadoIP核配置⑴单端口ROM的配置xilinxvivadoIP核配置4.FIFOIP核⑴SCFIF
switch_swq
·
2023-10-26 00:36
FPGA
学习笔记
学习
笔记
fpga开发
嵌入式硬件
通信算法之188: 5G LDPC和4G Turbo 仿真链路和
Fpga
IP工程实现
读者3代码:1.5GNRLDPC编码与译码,Matlab仿真链路,如下介绍:(TBD)2.5GNRLDPC编码与译码,
FPGA
IP工程实现链路,如下介绍:(TBD)3.4GLTETurbo编码与译码,Matlab
秋风战士
·
2023-10-25 22:34
MATLAB仿真
无线通信基带处理算法
软件无线电
算法
百度
微信开放平台
facebook
twitter
【【萌新的
FPGA
学习之水 一水到底 】】
萌新的
FPGA
学习之水一水到底重读实验给我印象最深的2点是我们面对的设计需要使得时序自动切换那么我们将切换时序的时钟装入另一个每隔0.5s变换一次的参数上下附上代码modulekey_led(inputsys_clk
ZxsLoves
·
2023-10-25 21:12
FPGA学习
fpga开发
学习
算法设计
-回溯法——0-1背包问题
算法介绍回溯法:回溯法又称试探法。回溯法的基本做法是深度优先搜索,是一种组织得井井有条的、能避免不必要重复搜索的穷举式搜索算法。回溯算法的基本思想:从一条路往前走,能进则进,不能进则退回来,换一条路再试。问题实例问题描述:题目:给定N个物品,每个物品有一个重量W和一个价值V.你有一个能装M重量的背包.问怎么装使得所装价值最大.每个物品只有一个.输入格式:输入的第一行包含两个整数n,m,分别表示物品
进阶白小鑫
·
2023-10-25 20:54
算法设计
算法
回溯法
0-1背包问题
Java
二叉树
java背包算法回溯法_【算法分析】实验 4. 回溯法求解0-1背包等问题
[TOC]实验内容本实验要求基于
算法设计
与分析的一般过程(即待求解问题的描述、
算法设计
、算法描述、算法正确性证明、算法分析、算法实现与测试),通过回溯法的在实际问题求解实践中,加深理解其基本原理和思想以及求解步骤
MisT大野兔
·
2023-10-25 20:53
java背包算法回溯法
java背包算法回溯法_经典算法9:回溯法之0--1背包问题
2.
算法设计
:a.物品有n种,背包容量为C,分别用p[i]和w[i]存储第i种物品的价值和重量,用x[i]标记第i种物品是否装入背包,用bestx[i]存储第i种物品的最优装载方案;b.用递归函数Backtrack
风中冰屑
·
2023-10-25 20:53
java背包算法回溯法
o-1背包问题迭代_
算法设计
:回溯法-解决01背包问题
一、算法思想回溯法(探索与回溯法)是一种选优搜索法,又称为试探法,按选优条件向前搜索,以达到目标。但当探索到某一步时,发现原先选择并不优或达不到目标,就退回一步重新选择,这种走不通就退回再走的技术为回溯法。有时会遇到这样一类题目,它的问题可以分解,但是又不能得出明确的动态规划或是递归解法,此时可以考虑用回溯法解决此类问题。回溯法的优点再于其程序结构明确,可读性强,易于理解,而且通过对问题的分析可以
weixin_39524984
·
2023-10-25 20:53
o-1背包问题迭代
python排序算法——快速排序(附代码)
python排序算法——快速排序文章目录python排序算法——快速排序一、前言二、算法描述三、代码实现总结一、前言相关知识来自《python
算法设计
与分析》。
i阿极(暂时无法回复版)
·
2023-10-25 19:35
python算法设计
排序算法
算法
数据结构
python
[
FPGA
]
FPGA
设计EtherCAT主站的方法和常见问题
基于
FPGA
的EtherCAT主站,是不少公司的明智选择。无论是实时性,灵活性,还是性价比均可有很好的保证。
21ic电子工程师
·
2023-10-25 18:26
嵌入式基础知识
fpga开发
嵌入式硬件
【技术干货】基于赛灵思
FPGA
板卡的高性能EtherCAT主站方案
图片来源:虹科电子技术背景EtherCAT是开放的实时以太网通讯协议,由德国倍福自动化有限公司研发。EtherCAT具有高性能、低成本、容易使用等特点,目前在工业领域有着广泛的应用。ZCU102评估套件可帮助设计人员快速启动面向汽车、工业、视频以及通信应用的设计。该套件具有基于Xilinx16nmFinFET+可编程逻辑架构的Zynq®UltraScale+™MPSoC器件,提供一款四核ARM®C
Hack电子
·
2023-10-25 18:54
网络
java
linux
python
嵌入式
【
算法设计
】动态规划
算法设计
——天平平衡、数塔问题(C++实现)
创作不易,本篇文章如果帮助到了你,还请点赞关注支持一下♡>usingnamespacestd;voidsumMethod(intm,intn,intarr[]){intdp[100]={0};dp[0]=1;for(inti=1;i=1;j--)//对全部钩码的重量之和的二分之一m进行循环{if(j>=arr[i-1])//如果j大于等于当前钩码的重量{dp[j]=dp[j]+dp[j-arr[i
天喜Studio
·
2023-10-25 18:52
算法分析
算法
动态规划
c++
笔记
学习
FPGA
Verilog HDL 系列实例--------步进电机驱动控制
【连载】
FPGA
VerilogHDL系列实例VerilogHDL之步进电机驱动控制步进电机的用途还是非常广泛的,目前打印机,绘图仪,机器人等等设备都以步进电机为动力核心。
weixin_33726313
·
2023-10-25 17:24
(146)Verilog编程:8线-3线优先编码器
(146)Verilog编程:8线-3线优先编码器1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)Verilog编程:8线-3线优先编码器;5)结束语。
宁静致远dream
·
2023-10-25 17:50
FPGA求职核心竞争力
fpga开发
约瑟夫问题-北理数据结构与
算法设计
约瑟夫问题(本题要求用循环链表实现)约瑟夫问题是一个经典的问题。已知n个人(不妨分别以编号1,2,3,…,n代表)围坐在一张圆桌周围,从编号为k的人开始,从1开始顺时针报数1,2,3,...,顺时针数到m的那个人,出列并输出。然后从出列的下一个人开始,从1开始继续顺时针报数,数到m的那个人,出列并输出,…依此重复下去,直到圆桌周围的人全部出列。输入:n,k,m输出:按照出列的顺序依次输出出列人的编
Cosmo9
·
2023-10-25 16:06
链表
c语言
基于
FPGA
的FFT算法实现(2)
基于
FPGA
的FFTIP的实时配置项目简述FFT进行重配置
FPGA
代码
FPGA
逻辑代码
FPGA
测试代码MATLAB验证参考文献总结项目简述前面我们已经讲解过Xilinx中FFTIP的使用,但是使用的时候
朽月
·
2023-10-25 12:13
FPGA
fpga
vivado FFT ip 9.1
FPGA
定点使用例子 C-Model
以下为通信时FFT/IFFT的使用方法简单说明,为定点且带有截位处理。一、参考说明:C-model说明:http://xilinx.eetrend.com/content/2021/100062902.htmlC-model使用放法:https://blog.csdn.net/zhangningning1996/article/details/106517122缩放因子:https://www.c
或—许
·
2023-10-25 11:42
Xilinx XDMA说明和测试-MM
该工程可从Github下载,使用的
FPGA
板卡为浪潮的F37X加
ཌ斌赋ད
·
2023-10-25 11:40
#
XIlinx
DMA说明和测试
fpga开发
Xilinx QDMA说明和测试
测试工程2驱动安装2.1源文件说明2.2驱动编译安装3调试工具3.1设备管理3.2数据读写4测试分析4.1测试脚本4.2测试结果1测试工程使用QDMA的Example工程,该工程可从Github下载,使用的
FPGA
ཌ斌赋ད
·
2023-10-25 11:10
#
XIlinx
DMA说明和测试
fpga开发
Xilinx FFT IP使用总结
步骤四:查看生成了FFT信息,重点注意生成参数的格式三、FFTIP的testbench四、FFT结果及时序分析1、整体时序波形2、FFT输入数据时序波形3、FFT输出结果时序波形4、FFT输出结果分析1)
FPGA
wuzhirui志锐
·
2023-10-25 11:39
FFT
xilinx
IP核
matlab
FPGA
图像处理项目(一)--FIFO与FFT
最近这个项目是要通过SRIO将图像解析数据送到XILINX
FPGA
通过FFT处理再用SRIO传回主控,我准备用FIFO来做一个数据的缓冲池,然后按行做FFT运算,中间结果按行存入RAM中,之后按列进行FFT
兔美酱xz
·
2023-10-25 11:07
FPGA项目
FIFO
FFT
上一页
45
46
47
48
49
50
51
52
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他