E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
《FPGA
FPGA
高端项目:基于 SGMII 接口的 UDP 协议栈,提供2套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的以太网方案本协议栈的1G-UDP版本本协议栈的10G-UDP版本本协议栈的25G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手网络PHY1G/2.5GEthernetPCS/PMAorSGMII使用MAC层AXI4-S
9527华安
·
2024-01-13 11:21
菜鸟FPGA以太网专题
fpga开发
udp
网络协议
SGMII
FPGA
难学在哪里,要如何学习?
对数字电路和逻辑设计有一定基础的话,入门
FPGA
可能相对容易一些。
宸极FPGA_IC
·
2024-01-13 10:58
fpga开发
fpga
嵌入式硬件
硬件工程
服务员呼叫器Verilog代码远程云端平台Quartus
名称:服务员呼叫器Verilog代码远程云端平台Quartus软件:Quartus语言:Verilog代码功能:1.设计内容和要求(包括设计内容、主要指标与技术参数)设计内容:基于
FPGA
的服务员呼叫器的设计
FPGA代码库
·
2024-01-13 04:28
fpga开发
vivado交通灯设计verilog代码ego1板红绿灯时间可修改
FPGA
代码Verilog/VHDL代码资源下载:www.hdlcode.com本代码已
FPGA代码库
·
2024-01-13 04:57
fpga开发
ego1
交通灯
vivado
verilog
1、使用AX301开发板实现流水灯
该程序实现的效果是,下载到
FPGA
开发板后,LED0到LED3以此点亮,KEY4作为复位按钮,若按下则复位(异步复位),四个LED灯先同时点亮,然后再从LED0开始逐次点亮。
Fainyounger
·
2024-01-13 04:27
FPGA
Verilog
FPGA
流水灯
Verilog
AX301
竞赛抢答器4路抢答器verilog,仿真视频、代码、AX301开发板
本代码已在AX301开发板验证,开发板资料:AX301开发手册.pdf
FPGA
代码资源下载网:hdlcode.
FPGA代码库
·
2024-01-13 04:27
fpga开发
编译开源软件vtr-verilog-to-routing遇到的一点问题
vtr-verilog-to-routing介绍Verilog-to-Routing(VTR)项目是一个全球性的合作项目,旨在提供一个开源框架,用于进行
FPGA
架构和CAD研究和开发。
从此不归路
·
2024-01-13 02:57
C++
EDA
FPGA
fpga开发
c++
阿里云 云服务器ECS类产品汇总,各云产品的产品简介及适用场景介绍
阿里云云服务器ECS类产品并不是只有云服务器和轻量应用服务器两种产品,还包括弹性裸金属服务器、GPU云服务器、专有宿主机、
FPGA
云服务器、VMware服务等产品和服务均属于云服务器ECS类云产品,本文为大家介绍一下哪些云产品属于云服务器
阿里云最新优惠和活动汇总
·
2024-01-13 01:57
3D scanner with DLPC3478
109fb20ee1f39e5212cd7a443a0286c5因数:分别率波长pattern速度DMD与DLPC匹配3Dscanner是结构光的概念走的Internalpattern,是DLPC内部提供图像给DMDExternalPattern,外部
FPGA
Kent Gu
·
2024-01-12 19:07
DLP
其他
Fpga
开发笔记(一):高云
FPGA
芯片介绍,入手开发板套件、核心板和底板介绍
article/details/135551179红胖子网络科技博文大全:开发技术集合(包含Qt实用技术、树莓派、三维、OpenCV、OpenGL、ffmpeg、OSG、单片机、软硬结合等等)持续更新中…
FPGA
长沙红胖子Qt软件开发
·
2024-01-12 16:52
fpga开发
fpga开发
FPGA
UDP协议栈:基于88E1111,支持RGMII、GMII、SGMII三种模式,提供3套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的以太网方案本协议栈的1G-UDP版本本协议栈的10G-UDP版本本协议栈的25G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手网络PHYIDELAYE源语1G/2.5GEthernetPCS/PMAorSGMII使用M
9527华安
·
2024-01-12 15:31
菜鸟FPGA以太网专题
fpga开发
udp
网络协议
88E1111
SGMII
Microsemi Libero系列教程(全网首发)
MicrosemiSmartFusion系列
FPGA
简介SmartFusion系列ARM部分开发教程:SmartFusion从
FPGA
到ARM系列教程Microsemi
FPGA
开发工具安装包所有版本官方下载链接系列教程
whik1194
·
2024-01-12 11:35
Microsemi
Libero
SoC系列教程
Microsemi
FPGA
Libero
Libero
SoC
Verilog
7 Series
FPGA
s Transceivers Wizard(3.6) ip核接收数据正确性判断
详见7Series
FPGA
sTransceiversWizard(3.6)datasheetP321.
yundanfengqing_nuc
·
2024-01-12 09:20
tcp/ip
网络
网络协议
zynq7010/zynq7020系列
FPGA
的输入输出延时、建立保持时间(setup/hold)
zynq7010/zynq7020系列
FPGA
的输入输出延时、建立保持时间(setup/hold)——zynq7000系列的建立保持时间需要从其开关特性手册中查询,本文参考了ds187手册中的相关内容,
大功率灯泡
·
2024-01-12 09:19
FGPA
fpga开发
zynq7000建立保持时间
setup
time
hold
time
关于基于Lattice Crosslink-NX系列
FPGA
用于图像采集、桥接和处理的应用总结分享
作者:Hello,PandaLatticeCrosslink-NX系列
FPGA
的定位仍然还是主要面向接口桥接类的应用,虽然它的逻辑已经到了39K的规模,但其处理能力仍然偏弱,特别是存在以下几个很大的短板
_Hello_Panda_
·
2024-01-12 09:47
Lattice随笔
fpga开发
Crosslink-NX
LIFCL-40
视频桥接
图像处理
Zynq 电源
PS系统部分的电源和PL逻辑部分的电源都有上电顺序,不正常的上电顺序可能会导致ARM系统和
FPGA
系统无法正常工作。PS部分的电源有VCCPINT、VCCPAUX、VCCPLL和PSVCCO。
乾 乾
·
2024-01-12 09:16
fpga开发
008-关于
FPGA
/ZYNQ直接处理图像传感器数据输出的若干笔记(裸板采集思路)
文章目录前言一、图像传感器厂商二、图像传感器的参数解析三、图像传感器中的全局曝光和卷帘曝光四、处理传感器图像数据流程1.研究当前图像传感器输出格式2.
FPGA
处理图像数据总结前言最近也是未来需要考虑做的一件事情是
技术小董
·
2024-01-12 09:15
ZYNQ/FPGA实战合集
fpga开发
笔记
数码相机
在Vivado下利用Tcl实现IP的高效管理
一种是创建
FPGA
工程之后,在当前工程中选中IPCatalog,生成所需IP,这时相应的IP会被自动添加到当前工程中;另一种是利用ManageIP,创建独立的IP工程,缺省情况下,IP工程的名字为magaged_ip
斐非韭
·
2024-01-12 09:15
tcp/ip
fpga开发
网络协议
aigc修复美颜学习笔记
目录G
FPGA
N进行图像人脸修复美颜修复畸形手势G
FPGA
N进行图像人脸修复原文:本地使用G
FPGA
N进行图像人脸修复_人相修复处理网页csdn-CSDN博客人脸修复1.下载项目和权重文件2.部署环境3
AI视觉网奇
·
2024-01-12 00:00
aigc与数字人
AIGC
合工大苍穹战队视觉组培训Day5——机器学习,图像识别项目
现在手里做了三个项目不过大多差不多,一个是
FPGA
的图像增强,主要是做去雾处理;一个做视觉引导机械臂;一个是
FPGA
的神经网络搭建。
工大电科小趴菜
·
2024-01-11 21:40
机器学习
fpga开发
人工智能
FPGA
图形化前仿真
引言上文提到电路连接如下:期望结果如下:一.创建wrapper文件1.创建HDLwrapper;2.要是该文件不是顶层(setastop),则需要把文件置于顶层二.综合1.综合的目的主要是排除语法的错误;2.内存使用和性能进行了优化等等三.写前仿真激励文件四.测试文件`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/01/111
我来挖坑啦
·
2024-01-11 19:19
fpga开发
智能芯片与系统基础知识(AI芯片)
权重–突触,偏置–阈值,激活函数–神经元2.AI芯片的种类有哪些CPUGPU
FPGA
ASIC
youngbarry
·
2024-01-11 16:32
人工智能
在
FPGA
上搭建Cortex-m3软核
在
FPGA
上搭建Cortex-m3软核前言说是在
fpga
上搭建,其实还是比较偷懒了,在Vivado上进行搭建,比较方便。
黄铠杰echo
·
2024-01-11 16:32
fpga
fpga开发
经验分享
嵌入式硬件
FPGA
的电平标准
FPGA
的电平标准标准介绍标准介绍TTL:三极管单端输出(
FPGA
板子上的IO电平标准)几十MHZCMOS:MOS管单独输出,功耗低,翻转快(<150MHZ)LVDS:低压差分信号LVPECL:高速差分
云影点灯大师
·
2024-01-11 13:51
FPGA
fpga开发
fpga
嵌入式
Triumphcore
FPGA
调测试记录
FPGA
采用XilinxpynqZ2开发板。
KGback
·
2024-01-11 13:50
#
FPGA
fpga开发
ASIC与
FPGA
哪个前景好?
FPGA
有必要转ASIC吗?
ASIC和
FPGA
选哪个好?两者的流程有什么区别?
FPGA
有必要转ASIC设计吗?
宸极FPGA_IC
·
2024-01-11 11:26
fpga开发
fpga
嵌入式硬件
硬件工程
单片机
FPGA
开发项目限时免费!
在科技飞速发展的今日,
FPGA
(现场可编程门阵列)技术作为核心的支撑力量,在多个领域扮演着不可或缺的角色。而作为科技先锋的您,是时候把握时代机遇,成为这个高速成长领域的翘楚了!
宸极FPGA_IC
·
2024-01-11 11:56
fpga开发
fpga
嵌入式硬件
硬件工程
单片机
fpga
的设计流程【科普】
一般来说,完整的
FPGA
设计流程包括电路设计与输入、功能仿真、综合优化、综合后仿真、布局布线、布局布线后仿真、板级验证与加载配置调试等主要步骤。
宸极FPGA_IC
·
2024-01-11 11:56
fpga开发
fpga
硬件工程
嵌入式硬件
单片机
国产
FPGA
厂商有哪些?
FPGA
,万能芯片!以其强大的并行计算能力、功能灵活可定制等优点,被广泛应用于通信、医疗、电力、军工等高速、大数据的领域,以及IC和ASIC设计原型验证系统等。
宸极FPGA_IC
·
2024-01-11 11:56
fpga开发
fpga
嵌入式硬件
硬件工程
单片机
java
arm开发
fpga
目前就业形势咋样?
FPGA
今年各厂给本科生的薪资大概是15-30K,研究生是20-40K,平均薪资在25k左右,当然具体薪资还要看去哪个公司,哪个城市,以及个人的学校、专业、能力水平、及包括面试时的表现,运气等,这些都会导致开出的薪资差比较大
宸极FPGA_IC
·
2024-01-11 11:24
fpga开发
fpga
硬件工程
EBAZ4205矿渣板zynq无法加载固件
1.故障现象:板子上电后无法加载固件,
FPGA
config_done指示灯不亮,JTAG可以扫描到PL和PS。
bifudoph
·
2024-01-11 10:11
EBAZ4205
fpga开发
嵌入式硬件
矿渣板EBAZ4205上电后能够启动固件,JTAG无法扫描到PL和PS
1.故障现象板子上电后,
fpga
的configdone灯点亮,固件可以正常启动。但是使用JTAG无法在VIVADO中扫描到ZYNQ的PL和PS。
bifudoph
·
2024-01-11 10:11
EBAZ4205
fpga开发
嵌入式硬件
FPGA
设计Verilog基础之数据类型的作用和特点、常量和变量的代码示例详解
注意:后续技术分享,第一时间更新,以及更多更及时的技术资讯和学习技术资料,将在公众号CTOPlus发布,请关注公众号:CTOPlus在Verilog中,有多种数据类型可供使用,包括位向量类型、整数类型、实数类型、布尔型、时间类型和字符串类型等。下面详细介绍Verilog的所有数据类型、常量和变量的定义和使用方法。整型和实型用于表示数字,布尔型用于表示逻辑值。向量型用于表示多位数据,例如:reg[7
SteveRocket
·
2024-01-11 08:30
FPGA进阶
fpga开发
Verilog数据类型
pcie应用记录 - pcie中断
项目场景:(1)
fpga
与国产龙芯3A3000cpu主板通过pcie总线进行通信;(2)主板采用rework国产实时嵌入式操作系统,
fpga
部分为xlinxa7系列及xilinx7xpcieip核;(3
zzyde2021
·
2024-01-11 08:30
pcie应用开发
fpga开发
pynq?启动! pynq开发板连接宿主机+初始配置
前言:pynq架构介绍“用
FPGA
写了个外挂,被暴雪认定是非法第三方程序用的PYNQ+STM32,PYNQ负责从HDMI截图并用OpenCV算法找到目标,并把坐标发给STM32。
物质波波波
·
2024-01-11 08:29
计算机体系结构
机器学习
fpga开发
基于
FPGA
的aes-128工程文件
前篇的aes-128实现文章的top层文件存在一点小BUG,下面的工程是优化后,而且包含了modelsim仿真文件,直接在modelsim上do该目录tb文件下的time_aes_top.do,即可仿真。下载链接:https://download.csdn.net/download/wyong0306/88398164
wyong0306
·
2024-01-11 08:28
fpga开发
基于intel(altera)
FPGA
OV5640摄像头 图像采集系统(完整代码)
此项目一共分为摄像头配置模块,图像采集模块,异步FIFO控制模块,SDRAM控制模块,SDRAM端口模块,VGA显示模块。摄像头配置模块直接采用IIC接口对摄像头进行配置:模块分化:IIC端口模块,IIC控制模块,和LUT查找表模块;配置图像像素输出为1280*720摄像头配置参数//涉嫌头参数配置-LUT模块modulelut_da(inputclk,inputrst_n,inputredy,/
wyong0306
·
2024-01-11 08:58
fpga
sdram
基于
FPGA
的密码锁
1.设计原理及要求基于
FPGA
实现的数字密码锁设计中,主要包括4大部分:
FPGA
器件、密码存储、译码电路、报警电路。
夜幕下的灯火
·
2024-01-11 08:56
FPGA项目设计
fpga
一种OFDM调制解调器的
FPGA
实现
正交频分复用(OFDM)技术由于可以在提高数据传输速率的同时有效地对抗符号间干扰(ISI),被广泛认为是高速数字传输的首选调制技术。目前OFDM已是欧洲数字音频/视频广播(DAB/DVB)、IEEE802.1la无线局域网(WLAN)的核心调制技术,而且有望成为3Gbeyond/4G的关键技术。在OFDM逐渐成熟的今天,如何降低通信系统的成本,使之能广泛的应用于数据传输系统当中,也成为OFDM研究
xl@666
·
2024-01-11 08:55
fpga
ofdm
基于 Xilinx UltraScale 系列 PCIe 3.0 硬核的 NVMe IP 核
产品特点1.纯
FPGA
逻辑实现,物理层使用XilinxUltraScale系列PCIe核,基于自研高性能存储板卡(KU060芯片、**PCIe3.0X4接口**、三星970PCIeSSD)开发并充分验证
三角芯科技
·
2024-01-11 08:51
tcp/ip
fpga开发
网络协议
第一章、正交频分复用系统的基本原理-基于XILINX
FPGA
的OFDM通信系统基带设计
在信息时代的今天,通信技术在各种信息技术中起着支撑作用。人类社会对通信的需求越来越高,希望能够更加方便快捷地获取信息和进行沟通。因此,世界各国都在致力于现代通信技术的研究与开发和现代通信网的建设。而无线通信以其独特的便利性更是得到了人们的格外青睐。特别是在过去的十余年时间里,在数字信号处理、射频电路制造技术和半导体技术的推动下,无线通信获得了巨大的发展,便携移动设备变得更小、更便宜、更可靠。毫无疑
BinaryStarXin
·
2024-01-11 08:49
通信射频相控阵-软硬技术提升篇
fpga开发
OFDM
系统
硬件工程
驱动开发
物联网
嵌入式硬件
stm32
xilinx
FPGA
乘法器ip核(multipler)的使用(VHDL&Vivado)
一、创建除法ip核可以选择两个变量数相乘,也可以选择一个变量输入数据和一个常数相乘可以选择mult(dsp资源)或者lut(
fpga
资源)可以选择速度优先或者面积优先可以自己选择输出位宽还有时钟使能和复位功能二
坚持每天写程序
·
2024-01-11 08:49
FPGA
VHDL
VIVADO
fpga开发
FPGA
课程设计--电子门锁的设计
0前言 这是一个关于
FPGA
的课程设计【只是一个简单的课程设计,并没有涉及很深的
FPGA
技术知识】,实物测试结果可以参考
FPGA
课程设计-电子门锁 视频中使用的板子是睿智助学的开发板,芯片型号为EP4CE6E22C8
quote6
·
2024-01-11 08:48
fpga开发
课程设计
基于
FPGA
的数字密码锁电路设计(含程序)
录题目设计思路代码设计题目(1)4个按键分别设置4位数码管上的显示数字,当按键设置的数字与设置的4位密码一致时,蜂鸣器响,表示锁打开;(2)具备通过按键手动修改数字密码的功能;(3)具备按键消抖电路功能;(4)一定时间内无操作数字显示回到初始状态,数码管显示倒计时。设计思路我们可以用四个同bit位宽的寄存器把密码寄存起来,在按键时不断将现在按键的值与密码的寄存器对比,当所有对应位都相同时,蜂鸣器响
绯红姜梦
·
2024-01-11 08:16
FPGA
数码管动态扫描
数字密码锁
fpga开发
IP使用心得-XDMA IP核使用
前言PCIe在
FPGA
的开发中可谓经常被用到,PCIeIP帮助开发者解决了协议层的事情,使对PCIe没有很多了解的的开发中也能开发,XDMA(DMA/BridgeSubsystemforPCIExpress
Bigbeea
·
2024-01-11 08:45
工程实操
fpga开发
m基于
FPGA
的基础OFDM调制解调verilog实现,包括IFFT和FFT,包含testbench
目录1.算法仿真效果2.算法涉及理论知识概要3.Verilog核心程序4.完整算法代码文件1.算法仿真效果其中Vivado2019.2仿真结果如下:2.算法涉及理论知识概要正交频分复用(OrthogonalFrequencyDivisionMultiplexing,OFDM)是一种多载波调制技术,其基本原理是将高速数据信号分成多个低速子载波,在每个子载波上调制数据,将所有子载波叠加在一起形成OFD
我爱C编程
·
2024-01-11 08:15
FPGA通信和信号处理
fpga开发
OFDM调制解调
FPGA
项目(8)——基于
FPGA
的电子密码锁设计
本次做的是基于
FPGA
的电子密码锁设计,先描述一下所实现的功能:该密码锁使用6位十进制密码,密码由开发板上的独立按键输入,有四个按键,一个按键控制系统开始启动,一个控制密码的自增,一个控制密码的自减,另一个用于确认密码输入
嵌入式小李
·
2024-01-11 08:14
FPGA项目
fpga开发
嵌入式硬件
Xilinx XDMA的PCIE通信
xdma_rw.exeh2c_0write0x0000000-b-fpc2
fpga
.bin-l4096sudo./dma_c2h.sh4096104sudo./dma_h2c.sh4096104
乾 乾
·
2024-01-11 08:14
FPGA/ASCI
Linux
驱动
SSD
服务器
windows
运维
【
FPGA
数学公式】使用
FPGA
实现常用数学公式
公式1:C=Z1/30由于在
FPGA
中进行的数据输入是串行的输入,我们需要做这么一个操作,即将输入的数据存入存储器中,然后每输入一个数据,按一个确定,说明数据已经输入,然后将数据存入存储器中,最后将输入的三十个数据从存储器中读取
fpga和matlab
·
2024-01-11 08:43
FPGA
其他
fpga开发
数值仿真
verilog
FPGA
中AXI协议的理解及接口信号的中文描述
AXI协议AXI简介AXI4所采用的是一种READY,VALID握手通信机制,即主从模块进行数据通信前,先根据操作对各所用到的数据、地址通道进行握手。主要操作包括传输发送者A等到传输接受者B的READY信号后,A将数据与VALID信号同时发送给B,这是一种典型的握手机制。AXI总线支持burst传输。Burst传输(翻译成突发传输或者连续传输),指在同一行中相邻的存储单元可以连续传输的方式,只需要
Njustxiaobai
·
2024-01-11 08:12
Xilinx的IP核的使用
fpga开发
上一页
9
10
11
12
13
14
15
16
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他