E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字逻辑
VGA显示图像 详细总结
VGA原理及图片显示前言本文是在浙江大学计算机学院
数字逻辑
设计课程的大作业的实践过程中总结而出的,当时VGA学的很痛苦,网上的资料也很不全,找到的demo跑起来也都是报错,于是有了写这么一篇文章的想法,
Sakura_gh
·
2022-06-29 10:11
计算机硬件
数字逻辑
课程设计--数字钟的设计(quartus ii)(内附源代码和实习报告以及6篇实习日志)
数字逻辑
课程设计–数字钟的设计(quartusii)说明一下这是之前做的
数字逻辑
课程设计,代码的话我是测试过的应该没有bug,用到的软件是quartusii。
小鱼.grace
·
2022-06-07 10:09
课程设计
后端
数电和Verilog-组合逻辑和时序逻辑
A.10组合逻辑和时序逻辑电路
数字逻辑
电路中分为两种逻辑电路结构,分别是组合逻辑和时序逻辑,如下图所示:时序逻辑电路由时钟clk来进行控制,像心跳一样一拍一拍的通过上升沿或下降沿来进行数据的同步和寄存,
程序员Marshall
·
2022-05-28 18:13
数电和Verilog基础
fpga开发
山东大学计算机组成实验二,山东大学
数字逻辑
电路与计算机组成原理实验指导书.docx...
山东大学
数字逻辑
电路与计算机组成原理实验指导书EDA技术及应用PAGE-0-PAGE\*MERGEFORMAT-1-
数字逻辑
电路与计算机组成原理实验指导书2016.1山东大学PAGE\*MERGEFORMAT
秃阿张
·
2022-05-26 07:49
山东大学计算机组成实验二
数字逻辑
---头歌实训作业---加法器设计(Logisim)
第1关:半加器设计如有任何不解或者想要答案代码,可在评论区喊话我哦,希望我的答案对你有帮助,点个关注再走吧,感谢!!!本关卡最终答案:任务描述本关任务:利用在Logisim中的“组合逻辑分析”工具自动生成半加器电路。相关知识半加器电路是指对两个输入的二进制数据位A、B相加(没有进位输入),输出和Sum与进位Cout,是实现两个一位二进制数的加法运算电路。真值表如下:ABCoutSum0000010
小余还是很OK滴
·
2022-05-23 21:42
数字逻辑
硬件工程
数字逻辑
---头歌实训作业---加法器设计(Verilog)
第1关:全加器的设计—门级原始结构方式如有任何不解或者想要答案代码,可在评论区喊话我哦,希望我的答案对你有帮助,点个关注再走吧,感谢!!!本关卡最终答案:任务描述本关任务:使用门级原始结构方式描述全加器。相关知识全加器全加器FA(FullAdder)是实现两个1位二进制数(x、y)和来自低位进位(Ci或Cin)相加,产生和(s)与进位输出(Ci+1或Cout)的组合逻辑电路。电路原理图如下:逻辑电
小余还是很OK滴
·
2022-05-23 21:42
数字逻辑
硬件工程
数字逻辑
---头歌实训作业---逻辑函数及其描述工具(Logisim)
第1关:根据布尔表达式绘制电路如有任何不解或者想要最终实验代码,可评论区喊话哦,希望我的答案对你有帮助,点个关注再走吧,感谢!!!本关卡最终答案:任务描述本关任务:在Logisim中根据给定的布尔代数表达式(F=AB+BC+CA)绘制逻辑电路。案例场景举例举重比赛裁判电路。在举重比赛中,通常有三位裁判(A、B、C)对运动员的试举是否成功进行裁决,当有两位或三位裁判判定试举成功则该运动员试举成功(F
小余还是很OK滴
·
2022-05-23 21:42
数字逻辑
硬件工程
数字逻辑
---头歌实训作业---多路选择器设计与应用(Logisim)
第1关:2选1选择器设计如有任何不解或者想要最终实验代码,可评论区喊话哦,希望我的答案对你有帮助,点个关注再走吧,感谢!!!本关卡最终答案:任务描述本关任务:在Logisim中绘制2选1多路选择器,先在本地完成测试,体验数据选择的功能,然后在线完成测评。相关知识多路选择器又称数据选择器、多路开关或复用器(MUX,Multiplexer),在多路数据传送过程中,能够根据需要将其中任意一路数据选中送到
小余还是很OK滴
·
2022-05-23 21:12
数字逻辑
硬件工程
数字逻辑
educoder实训项目 logisim实现 交通灯系统设计超详细实验步骤,绝对完整
第1关:7段数码管驱动电路设计实验内容在logisim中打开实验资料包中的RGLED.circ文件,在数码管驱动子电路中实现对应功能。实验步骤按照图示填真值表,填完后自动生成。第2关:四位无符号比较器设计;实验内容设计实现四位无符号比较器,该电路有8个输入,真值表表项256项,用真值表实现过于繁琐,且容易
小白T_T
·
2022-05-23 21:29
数字逻辑
educoder
数字逻辑
数字逻辑
educoder实验 logisim实现 RGLED交通灯系统设计
数字逻辑
educoder实验,logisim实现RGLED交通灯系统设计,红绿灯实验从第一关7段数码管的驱动到,最后的主道20秒,辅道10秒测试第一步七段数码管的显示,通过分析电路产生,数码管驱动电路第二步四位无符号比较器的设计依次输入
qq_45746085
·
2022-05-23 21:28
logisim
编程语言
数字逻辑
---交通灯系统设计(HUST)---头歌实训作业---数字系统设计(课程设计)
数字逻辑
---交通灯系统设计(HUST)第1关:7段数码管驱动电路设计如有任何不解或者想要最终实验代码,可评论区喊话哦,希望我的答案对你有帮助,点个关注再走吧,感谢!!!
小余还是很OK滴
·
2022-05-23 21:43
数字逻辑
其他
【
数字逻辑
与EDA】有限状态机的设计与序列检测器的设计
目录:前言一、有限状态机二、分类1、摩尔型(Moore)2、米里型(Mealy)三、描述方式1、三过程(建议用此,结构清晰)2、双过程(CS+NS,OL)3、双过程(CS,NS+OL)4、单过程四、以状态机实现模5计数器五、序列检测器1、思路2、序列检测'101'(1)、序列转移图(2)、编码3、状态转移图的练习1、序列检测'111'2、序列检测'1001'❤️❤️❤️忙碌的敲代码也不要忘了浪漫鸭
怪&
·
2022-05-03 14:08
程序员的必修之课
EDA
有限状态机
笔记
数字逻辑
与电路系统课程设计 综合设计报告-水位控制器
一、实验题目水位控制器二、功能要求1、设计并制作一个水塔水位控制器,该控制器具有4个水位检测输入,由低到高水位检测点分别为H1,H2,H3,H4;控制器根据水位状态控制两个水泵的工作。2、在各水位检测点,应能准确可靠的检测出水位状态,所设计的传感器能经受长期水泡的工作环境而不影响其性能。3、两台水泵分别为M1,M2,当水位低于H1时,开水泵M1和M2,当水位高于H4时,关掉两台水泵。水位由H1上升
火球2号
·
2022-04-24 07:10
其他
其他
综合资源
计算机学数字电子基础知识,什么是数字电路?新手如何快速学习数字电路基础?...
由于它具有逻辑运算和逻辑处理功能,所以又称
数字逻辑
电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是
数字逻辑
电路的基本单元。存储器是用来存储二进制数据的数字电路。
后宫地图三千
·
2022-03-29 14:39
计算机学数字电子基础知识
如何学习verilog,如何快速入门?
VerilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能。
杰之行
·
2022-03-23 07:32
IC前端数字验证
verilog
verilog
数字逻辑
实践6-> 从
数字逻辑
到计算机组成 | 逻辑元件总结与注意事项
00一些前言
数字逻辑
是计算机组成与体系结构的前导课,但是在两者的衔接之间并没有那么流畅,比如对面向硬件电路的设计思路缺乏。这篇总结是在
数字逻辑
和计组体系结构的衔接阶段进行的。
climerecho
·
2022-03-12 16:00
计算机系统4-> 计组与体系结构1 | 基础概念介绍
在大二上学期学习
数字逻辑
的过程中,我对计算机如何运作产生了兴趣,因此开了这个系列来记录自己在这方面的学习过程,此前三篇分别是:计算机系统->HelloWorld的一生|程序如何运行,从大致过程上介绍了一个简单的
climerecho
·
2022-03-07 13:00
数字逻辑
学习总结-MOOC
数字逻辑
设计
目录·指令周期一.
数字逻辑
基础1.十进制与原码、反码、补码之间的转换2.移位3.操作符按位与运算按位或运算按位异或运算另外:x|=y;x&=~y二.逻辑门和逻辑代数1.逻辑门2.逻辑函数逻辑代数基本运算定律卡诺图化简法
woshizuopie
·
2022-02-22 10:07
触发器
嵌入式
浪涌保护元器件深度剖析,看完绝不后悔
倘若是在数字信号中出现浪涌电压,就会导致
数字逻辑
出错,甚至给接口电路带来损坏性。为此,在电路保护过程中,电子工程师会选用专门的浪涌保护元器件保障电路的正常运行。
哎太阳哎月亮
·
2022-02-13 08:57
《禅与计算机程序设计艺术》 / 陈光剑
风味人间与计算机程序设计艺术宇宙之起源物质之形成半导体材料纳米光刻二极管、三极管太极阴阳与二进制布尔代数与
数字逻辑
系统模拟电子电路系统信号与处理信息论图灵机模型冯诺依曼模型计算机演化史什么是编程?
禅与计算机程序设计艺术
·
2022-02-04 22:46
读书的
数字逻辑
分享
在今天的分享中,我想给大家分享下关于阅读的一些方法,我将用三个数字123,来为大家解说。1呢是一个建议尽信书,不如无书。人非圣贤,熟能无过,书是人写的,也会犯错。2呢是两个要求第一,读书要有目的我为什么要读这本书,这本书能给我带来什么,解决我什么问题,带着目的,才能激发兴趣。第二,耐心和坚持量变才会产生质变,用平和的心态去看待阅读,更加考验一个人的耐心和自律性。3呢是三个技巧第一,精选择一本书,尤
复制时间
·
2022-01-07 15:29
计算机系统3-> 现代计算机基石 | 图灵机理论
下面是一个可以在线学习图灵机的网站:OnlineTuringMachineSimulator主要参考《嵌入式C语言自我素养》百度百科以及大佬博客b站视频《
数字逻辑
》课程00内容概括图灵机
climerecho
·
2022-01-06 20:00
计算机系统2->从芯片说起 | 芯片怎样诞生
这部分
数字逻辑
课上老师在讲CMOS部分时有讲过,当时在课堂上放了一个全英的视频,没怎么看懂,现在在研究计算机系统,自底层说起,也得从这讲起。
climerecho
·
2021-12-30 22:00
Java中的>>,>>>
代表正,1代表负,这里先介绍几个概念逻辑左移=算术左移:高位溢出,低位补0逻辑右移:低位溢出,高位补0算术右移:低位溢出,高位用符号位的值补比如一个有符号位的8位二进制数10101010,[]是添加的
数字逻辑
左移一位
·
2021-12-01 19:40
java
数字逻辑
实践5->Verilog语法 | wire 与 reg 的选择与特性
问题起因:最初学习
数字逻辑
设计理论的时候还没有注意到,在实验课上写代码的时候发现了一个问题:对于源码模块的变量定义,何时定义为reg、何时定义为wire?它们各自又有什么特性和物理意义?
climerecho
·
2021-11-28 18:00
Hello World的一生 | 程序如何运行
不过又产生了很多疑问:内存和磁盘的关系CPU是如何运行机器指令的(虽然大概想过去会是
数字逻辑
上的电路的组合)......
Java面霸指南
·
2021-11-27 20:29
Java
程序人生
架构
java
spring
maven
数据库
redis
计算机系统->Hello World的一生 | 程序如何运行
不过又产生了很多疑问:内存和磁盘的关系CPU是如何运行机器指令的(虽然大概想过去会是
数字逻辑
上的电路的组合)......
climerecho
·
2021-11-27 19:00
数字逻辑
实践4->面向硬件电路的设计思维--FPGA设计总述
本文是对实验课上讲解的“面向硬件电路的设计思维”的总结,结合
数字逻辑
课本,进行提炼和整理。主要来源是课件与本人整理,部分参考了网络大佬的博客。
climerecho
·
2021-11-25 23:00
数字逻辑
实践3->EDA技术与Verilog设计
本文属于EDA技术概述类文章。对EDA技术现状进行介绍。1EDA技术及其发展概念EDA(ElectronicDesignAutomation),指的是以计算机为工作平台,以EDA软件工具为开发环境,以PLD期间或者ASIC专用集成电路为目标期间设计实现电路系统的一种技术。电子CAD(ComputerAidedDesign)狭义的CAD偏重于“制图”和“建模”(几何模型),广义CAD即覆盖了所有利用
climerecho
·
2021-11-23 15:00
数字逻辑
实践3->EDA技术与Verilog设计
本文属于EDA技术概述类文章1EDA技术及其发展概念EDA(ElectronicDesignAutomation),指的是以计算机为工作平台,以EDA软件工具为开发环境,以PLD期间或者ASIC专用集成电路为目标期间设计实现电路系统的一种技术。电子CAD(ComputerAidedDesign)狭义的CAD偏重于“制图”和“建模”(几何模型),广义CAD即覆盖了所有利用计算机进行辅助设计的过程,在
climerecho
·
2021-11-23 13:00
计算机是怎么懂加减乘除的
加法说到加法,首先提到的一个概念就是全加器,下图是一个全加器的
数字逻辑
电路。image其中,异或门的输出Y=A^B,与非门的输出就是先与再非,即Y=!(A&B)。
达微
·
2021-10-21 09:36
每天最快乐的事就是和孩子一起成长
早上从五点半起床到现在,一直没有停下来,上午查房,下午就是各种的打卡学习,好声音训练营,演讲培训师以及演讲导师等各种的学习,中午还给我们班级做了一个
数字逻辑
结构的分享,所以整体上一天都是特别的充实,晚上回来陪儿子听训练营的课程
提醒幸福
·
2021-10-09 07:30
Verilog 语言简介
VerilogHDL是一种硬件描述语言(HDL:HardwareDescriptionLanguage),以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能
finlu
·
2021-06-24 06:04
公众号如何涨粉
数字逻辑
2.公众号的生命周期是什么样的?123.五万粉丝需要经历两个阶段,一个阶段是种子用户阶段,一个阶段是成长期。如何开始做咧?123456789104.怎么判断进入成长期可以割韭菜了?
bernierayxu
·
2021-06-15 00:30
数字逻辑
之逻辑代数基础
一.加或点与负否定二几个公理记住分配率,分别组合符号换。三.基本定律吸收率,消去律,并项率,冗余率化简同参情况下式子。摩根率,拆掉大否定。四.卡诺图1.画图表2.圈卡诺图2.1圈1圈内乘圈外加2.2圈0圈内加圈外乘
Flashpoint
·
2021-06-12 05:14
数字逻辑
之数制转换
一.数制转换1.按权展开式求任意进制2.任意进制转十位数2.1二进制转十进制逐位加权展开,熟练以后对数值不是很大的数应该能直接反应过来。2.2十进制转二进制整数连续除2取余,末为高位,小数连续乘2至整数出现1,首为高位0.1(高)001,1(高)000。直接组合3.十六进制,八进制,二进制转化3.1十六(八)转二每一位数,独立转换为二进制,4(3)位拆解如1拆解为0001,A拆解为1010.再依次
Flashpoint
·
2021-06-08 20:42
学习计算机组成原理的感想
由此可以建立
数字逻辑
系统
moriv4
·
2021-06-06 01:57
GNU ARM 汇编基础笔记
语言混合使用汇编程序中调用C程序C程序中调用汇编程序C程序中内嵌汇编代码总结目的汇编的核心就是使用各种指令来编码完成需求,而指令这个东西其实就是最底层二进制的机器码的基础上做了一层语义化的替换,比如用ADD代表
数字逻辑
上的加减
Naisu Xu
·
2021-06-04 13:13
编程相关
arm
汇编
嵌入式
指令
语法
计算机科学与技术专业
需要学习的内容:程序设计基础、面向对象程序设计、
数字逻辑
电路、电路电子技术、数据结构与算法、WEB程序设计、计算机组成与结构、操作系统、数据库系统原理、编译原理、计算机网络、网络工程、软件工程、数据库应用微型计算机技术
廖马儿
·
2021-05-13 23:10
选修课真的就那么备受歧视吗?(柔者处上之大学历练——连载第164篇)
一直到下午第一节课之前,心情本来都是极好的,但是突然在建模动员会上看到手机闪现了一天消息,打开微信之后看到了班长转述的一位名为
数字逻辑
实验老师给我们制定的课表,其实我觉得这根本是称不上制定的,反而是胡乱定的
枫郁樰
·
2021-05-05 18:43
彼岸
图片发自App当你一只脚踏进心中的彼岸我想拽住你颤抖的另一只脚你喜欢鸽子你喜欢,伫立到那
数字逻辑
的象牙塔上没有准确的地址直到今天一个孤独的人才把一根白发寄到你同样孤独的梦里有一天你回来了回到了小时候曾经住过的村子你把脸埋进清冽的河水又仰起头任凭所有的过往滴落不知道你洗去的是怎样的铅华也不知道
木进
·
2021-05-04 03:56
数字电路学不好?是因为你不懂时序!
【嵌牛导读】:学习
数字逻辑
这门课程的目的有两个,第一是为了后续的电路设计,是硬件工程师的入门课程;第二则是为了更好地理解计算机的工作原理,为后续嵌入式开发、软件开发等打下坚实的基础。
khk_abc
·
2021-04-20 03:56
ALtera DE2开发板学习04
FPGA则应该理解为可用电脑编辑的
数字逻辑
电路集成芯片,其实是在描绘一个
数字逻辑
电路。
沈万三gz
·
2021-03-22 18:05
硬件基础
又一位纯手工打造CPU的牛人,并汇编实现类Unix系统,支持文件系统
mod=viewthread&tid=259852、【自己动手搭建完整计算机系统】从
数字逻辑
基础,CPU设计,虚拟机实现,汇编器,编译器到操作系统设计一条龙http
Simon223
·
2021-03-12 16:51
硬件设计
CPU
UNIX
CS:APP Data Lab
总结bitXor送分题,有
数字逻辑
基础轻松解决。/**bitXor-x^yusingonly~and&*Example:bitXor(4,5)=1*
dyume
·
2021-02-14 19:32
蓝桥杯 java 基础练习 vip试题 阶乘计算
要点1.了解乘法的原理2.了解进位机制(之前上过
数字逻辑
课,提到过加法进位器的原理)其实上面两点大家应该都知道代码及注释importjava.util.Scanner;publicclassMain{publicstaticvoidmain
莓草力克巧
·
2021-02-14 11:56
蓝桥杯
java
java
编程语言
《破解数字VLSI验证面试》翻译计划——第一章
第一章:
数字逻辑
设计理解
数字逻辑
设计的基本原理是执行VLSI行业任何工作的基本技能。因此,无论面试是针对ASIC设计工作、验证工作还是任何后端设计或布局工作,测试逻辑设计技能的问题都是面试的重要部分。
杰之行
·
2021-01-29 19:08
Cracking
Digital
VLSI
Verification
CPU综合设计实验报告
CPU资源https://download.csdn.net/download/tian246319/14014833一、设计目的完整、连贯地运用《
数字逻辑
》所学到的知识,熟练掌握EDA工具基本使用方法
savkACUNCB: IOnjn
·
2021-01-03 10:19
cpu
Verilog HDL循环语句简介
2.01VerilogHDL循环语句简介2.1.1本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,VerilogHDL循环语句简介;第五,结束语;2.1.2本节引言给FPGA一个支点,它可以撬动整个
数字逻辑
宁静致远future
·
2021-01-02 00:38
FPGA锲而不舍
FPGA二段式verilog代码实例
二段式verilog代码实例2.1.1本节目录第一,章节目录;第二,前言;第三,FPGA简介;第四,FPGA二段式verilog代码实例;第五,结束语;2.1.2本节引言给FPGA一个支点,它可以撬动整个
数字逻辑
宁静致远future
·
2021-01-02 00:16
FPGA勇往直前
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他