E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字逻辑
常见脉冲电路
数字电子电路又可分成脉冲电路和
数字逻辑
电路,它们处理的都是不连续的脉冲信号。脉冲电路是专门用来产生电脉冲和对电脉冲进行放大、变换和整形的电路。
gd1984812
·
2023-09-03 02:07
嵌入式硬件
stm32
物联网
单片机
网络
晨跑/走-易效能践行新体验
获得了意外的收获,想到昨天学习中提到的人类八大智能(人际、语言、
数字逻辑
、空间视觉、音乐、肢体运动、个人内省、自然观察),特别是自然观察能力。
海伦H
·
2023-09-02 13:03
应用程序是如何被执行起来的
一、为什么需要操作系统数字系统是一个能够对数字信号进行加工、传递和存储的实体,它由各种
数字逻辑
电路相互连接而成。
lulin96a
·
2023-09-02 13:37
java
程序人生
数字逻辑
EduCoder课设项目 厨房计时器系统设计 Logisim实现
第1关:7段数码管驱动电路设计;第1关:7段数码管驱动电路设计;第2关:四位无符号比较器设计;第3关:8位无符号比较器设计;第4关:1位2路选择器设计;第5关:4位2路选择器设计;第6关:双向BCD计数器状态机设计;第7关:双向BCD计数器输出函数设计;第8关:双向BCD计数器设计;第9关:0~5双向计数器状态机设计;第10关:0~5双向计数器输出函数设计;第11关:0~5双向计数器设计;第12关
迷糊小鬼
·
2023-09-01 04:23
数字逻辑
物联网
其实这就是生活(柔者处上之大学历练——连载第260篇)
虽说我并非是迷信之人,可是有时候却又想要如此迷信一会儿,上午的课程并没有什么波澜,而自己一直等待着的便是下午的
数字逻辑
实验课,因为尽管自己的仿真已经正确了,但是却很想要知道在实验台上的它究竟会否正确。
枫郁樰
·
2023-08-28 08:14
verlilog语言实现十进制计数器
姓名:杨汉雄学号:19011210569【嵌牛导读】VerilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能
d36a3fd5b3e4
·
2023-08-23 10:16
数字逻辑
与数字系统设计——最大项与最小项表达式
最大项与最小项1.定义1.最小项:包含n个变量的与项最小项表达式:F=A‾BC+AB‾C+ABC‾F=\overline{A}BC+A\overline{B}C+AB\overline{C}F=ABC+ABC+ABC=m3+m5+m6+m7~~~~=m_3+m_5+m_6+m_7=m3+m5+m6+m7=Σm(3,5,6,7)~~~~=\Sigmam(3,5,6,7)=Σm(3,5,6,7)2.最
叶的华尔兹
·
2023-08-21 09:00
数字逻辑与数字系统设计
数字逻辑
与数字系统设计——初识
数字逻辑
初识
数字逻辑
1.何为
数字逻辑
实现各子系统的逻辑功能将各功能模块互联2.模拟信号与数字信号模拟信号数值变化连续数字信号数值变化离散3.数字系统中的0和1表示两种状态开关电路中0低电平开关断开1高电平开关闭合
叶的华尔兹
·
2023-08-21 09:30
数字逻辑与数字系统设计
对与2018年这一年的学习的总结
1.
数字逻辑
设计这方面确实水
Ryzen_32b0
·
2023-08-21 08:33
一个葬爱家族的2017年
学习唯一有点感觉的,就是c语言,认真学了一点,专业课汇编听了半学期,数据结构和
数字逻辑
等于没学,大一下还是很给面子的只逃选修,大二基本能逃得都逃了。
v字_
·
2023-08-17 19:38
关于MPU6050的VLOGIC引脚作用
关键字:MPU6X0X、MPU6050、
数字逻辑
电平、VLOGIC框图:一、VLOGIC引脚作用?VLOGIC引脚主要用于设置为I2C供电引脚,以保证正确的I2C通信。
John_chaos
·
2023-08-14 07:53
单片机
嵌入式硬件
FPGA芯片介绍
FPGA芯片介绍1)引言给FPGA一个支点,它可以撬动整个
数字逻辑
。
宁静致远future
·
2023-08-11 14:32
FPGA铁杵磨针
verlilog语言实现8位移位寄存器
姓名:杨汉雄学号:19011210569【嵌牛导读】VerilogHDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能
d36a3fd5b3e4
·
2023-08-09 03:35
南京邮电大学电工电子基础B实验六(组合逻辑电路)
2.数字锁逻辑电路,用与非门设计一
数字逻辑
锁电路,该锁有3个按钮A、B、C,当A、
亦是远方
·
2023-08-05 03:38
实验报告
硬件
电工电子基础B
南京邮电大学
实验报告
(138)Verilog[UART发送]
VerilogHDL是一种硬件描述语言(HDL:HardwareDescriptionLanguage),以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示
数字逻辑
系统所完成的逻辑功能
宁静致远dream
·
2023-08-04 16:07
零基础数字IC设计
fpga开发
数字密码锁设计(利用
数字逻辑
电路的电子密码锁)
本文的电子密码锁利用
数字逻辑
电路,实现对门的电子控制,并且有各种附加电路保证电路能够安工作,有极高的安全系数文件:n459.com/file/25127180-478524577以下内容无关:-----
爱分享的小佳
·
2023-08-04 04:33
Verilog HDL可综合与不可综合语法
1.7always进程块1.8运算操作符1.9赋值符号=(阻塞)、<=(非阻塞)二、不可综合的语法子集2.1所有工具都不支持的结构2.2有些工具支持有些工具不支持的结构硬件描述语言(HDL)是用来描述数字电路和设计
数字逻辑
系统的语言
cjx_csdn
·
2023-08-04 01:46
verilog
fpga
数学建模学习(1):Matlab函数
逻辑基础1.逻辑变量Logical类型:true(真值);false(假值)a=trueb=false2.逻辑判定
数字逻辑
:常用的特殊逻辑:3.逻辑运算交叉知识-扩充优先级优先级符号1(最高)括号()2
coding_ksy
·
2023-07-25 11:42
#
数学建模从入门到进阶
matlab
数学建模
计算机科学与技术课程复习笔记
全部课程必修课C语言程序设计数据结构
数字逻辑
离散数学计算机组成与结构数据库原理与应用计算机网络操作系统编译原理选修课计算机引论Web系统基础实验面向对象程序设计电子商务概论动态网页设计(ASP.NET)
wangjunicode
·
2023-07-21 15:53
笔记
实验八 4路组相连Cache实验(基于Logisim)
一、实验目的学生掌握cache实现的三个关键技术:数据查找,地址映射,替换算法,熟悉译码器,多路选择器,寄存器的使用,能根据不同的映射策略在Logisim平台中用
数字逻辑
电路实现cache机制。
过不了测试点
·
2023-07-17 16:16
计算机组成原理
单片机
fpga开发
嵌入式硬件
中南民族大学数字电路实验一
与非门实现或门3.与非门实现或非门4.与非门实现异或门5.与非门实现与或门6.与非门实现与或非门实验报告结果分析基本逻辑门实验一、实验目的1.掌握logisim软件的使用方法;2.学习基于该软件平台的
数字逻辑
电路设计方法
紫荆鱼
·
2023-07-17 16:02
笔记
数字电路
中南民族大学
实验报告
路由算法总结
随机选择随机数作为节点数组索引轮询roundribbon按照节点集合顺序依次返回取模mod节点信息数组nodesindex=key%nodes.length命中nodes[index]权重每个节点的权重映射为一个
数字逻辑
区间
HS_Henry
·
2023-07-16 14:04
技术思考总结
路由算法
路由方式
Verilog基本语法之数据类型
Verilog是一种用于
数字逻辑
电路设计的硬件描述语言,可以用来进行数字电路的仿真验证、时序分析、逻辑综合。
IC修真院
·
2023-07-15 07:18
fpga开发
双模预分频器
双模预分频器的两种:第一种是传统的
数字逻辑
。这个电路仔细仿了一下,还是很精巧的。首先是怎么实现5分频。
dongdaxiaobai
·
2023-07-14 05:53
RF基础
ARM Cortex-M0 全可编程SoC原理及实现笔记(1)
1.2软件部分1.3AHB_Lite总线1.3.1AHB_Lite总线操作1.3.2AHB-Lite主设备接口1.4Cortex-M0处理器端口描述1.5处理器存储器映射属性二、Cortex-M0架构在
数字逻辑
上怎么实现
一叽咕咕咕
·
2023-07-13 19:48
与ARM有关的一切
fpga开发
嵌入式硬件
数字逻辑
与模拟电子技术-部分知识点(1)——模电部分-半导体二极管,半导体的基础知识、本征半导体、杂质半导体、PN结的形成、PN结的特性、二极管的伏安特性
目录半导体二极管半导体的基础知识本征半导体(经过加工处理)杂质半导体PN结的形成PN结的特性二极管的伏安特性半导体二极管半导体的基础知识半导体器件的材料主要是硅(Si)、锗(Ge)和砷化镓(GaAs)等,硅的使用较为广泛。本征半导体(经过加工处理)所谓本征半导体是指完全不含杂质且无晶格缺陷的纯净半导体,一般是指其导电能力主要由材料的本征激发决定的纯净半导体。硅、锗都是四价元素,其原子核最外层有四个
qiyi.sky
·
2023-06-24 09:06
数字逻辑与模拟电子技术
物理
笔记
学习
模电
什么是D触发器
触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是
数字逻辑
电路中一种重要的单元电路。在数字系统和计算机中有着广泛的应用。
一米阳光888
·
2023-06-20 12:53
1023 组个最小数(附详细注释,逻辑分析)
写在前面实现思路整型数组存储数字出现次数,顺序表示我们拥有数字0、数字1、……数字9的个数找出非0的第一个数字,次数减1循环输出剩余
数字逻辑
思想再次学习!
kngines
·
2023-06-16 22:14
PAT(乙级)
算法比赛相关
1023
组个最小数
【电路】电路与电子技术基础 课堂笔记 第11章 数制、编码与逻辑代数
布尔代数是
数字逻辑
电路分析和设计的基础,又称逻辑代数。11.3.1基本逻辑基本逻辑的逻辑符号
令夏二十三
·
2023-06-14 01:04
笔记
电子技术——CMOS 逻辑门电路
组合电路被大量的使用在当今的
数字逻辑
系统中。晶体管的开关模型CMOS数字电路使用NMOS和PMOS晶体管作为开关使用。
爱寂寞的时光
·
2023-06-14 00:46
电子技术
硬件工程
嵌入式硬件
单片机
关于74HC374使用的总结
74HC374是一个八路d触发器(三态同相)芯片D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是
数字逻辑
电路中一种重要的单元电路。
wenkic 小琪
·
2023-06-13 11:55
PCB电路
【RISC_V课程笔记】导论
取指(if),译码(id),执行(ex)cpu中断系统的设计以cpu为核心的SOC设计,完成rom,ram,time的外设的设计用uvm对cpu进行验证(systemverilog)理论
数字逻辑
电路数字信号
Dovake
·
2023-06-13 10:34
笔记
Microelectronic学习章节总结(3)-- gate level to physical level design
文章目录
数字逻辑
设计的主要流程logicfamilyCMOSTransistor实现的时序逻辑PSUDO-NMOSDCVSL(DifferentialCascodeVoltageSwingLogic)DOMINOC2MOS
Akimoto Akira
·
2023-06-12 00:07
学习
fpga开发
visio绘制正弦波余弦波并修剪的方法
工具Microsoftvisio2019操作步骤1.形状-更多形状-工程-电气工程-模拟和
数字逻辑
2.选中信号波形,拖到画布中3.单击右键-设置信号波类型选择正弦波4.如果需要多个周期的正弦波,复制拼接即可
--吉择--
·
2023-06-11 18:00
文字处理基本工具使用
经验分享
数字逻辑
期末
概述教材:《电子技术基础(数字部分)》第六版7400系列是TTL型芯片,商用型数制十进制->二进制除2取余法&乘2取整法(注意精度,但计科简单不考)十六进制->二进制一位变四位八进制->二进制一位变三位二进制加减无符号加减码0不能省略BCD码8421前10个2421前5+后55421前5+8~12余三码8421+3余三循环码余三码异或格雷码表示0-15余三循环码前加三个后加三个前加00000001
sylviiiiiia
·
2023-06-11 11:41
数电
数字逻辑
数字电路
数字逻辑
复习重点总结
文章目录前言第一章第二章第三章第四章第五章第六章第七章:第八章总结前言因为要期末考试了所以就将知识点进行了总结,把期末要考的知识点分章节进行划分,以至于我能取得一个好成绩。第一章进制转换8421码、2421码、余3码、格雷码;原码、反码、补码奇偶校验码第二章1、5公理3运算3表示法8定理(包含律)3规则记忆2、异或和同或;与-或表达式和或-与表达式;最小项3、函数化简第三章1、TTL:晶体管-晶体
认真写博客的夏目浅石.
·
2023-06-09 21:24
内网穿透
单片机
javascript
java
数字逻辑
基础实验二—时序逻辑电路的设计
实验目的(1)掌握中规模集成寄存器构成的时序逻辑电路的设计方法。(2)掌握中规模集成计数器设计N进制计数器的方法。(3)学会用时序功能器件构成综合型应用电路。实验电路图2-1红绿灯电路实验软件与环境软件Multisim14.2环境Windows11专业版21H2设备名称DESKTOP-RHF1A50处理器AMDRyzen75800HwithRadeonGraphics3.20GHz机带RAM32.
bit基因重组
·
2023-06-08 15:54
bit软件工程专业数字逻辑
fpga开发
数字逻辑
习题
第一次作业第二次作业第三次作业卡诺图+最小项计算模数M+考察74LS161的特点计数器+数据选择器在A和C加上非门即可求计数器的模数M该计数器是环形计数器(循环右移),模数根据初始状态而定由n个移位寄存器构成的环形计数器最大可能模值为n由n个移位寄存器构成的环形计数器最少无效状态为2^n-n约翰逊计数器又叫扭环形计数器由n个移位寄存器构成的扭环形计数器最大可能模值为2*n由n个移位寄存器构成的扭环
liangchaaaaa
·
2023-06-08 15:53
数字逻辑
笔记
数字逻辑
(计科专业)
数制、码制、逻辑运算基本逻辑符号半加器用与非门实现全加器编码器编码就是将信息装换成独特的代码或信号输出的电路普通编码器:任何时候只允许输入一个有效编码信号,否则输出就会发生混乱。优先编码器:允许同时输入两个以上的有效编码信号。当同时输入几个有效编码信号时,优先编码器能按预先设定的优先级别,只对其中优先权最高的一个进行编码。译码器译码是将二进制码翻译成代表某一特定含义的信号。(即电路的某种状态)常见
liangchaaaaa
·
2023-06-08 15:17
数字逻辑
学习
电子技术——数字IC技术,逻辑电路和设计方法
电子技术——数字IC技术,逻辑电路和设计方法在我们之前的学习中,我们学习了CMOS技术,然而CMOS技术并不是唯一的
数字逻辑
技术,因此,本节系统的介绍当今使用的数字技术和逻辑电路族。
爱寂寞的时光
·
2023-06-07 17:32
电子技术
物联网
单片机
硬件工程
fpga开发
嵌入式硬件
【芯片设计- RTL
数字逻辑
设计入门 1- Linux 环境下 VCS与 Verdi 联合仿真】
文章目录1.1VCS与Verdi简介1.1.1VCS/Verdi介绍1.1.2VCS编译介绍1.2Perforce常用命令总结1.2.1P4V环境变量配置1.2.2P4V登陆1.2.3P4基本操作(常用命令解释)1.2.4p4sync常用命令1.2.4p4和p4c的区别1.1VCS与Verdi简介VCS,Verdi是什么,为何要用VCS和Verdi?1.1.1VCS/Verdi介绍相信大家都用过V
CodingCos
·
2023-06-07 09:42
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
数字逻辑
复习
数字逻辑
复习逻辑代数基础需要注意的是带小数的十进制转二进制,需要将整数部分和小数部分分开化。
zhezhidashi
·
2023-04-21 06:33
语言语法学习笔记
ccf csp 2020年09月 第三题:点亮数字人生(dfs + 判环)
题目背景土豪大学的计算机系开了一门
数字逻辑
电路课,第一个实验叫做“点亮数字人生”,要用最基础的逻辑元件组装出实际可用的电路。
一只谜谜怪
·
2023-04-19 16:32
dfs
图论遍历
计算机系统基础实验:认识logisim软件、门电路逻辑功能测试(仿真)
、实验过程1.门电路绘制2.真值表总结前言计算机系统基础也开了实验课,实验内容是利用logisim软件进行测试门电路和逻辑芯片的逻辑功能于是在这里记录一下一、使用工具Logisim是一种用于设计和模拟
数字逻辑
电路的教育工具
此镬加之于你
·
2023-04-17 15:18
机器学习
pandas
java
*44 数独
题目描述问题描述:数独(Sudoku)是一款大众喜爱的
数字逻辑
游戏。玩家需要根据9X9盘面上的已知数字,推算出所有剩余空格的数字,并且满足每一行、每一列、每一个粗线宫内的数字均含1-9,并且不重复。
wenlyq
·
2023-04-17 11:27
字符串
华为
递归
【华为机试真题详解JAVA实现】—Sudoku
目录一、题目描述二、解题代码一、题目描述问题描述:数独(Sudoku)是一款大众喜爱的
数字逻辑
游戏。
Roc-xb
·
2023-04-17 11:57
算法
华为机试真题
华为机试: HJ44 Sudoku 数独填写
描述问题描述:数独(Sudoku)是一款大众喜爱的
数字逻辑
游戏。玩家需要根据9X9盘面上的已知数字,推算出所有剩余空格的数字,并且满足每一行、每一列、每一个3X3粗线宫内的数字均含1-9,并且不重复。
jianghang222
·
2023-04-17 11:57
java
开发语言
华为
算法
数字逻辑
理论——从卡诺图到门电路
卡诺图化简卡诺图化简第一步:在卡诺图中圈出相邻为1的小方格(方格的个数为2m2^{m}2m),圈里面的1越多越好,并且这个小方格可以重复使用。第二步:上一步中的方格或者圈出来的方框——每一个都代表一个与项(相与的项),每个圈的左侧和上方取值不同的可以消去。第三步:第二步完成之后,将无法消去的所有与项进行相加,即为最简理论表达式。表达式不唯一,但是实现所需要的资源一定相同。与或式化简上面的方法是与式
海绵笨笨
·
2023-04-15 02:15
随笔记录
经验分享
数字逻辑
理论——组合电路
利用数据选择器设计组合逻辑电路m:组合电路输入变量个数n:数据选择器的控制端个数(1)m=n利用8选1数据选择器设计函数:F=AB’+A’C+BC’待设计卡诺图:F=∑(1,2,3,4,5,6)(2)m>n利用8选1数据选择器设计函数:F(A.B.C.D)=∑m(1,5,6,7,9,11,12,13,14)卡诺图为:根据数据选择器的结构,我们需要压缩成三变量(3输入:A,B,C)。如何降维呢?使用
海绵笨笨
·
2023-04-15 02:15
随笔记录
数字电路
2019-03-11
.汇编语言程序设计的作业写完(没有,记错了emmmm)临时更改计划:17:30-18:40:自习汇编语言19:00-21:30:清帝漫谈&背毛概的那一段话21:30-23:30:回宿舍打扫卫生&洗漱&
数字逻辑
课程设计呵呵呵
2022考研必胜
·
2023-04-14 20:34
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他