E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
波形
STM32学习笔记7 正点原子miniSTM32通用定时器中断实验
2)它适用于多种场合,包括测量输入信号的脉冲长度(输入捕获)或者产生输出
波形
(输出比较和PWM)。3)使用定时器预分频器和RCC时钟控制器预分频器,脉冲长度和
波形
周期可以在几个微秒到几个毫
超能算不算
·
2024-02-11 08:32
stm32
单片机
学习
excel 多项式拟合数据
有如下一组数据和其对应的曲线
波形
,如何快速得到其数据函数表达式?
张十三的博客
·
2024-02-10 10:03
excel
耶
问题出现在两个地方:一个是在写计算题的时候忘记放公式了,一个是在看
波形
图时。将声音的三大特性弄混了。我好悲伤啊,我本来应该可以拿100的!下次我一定要再努力,争取拿个100!
外星来的兔子
·
2024-02-09 21:43
【芯片设计- RTL 数字逻辑设计入门 15 -- 函数实现数据大小端转换】
文章目录函数实现数据大小端转换函数语法函数使用的规则VerilogandTestbench综合图VCS仿真
波形
函数实现数据大小端转换在数字芯片设计中,经常把实现特定功能的模块编写成函数,在需要的时候再在主模块中调用
CodingCos
·
2024-02-08 23:01
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
FPGA
大小端转换
fpga
function
18:蜂鸣器
无源蜂鸣器的发声原理:(1)快速的给2个金属片进行充电和断电进行发出声音,所以通过脉冲
波形
来控制。(2)音调的控制:音调如何控
浅陌pa
·
2024-02-08 21:50
第一季51单片机
单片机
嵌入式硬件
c语言
【芯片设计- RTL 数字逻辑设计入门 14 -- 使用子模块实现三输入数的大小比较】
文章目录三输入数的大小比较问题分析verilogcodeTestBenchCode综合图仿真
波形
图三输入数的大小比较在数字芯片设计中,通常把完成特定功能且相对独立的代码编写成子模块,在需要的时候再在主模块中例化使用
CodingCos
·
2024-02-08 16:05
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
三输入数的大小比较
【芯片设计- RTL 数字逻辑设计入门 13 -- generate_for 和 for】
文章目录generate_forverilogcodetestbenchcode仿真
波形
for循环verilogcode仿真
波形
错误小结generate_for在某个module中包含了很多相似的连续赋值语句
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
generate_for
verilog
for
【芯片设计- RTL 数字逻辑设计入门 11.1 -- 状态机实现 移位运算与乘法 1】
文章目录移位运算与乘法状态机简介SystemVerilog中的测试平台VCS
波形
仿真阻塞赋值和非阻塞赋值有限状态机(FSM)与无限状态机的区别本篇文章接着上篇文章【芯片设计-RTL数字逻辑设计入门11–
CodingCos
·
2024-02-08 16:02
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
modelsim软件仿真出现现蓝色
波形
,数字为zzzzzzz开头
使用modelsim软件仿真出现输出
波形
是zzzzzzz0或zzzzzzz1出现上述的原因是out数据类型不对,默认定义成了高阻态,出现上述原因,在quartus软件里面也有报错的提示根据报错提示,发现是
大话硬件
·
2024-02-08 10:15
modelsim
FPGA
error
仿真
zzzzzz开头
使用Verdi分析
波形
的一些小技巧(2)
本文继续整理一些使用Verdi分析
波形
的小技巧。
小破同学
·
2024-02-08 07:43
IC验证技术
芯片
使用Verdi或DVE分析
波形
的一些小技巧
本文记录使用Verdi或DVE查看deltacycle的方法和分享一些分析
波形
的小技巧。
小破同学
·
2024-02-08 07:12
IC验证技术
芯片
测试工具
【芯片设计- RTL 数字逻辑设计入门 11 -- 移位运算与乘法】
请阅读【嵌入式开发学习必备专栏】文章目录移位运算与乘法VerilogCodeverilog拼接运算符({})TestbenchCodeVCS
波形
仿真问题小结移位运算与乘法已知d为一个8位数,请在每个时钟周期分别输出该数乘
CodingCos
·
2024-02-08 07:38
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
移位运算与乘法
FPGA
示波器使用经验——
波形
失真或走样的原因
文章目录1.大周期100ms捕捉全景2.将大周期100ms的全景调整周期到500ns发现
波形
走样3.然而直接用小周期500ns捕捉
波形
正常调小观察窗口范围虽能看到全部
波形
但捕捉的
波形
会走样,可调大局部窗口去观看
波形
细节
VirusVIP
·
2024-02-08 06:42
开发工具
调试工具
IT工具
计算机外设
单片机
嵌入式
mcu
测试工具
FPGA—VGA 显示器显示彩条(附代码)
目录1.理论2.实操2.1顶层设计2.1.1模块框图2.1.2代码编写2.1.3仿真验证2.2时钟生成模块2.3VGA时序控制模块2.3.1模块框图2.3.2
波形
图绘制2.3.3代码编写2.3.4仿真验证
咖啡0糖
·
2024-02-08 06:00
FPGA_Xilinx
Spartan6野火实验
fpga开发
FPGA_工程_按键控制的基于Rom数码管显示
波形
图:二代码modulekey_fliter#(parameterCNT_MAX=24'd9_999_999(inputwiresys_clk,inputwiresys_rst_n,inputwirekey1
哈呀_fpga
·
2024-02-08 06:28
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA_时序逻辑_寄存器
三信号框图
波形
图(简易,仅展示原理):四代码moduleflip_flop(i
哈呀_fpga
·
2024-02-08 06:57
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA_计数与点灯_计数器
三信号框图:
波形
图(简易,仅理解原理):计数器,存在计数与清零功能,当计数器取中值与最大值时,输出信号取反,其他时间,保持不
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
学习
图像处理
fpga
信号处理
系统架构
FPGA_计数与点灯_奇分频
二电路开发板:输出信号输出至开发板拓展io口,使用示波器显示
波形
,检测信号频率。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA_简单工程_流水灯
三信号框图:
波形
图:四代码modulewater_led#(parameterCNT_MAX=25'd24_999_999)(inputwiresys_clk,inputwiresys_rst_n,outputwire
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
学习
图像处理
信号处理
系统架构
EV1527协议应用
以433MhzEV1527遥控器为例,遥控
波形
如下。
自小吃多
·
2024-02-08 05:04
STC单片机开发板
笔记
51单片机
嵌入式硬件
泰克示波器(TBS2000系列)数学运算功能使用
图11.1运算符选择图2运算符选择1.2信源选择图3信源选择1.3数学运算结果数学运算结果的
波形
将实时的显示在
波形
窗口上,,数学运算的结果如图4所示。
CWNULT
·
2024-02-08 03:53
仪器仪表
仪器仪表工具栏
计算机网络知识点总结——第二章物理层
重点概念⭐二、数据通信(一)数据模型(二)数据通信相关术语(三)⭐三种通信方式⭐(四)数据传输方式(五)同步传输&异步传输(六)小节脑图(七)码元(八)数字通信系统数据传输速率⭐码元传输速率⭐(码元速率、
波形
速率
祖安大龙
·
2024-02-08 02:08
考研笔记
网络
网络协议
学习
职场和发展
计算机网络重要知识点摘录(考研用)——第二章:物理层
计算机网络重要知识点摘录(考研用)——第二章:物理层 本文参考于《2021年计算机网络考研复习指导》(王道考研),《计算机网络》 波特和比特是两个不同的概念,码元传输速率也称调制速率、
波形
速率或符号速率
小灵宝
·
2024-02-08 02:07
计算机网络
网络
STM32TIM定时器(3)
代码部分使用输入捕获捕获另一个端口的PWM输入线路连接代码内容PWMI获取频率占空比线路连接与上个案例一致代码实现总结相关函数PSC、ARR都有1的误差前言这部分主要介绍输入捕获,通过输入捕获捕获定时器的计数器的值,通过频率检测来获取
波形
频率
CC Cian
·
2024-02-07 21:42
STM32学习记录
stm32
单片机
嵌入式硬件
互补PWM输出低通滤波
通常情况下,使用RC低通滤波器将PWM
波形
转换成平滑的模拟量。但其中存在着波动。 需要合理的选择RC滤波常数, 使得滤波后信号的平滑性与信号快速相应之间达到平衡。 如果使用
卓晴
·
2024-02-07 20:27
科学-技术-探究
人工智能
开发语言
单片机
嵌入式硬件
电机FOC控制
zhihu.com)无刷电机其实可以分为无刷直流电机(BLDC,我们航模上都是用这种)和永磁同步电机(PMSM),结构大同小异,主要区别在于制造方式(线圈绕组方式)不同导致的一些特性差异(比如反电动势的
波形
honey ball
·
2024-02-07 12:54
单片机
嵌入式硬件
现代信号处理——阵列信号处理(空域滤波原理及其算法)
空间传播波携带信号(空域滤波)3、阵列信号处理方法:统计与自适应信号处理技术(如谱估计、最优与自适应、滤波)4、阵列信号处理的目的:①滤波:增强信噪比从而检测出目标;②获取信号特征:信号源数目;③传输方向(定位)及
波形
清泉_流响
·
2024-02-07 11:59
算法
人工智能
min pulse width 最小脉冲宽度
Minpulsewidth用于检查时钟信号的
波形
是否处在一个合理的状态。
准备钟
·
2024-02-06 20:41
STA之DRV
STA
DRV
芯片设计
数字后端
数字电路实验二:FPGA实验箱内置单脉冲测试、数码管基础测试、74LS197产生8421码循环测试信号、实现8421码->格雷码译码器、3-8译码器、设计改进实现48译码器a段显示译码电路
实验仪器示波器/逻辑分析仪MSO5354FPGA实验箱元器件目录第一组数字电路实验报告二参与者一、实验环境与仪器1.实验环境2.实验仪器二、实验内容1.FPGA实验箱内置单脉冲测试——使用示波器LA测量单脉冲
波形
thinkerhui
·
2024-02-06 16:12
硬件工程
笔记_408_计算机网络_02. 物理层
,速度快;多条信道)信号:数据的电气或电磁表现,是数据在传输过程中的存在形式模拟数据(信号):连续变化的数据(信号)数字数据(信号):取值仅允许为有限的几个离散数据(信号),01码元:用固定时长的信号
波形
ll._.ll
·
2024-02-06 13:01
408_计算机网络_notes
笔记
计算机网络
网络
音频格式转换软件哪个好用?
每一种乐器、不同的人的声带,以及其它所有的能振动的物体都能够发出各有特色的不同的声音,这些声音的还可以有仪器显示出
波形
波形
。声音除了有一个‘基音’外,还自然而然加上许多
科技的力量
·
2024-02-06 12:45
Undefined System Task call to ‘$fsdbDumpfile‘
问题描述:在使用VCS或者Irun进行仿真的时候,当需要dumpFSDB
波形
的时候报错:UndefinedSystemTaskcallto'$fsdbDumpfile'原因分析:主要原因是VERDI的工具库没有设置好
hh199203
·
2024-02-06 09:22
随笔
VCS dump fsdb
波形
文章目录前言一、testbench中控制dumpfsdb1.1testbench中加入的代码1.2、开启记录
波形
二、vcs仿真命令控制dumpfsdb三、irun仿真命令控制dumpfsdb总结前言每当仿真需要记录
波形
文件的时候
hh199203
·
2024-02-06 09:22
随笔
fsdb
dump
波形
vcs
irun
DCDC电源测试以及纹波测试方法
测试无负载情况下输出电压值及波动;测试满足后级电路最大负载情况下的输出电压
波形
及其波动,并单独测试其纹波;测试在负载越变情况下的输出电压
波形
以及波动,并测试其纹波。
爱搞研究的阿灿
·
2024-02-06 08:49
电源综合分析
单片机
嵌入式硬件
stm32
物联网
硬件工程
DCDC电源SW
波形
负压以及轻载振荡问题
一、SW负压问题1.1产生原因 主要因为死区时间产生的,如图28所示,比较直观,BUCK拓扑结构的时候,经常会认为只有一个管子导通,要不上管,要不下管(CCM连续模式),但是随着DCM模式的使用,芯片认为输出电容存在的能量还未被消耗完。此时,芯片的上管和下管均关闭以实现节能。此时,下管因为漏电流的使体二极管导通实现剩余微弱电流的续流。因此,测到在下一次上管开启之前,SW引脚电压有一个负压,通常负
爱搞研究的阿灿
·
2024-02-06 08:49
电源综合分析
单片机
嵌入式硬件
硬件工程
物联网
stm32
vivado在线调试、在线抓
波形
方法
6、重新编译生成bit文件,然后下载program,选择生成的.ltx文件,这个就是用于在线抓
波形
的文件。7、点击program下载到FPGA,双
千寻xun
·
2024-02-06 08:18
FPGA
fpga开发
vivado学习——在线调试
通过在RTL设计中嵌入ILA核,可以抓取信号的实时
波形
,帮助我们定位问题。
icysmile131
·
2024-02-06 08:47
vivado学习
fpga
示波器,DC/DC过冲测试
定义过冲:输出电压
波形
第一个峰值或者谷值超过设定直流电压的幅度值------对于上升沿是指最高电压,对于下降沿是指最低电压。
RM小白
·
2024-02-06 08:17
笔记
硬件
测试工程师
反射
University Program VWF仿真步骤__全加器
CycloneIVEP4CE115F29C7FPGA,使用QuartusLitev18.1,循序渐进的介绍如何创建Quartus工程,并使用QuartusPrime软件的UniversityProgramVWF工具创建
波形
文件
Terasic友晶科技
·
2024-02-06 07:28
工具篇
fpga开发
仿真
TIM输入捕获-STM32
TIM输入捕获-STM32IC(InputCapture)输入捕获输入捕获模式下,当通道输入引脚出现指定电平跳变时,当前CNT的值将被锁存到CCR中,可用于测量PWM
波形
的频率、占空比、脉冲间隔、电平持续时间等参数每个高级定时器和通用定时器都拥有
傻童:CPU
·
2024-02-06 06:20
STM32
stm32
单片机
嵌入式硬件
STM32——TIM输入捕获
输入捕获就是能够检测外部的方波,其实之前也学过一个可以检测外部引脚电平变化的,就是外部中断,但是呢,外部中断挺有限的,它只能检测一个上升沿或者是下降沿就进入中断了,对于
波形
的周期什么的都不了解。
open world
·
2024-02-06 06:50
stm32
stm32
单片机
arm
1024程序员节
2021-10-11
中原焦点团队网络中级26班2021-10-10坚持分享第468天本周约练0次,总第34次摘抄:生命的流动如波,自私无私、懒惰勤奋、快乐悲伤等都在
波形
上有自己的一席之地,如若不被打断,孩子才会获得完整的成长
羽化轩子
·
2024-02-06 01:49
浅谈连续逆F类的基础理论-
波形
、最佳阻抗、输出功率
浅谈连续逆F类的基础理论浅谈连续逆F类的基础理论1、连续逆F类的
波形
2、连续逆F类和最佳B类阻抗Ropt的复杂关联3、同输出功率下的连续逆F类(在中心处)和B类阻抗关系1、连续逆F
怡步晓心l
·
2024-02-05 20:31
射频功率放大器设计
硬件工程
射频工程
vue绘制语音
波形
图---wavesurfer.js
文章目录创建实例optionsmethod接收Blob流https://wavesurfer.xyz/创建实例引入插件:importWaveSurferfrom"wavesurfer.js"创建实例对象:`this.wavesurfer=WaveSurfer.create(options);importWaveSurferfrom'https://unpkg.com/wavesurfer.js@7
初学小白Lu
·
2024-02-05 18:52
前端
javascript
vue.js
前端
wavesurfer.js
Modbus通信无法正确接收应答的问题处理
如下图:通过示波器查看AB线上面的通讯
波形
,可以看到发送和应答
波形
。不过发送和应答数据之间的间隔非常短,展开后只有大约100us,因为使用的波特率是9600bps,1bit的传输时间大约100us。
nuomigege
·
2024-02-05 17:49
网络
嵌入式
stm32
【EEG信号处理】时频图与时频图的观察
那么我们要如何得到右边的图呢右边的图竖轴代表左边这个
波形
图,跟正弦波有多像,越像它就越大;横轴代表他的频率。那么就有两个问题,我们如何衡量两个波的相似度
INGg__
·
2024-02-05 16:15
EEG
信号处理
CANoe使用方法:CANoe Graphics图形窗口操作说明
概述2、Graphics图形窗口2.1、打开测量窗口(回放Log)2.2、输出Log2.3、添加解析DBC文件2.4、窗口排列2.5、添加Graphics窗口2.6、信号栏选择2.7、添加信号2.8、
波形
样式
8年车载测试
·
2024-02-05 13:07
功能测试
c++
编辑器
自动化
python
13-设计可综合状态机的指导原则,本文对于Verilog设计方法学至关重要!
设计可综合状态机的指导原则1,组合逻辑电路设计1.1,8位带进位端的加法器模块设计1.1.1,RTL代码设计1.1.2,tb测试信号1.1.3,生成原理图1.1.4,SIM输出
波形
1.2,指令译码模块设计
向兴
·
2024-02-05 12:44
Verilog数字系统设计教程
fpga开发
Verilog前端设计
负载通断检测电路
波形
计算
2019-01-02光耦的集电极导通电流:Ic=3.3V/10K=0.33mA根据手册中collectorcurrent和forwardcurrent的关系曲线可知,当Ic=0.33mA时,IF≈0.5mA当IF为0.5mA时负载电压约为0.5mA*22K=11V计算方法一计算市电从0V上升至11V的时间:根据公式u=220*1.414sin(100πt)可知t=0.035368/(100π)*1
心_声
·
2024-02-05 06:29
2011年电赛综合测评
https://pan.baidu.com/s/1BrRobqSPS59Wd45VIgTh-g示波器仿真结果:最后得到的方波
波形
Nop_(void)
·
2024-02-04 23:23
电路
经验分享
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他