E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
基于
FPGA
的多通道数据采集系统Verilog设计嵌入式
基于
FPGA
的多通道数据采集系统Verilog设计嵌入式在本文中,我们将介绍基于
FPGA
的多通道数据采集系统的Verilog设计,该系统可用于同时采集和处理多个通道的数据。
FollowMeCode
·
2023-11-26 21:39
fpga开发
嵌入式
初学者——半加器
定义
FPGA
开发板上的按键key1,key2为
liuyuebuyu
·
2023-11-26 18:50
FPGA学习
fpga开发
(159)Verilog HDL:设计一个半加器之hadd
(159)VerilogHDL:设计一个半加器之hadd1.1目录1)目录2)
FPGA
简介3)VerilogHDL简介4)VerilogHDL:设计一个半加器之hadd5)结语1.2
FPGA
简介
FPGA
宁静致远dream
·
2023-11-26 18:15
Verilog
HDL教程
fpga开发
FPGA
:什么是半加器?什么是全加器?多比特数据相加怎么求?如何用面积换速度?
前言在
FPGA
中计算两个数据相加和C语言中的加法不太一样,在
FPGA
中是二进制相加,要考虑数据的进位、数据时单比特还是多比特,数据若位宽过大引起的时延该怎么解决,本文就对以上问题进行梳理另外我想挖个新坑
崽崽今天要早睡
·
2023-11-26 18:15
#
▶FPGA相关的专业知识
fpga开发
(16)VHDL实现半加器与全加器
(16)VHDL实现半加器与全加器1.1目录1)目录2)
FPGA
简介3)VHDL简介4)VHDL实现半加器与全加器5)结语1.2
FPGA
简介
FPGA
(FieldProgrammableGateArray
宁静致远dream
·
2023-11-26 18:45
VHDL教程(上篇)
单片机
嵌入式硬件
开发语言
(96)
FPGA
面试题-Verilog设计半加器
1.1
FPGA
面试题-Verilog设计半加器1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)
FPGA
面试题-Verilog设计半加器;5)结束语。
宁静致远dream
·
2023-11-26 18:45
FPGA面试题大放送
fpga开发
北京革新创展科技有限公司-BICE-EDA数字逻辑电路设计实验(实验1.1 半加器)
请把控制拨码开关模块LCD_ALONE_CTRL_SW中开关VLPO拨置于下为低电平,可以使用LED1~LED8;SW1-SW8已经固定连接到实验平台中的
FPGA
_CON1和
FPGA
_CON2处,不需要用户设置
北京革新创展科技有限公司
·
2023-11-26 18:43
FPGA资源
#
B-ICE实验教程资源
fpga开发
嵌入式硬件
proteus
C++ Qt QByteArray用法介绍
QByteArray的基本用法1、初始化和赋值2、访问和修改元素3、常用方法4、数据转换二、QByteArray与文件操作三、QByteArray与网络编程四、QByteArray数据编码1、Base64
编解码
令狐掌门
·
2023-11-26 17:55
深入浅出C++
Qt开发技术
c++
qt
QByteArray用法介绍
线性分组码(rs)---三个重点:一:原理明白;二:生成矩阵 、 监督矩阵以及之间的关系;三:
fpga
实现...
基本概念:分组码是一组固定长度的码组,可表示为(n,k),通常它用于前向纠错。在分组码中,监督位被加到信息位之后,形成新的码。在编码时,k个信息位被编为n位码组长度,而n-k个监督位的作用就是实现检错与纠错。当分组码的信息码元与监督码元之间的关系为线性关系时,这种分组码就称为线性分组码。对于长度为n的二进制线性分组码,它有种可能的码组,从种码组中,可以选择M=个码组(k
weixin_30887919
·
2023-11-26 15:02
线性分组码的奇偶校验矩阵均匀性分析
回顾信道
编解码
知识,我们知道信道编码要求编码具有检纠错能力,作为FEC(forwarderrorcorrection)前向纠错编码的一类,线性分组码表示校验位与信息位的关系能够线性表示。
半命仙
·
2023-11-26 15:57
matlab
矩阵
线性代数
matlab
新版webrtc (m79,m84等)
WebRTCM84ReleaseNoteshttps://groups.google.com/g/discuss-webrtc/c/MRAV4jgHYV0/m/5019yB-HAwAJwebrtcM79支持H264
编解码
sun007700
·
2023-11-26 14:29
c/c++
S25FL256S介绍及
FPGA
实现思路
本文介绍S25FL256S这款FLASH芯片,并进行
FPGA
读写控制的实现(编程思路及注意事项)。
今朝无言
·
2023-11-26 13:56
数字逻辑
fpga开发
K7系列
FPGA
进行FLASH读写1——CCLK控制(STARTUPE2原语)
最近的工作涉及对
FPGA
进行远程更新,也就是通过远程通信接口将.bin文件送到
FPGA
,然后写入FLASH,这样当
FPGA
重新上电后就可以执行更新后的程序了。
今朝无言
·
2023-11-26 13:26
数字逻辑
fpga开发
Xilinx Picoblaze 使用介绍
Picoblaze设计指南Picoblaze是Xilinx的8位微处理器,其占用资源非常少,可以在CPLD、
FPGA
里面,实现一个或多个这样的处理单元。
jokeshe
·
2023-11-26 13:54
fpga开发
NEXYS A7开发板(Xilinx Aritx-7)使用Microblaze操作读写FLASH
简介本文总结本人最近的一项工作:NEXYSA7开发板通过Xilinx
FPGA
自带的MicroblazeCPU核来完成读写FLASH操作。
lyfwill
·
2023-11-26 13:54
fpga
xilinx
Microblaze
QSPI
flash
SPI flash D.TC.S25FL064A (W25Q64FV)驱动
D.TC.S25FL064A(W25Q64FV)是一个串行的spiflash,我们用于存储
fpga
程序(epcs),
fpga
上电时通过spi从该flash读取程序进行
fpga
在线升级时,通过cpu的spi
fengzhishang_meteor
·
2023-11-26 13:53
Linux
Driver
spiflash
w25q64
w25p16
eeprom驱动
S25FL系列FLASH读写的
FPGA
实现
文章目录实现思路具体实现子模块实现top模块测试Something实现思路 建议读者先对S25FL-S系列FLASH进行了解,我之前的博文中有详细介绍。 笔者的芯片具体型号为S25FL256SAGNFI00,存储容量256Mb,增强高性能EHPLC,4KB与64KB混合Sector的存储阵列,256Byte的PageProgrammingBuffer大小,最高支持133MHz,无硬复位RESE
今朝无言
·
2023-11-26 13:21
数字逻辑
fpga开发
开发语言
嵌入式硬件
基于
FPGA
的SPI接口讲解——flash M25P128为例(3)
flashM25P128读操作时序图设计flash_read模块的书写flash_read测试模块的代码其他模块的代码实验结果结束语我们本次实验的内容是,对flash读一个字节的数据,系统框图如下:所用到的软硬件环境为:硬件:锆石A4plus开发板软件:quartusII13.1从技术手册中我们可以得到如下信息:从上述信息中我们可以得到:1、一个读指令操作可以读取整个flash的数据。2、所利用的
朽月
·
2023-11-26 13:03
FPGA
flash
fpga
FPGA
平台SPI学习
文章目录一、SPI协议介绍二、SPI接口介绍三、SPI通信模式介绍四、SPI仿真实验学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节
FPGA_青年
·
2023-11-26 13:33
FPGA
学习记录
fpga开发
学习
FPGA
——SPI总线控制flash(2)(含代码)
强烈建议先看完下面两篇再看这一篇:
FPGA
——SPI总线详解(概念)_居安士的博客-CSDN博客_
fpga
芯片
FPGA
——SPI总线控制flash(1)(含代码)_居安士的博客-CSDN博客在(1)中详细介绍了写使能
朴实妲己
·
2023-11-26 13:33
fpga开发
FPGA
(三)——基于
FPGA
的SPI通讯协议实现
一.SPI通讯基本原理1.SPI通讯介绍SPI(SerialPerripheralInterface,串行外围设备接口)是Motorola公司推出的一种同步串行接口技术。SPI总线在物理上是通过接在外围设备微控制器(PICmicro)上面的微处理控制单元(MCU)上叫作同步串行端口(SynchronousSerialPort)的模块(Module)来实现的,它允许MCU以全双工的同步串行方式,与各
Cascatrix
·
2023-11-26 13:31
FPGA
单片机
物联网
嵌入式硬件
fpga
在线升级 linux_Xilinx
FPGA
程序升级
Xilixn
FPGA
提供了一种在线升级的方式,可以通过ICAP指令实现。
weixin_39524439
·
2023-11-26 13:30
fpga在线升级
linux
FPGA
开发全攻略——配置电路
原文链接:
FPGA
开发全攻略连载之十二:
FPGA
实战开发技巧(9)
FPGA
开发全攻略连载之十二:
FPGA
实战开发技巧(10)
FPGA
开发全攻略连载之十三:
FPGA
实战开发技巧(11)5.5
FPGA
相关电路设计知识
weixin_30911809
·
2023-11-26 13:29
FPGA
实现的SPI协议
分享学习SPI协议系列文章:
FPGA
实现的SPI协议(一)----SPI驱动
FPGA
实现的SPI协议(二)----基于SPI接口的FLASH芯片M25P16的使用在上篇文章,简要介绍了SPI协议,编写了
kkkeep learning
·
2023-11-26 13:27
fpga开发
FPGA
面试题整理1
FPGA
面试题前言一、理论基础题一1.1、
FPGA
和CPLD的区别?1.2、Latch和Register区别?行为描述中Latch如何产生?1.3、什么是竞争和冒险,如何消除?
寻常人家_二一
·
2023-11-26 13:52
FPGA人门到人土
fpga开发
FPGA
模块——SPI协议(读写FLASH)
FPGA
模块——SPI协议(读写FLASH)(1)FLASH芯片W25Q16BV(2)SPI协议(3)芯片部分命令1.WriteEnable(06h)2.ChipErase(C7h/60h)3.写指令(
云影点灯大师
·
2023-11-26 13:18
FPGA
fpga开发
fpga
嵌入式
FPGA
DMA基础知识
FPGA
是基于RAM的,也就是说断电易丢失。所以一般外围会有一个非易失的存储器,如SD卡或者FLASH。这样的好处就是上电之后,程序可以直接从这些设备中加载程序,即固化。
是个小轮胎
·
2023-11-26 12:12
FPGA基础
fpga开发
FFmpeg命令分隔视频
-c:指定
编解码
器;copy是一个特殊
编解码
器,它直接复制输入流到输出流中,不会改变其内容,不进行重新编码;指定copy可保持质量,进行无损复制;(3).-map:指定输入文件的映射
fengbingchun
·
2023-11-26 08:02
ffmpeg
网络核心知识总结
OSI体系结构是法律上的国家标准,从上往下讲分别是:应用层–作用是–为计算机用户提供服务表示层–作用是–数据处理(
编解码
、加密解密、压缩解压缩)会话层–作用是–管理(建立、维护、重连)应用程序之间的会话传输层
程序员沉梦听雨
·
2023-11-26 07:08
#
网络
计算机网络
java实现asn.1解码_ASN1
编解码
实现方法
第1章概述1.1背景系统与充值平台的接口是文件的方式,充值平台将文件内容以ASN.1方式进行编码,系统需要根据ASN.1协议进行解码。关于ASN.1开发的资料,网上资料非常少,特别是涉及到具体的语言,如java,资料、案例及第三方库更是少之又少。从无到有是很困难的,为了防止后期其他系统还需要做类似接口,将其记录为文章以便后查,文章会以充值接口作为案例进行介绍。1.2ASN.1概念在和领域,ASN.
实话直说
·
2023-11-26 04:27
java实现asn.1解码
c语言编译器der,ASN.1 C编译器概述
ASN.1C运行库提供一套底层的
编解码
基本的ASN.1类型(布尔,整数等)和丰富的实用功能以操纵应用程序消息的函数集
小胖纸liuhui
·
2023-11-26 04:57
c语言编译器der
java asn.1_ASN1
编解码
实现方法 | 学步园
第1章概述1.1背景系统与充值平台的接口是文件的方式,充值平台将文件内容以ASN.1方式进行编码,系统需要根据ASN.1协议进行解码。关于ASN.1开发的资料,网上资料非常少,特别是涉及到具体的语言,如java,资料、案例及第三方库更是少之又少。从无到有是很困难的,为了防止后期其他系统还需要做类似接口,将其记录为文章以便后查,文章会以充值接口作为案例进行介绍。1.2ASN.1概念在和领域,ASN.
lnstagram优选
·
2023-11-26 04:57
java
asn.1
场景定义AI专用芯片+异构计算=下一代计算架构变革周期的主旋律
回顾芯片发展史,是一部摩尔定律驱动的制程演进史,也是一部应用定义的架构演进史,所以谈起ASIC是不是会被
FPGA
取代,本身是一个门外汉的问题。
阿拉伯爵
·
2023-11-26 02:39
基于24位Δ-ΣADC和
FPGA
的高精度数据采集系统开发
基于24位Δ-ΣADC和
FPGA
的高精度数据采集系统开发数据采集是许多应用领域中的关键任务之一,需要高精度和可靠性。
DevProPlus
·
2023-11-26 00:01
fpga开发
Matlab
FPGA
纯verilog代码解码CameraLink视频,附带工程源码和技术支持
目录1、CameraLink视频协议简介免责声明2、目前我已有的CameraLink收发工程3、
FPGA
实现CameraLink视频解码4、vivado工程介绍5、福利:工程源码获取1、CameraLink
9527华安
·
2023-11-25 23:13
菜鸟FPGA图像处理专题
CameraLink视频专栏
fpga开发
FPGA图像处理
CameraLink
CameraLink解码
verilog
Xilinx Zynq-7000系列
FPGA
实现视频拼接显示,提供两套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐
FPGA
图像处理方案
FPGA
视频拼接叠加融合方案推荐3、设计思路详解VideoMixer介绍4、工程代码1:2路视频拼接HDMI输出PL端
FPGA
逻辑设计PS端SDK
9527华安
·
2023-11-25 23:41
菜鸟FPGA
HLS专题
菜鸟FPGA图像处理专题
FPGA视频拼接叠加融合
fpga开发
音视频
Xilinx
Zynq
视频拼接
LuatOS-SOC接口文档(air780E)--protobuf - ProtoBuffs
编解码
示例--加载pb文件,这个是从pbtxt转换得到的--转换命令:protoc.exe-operson.pb--cpp_out=cppperson.pbtxt--protoc.exe下载地址:https://github.com/protocolbuffers/protobuf/releasesprotobuf.load(io.readFile("/luadb/person.pb"))localtb
l531798151
·
2023-11-25 20:33
air780E
air780E
电子元器件
FPGA
单粒子软错误检测电路设计
随着空间技术的发展,
FPGA
、DSP等超大规模集成电路越来越多的被应用于星载平台上。
kola_f4bd
·
2023-11-25 18:24
【数字图像处理】Gamma 变换
本文主要介绍数字图像Gamma变换的基本原理,并记录在紫光同创PGL22G
FPGA
平台的布署与实现过程。目录1.Gamma变换原理2.
FPGA
布署与实现2.1功能与指标定义
洋洋Young
·
2023-11-25 16:32
【FPGA
数字图像处理】
fpga开发
紫光同创
数字图像处理
【数字图像处理】均值滤波与中值滤波
本文主要介绍数字图像均值滤波与中值滤波的基本原理,并记录在紫光同创PGL22G
FPGA
平台的布署与实现过程。目录1.均值滤波与中值滤波2.
FPGA
布署与实现2.1功能与指标定义
洋洋Young
·
2023-11-25 15:25
【FPGA
数字图像处理】
紫光同创
fpga开发
数字图像处理
rk3588 mpp_log 不打印输出
经过测试,编译后的测试应用可以正常进行
编解码
及其他功能,就是没有打印输出平台是Rk3588香橙派plus,安装的ubuntu好像是他默认现在打到/var/log/syslog里面了修改的文件路径如下/home
define_mine
·
2023-11-25 15:58
嵌入式
随笔
嵌入式硬件
linux
opencv 存储bgr格式/同理可类推yuv
需求背景开发rk3588音视频硬件
编解码
,然后看见他的输入文件格式。。只能是裸的文件。不能是压缩过的。
define_mine
·
2023-11-25 15:25
opencv
人工智能
计算机视觉
【音视频开发(四)】---RGB转YUV 颜色空间转换
Android的MediaCodec编码,默认要求输入是原始
视频图像
格式,一般为YUV420,例如NV12,NV21。但算法库输出默认的颜色为RGB或者BGR,需要进行转化。
jzen
·
2023-11-25 15:10
音视频开发
音视频
opencv
人工智能
「专题速递」多媒体内容理解、视频云大模型算法实践、AI算力云的探索、FreeSWITCH对接人工智能...
通过深度学习和神经网络等技术,人工智能可以提高
视频图像
的清晰度,降低噪声,改善色彩,使得用户可以观看更加真实、清晰的影像。
LiveVideoStack_
·
2023-11-25 13:38
音视频
人工智能
xilinx
FPGA
multi boot之镜像切换
最近做的了一个无线通信的项目,需要在同一套设备上实现两套不同的波形软件,因为
FPGA
的逻辑资源不够同时放下两套代码,因此采用了镜像切换的方式来实现,xilinx的专业术语叫multiboot功能。
冰冻土卫二
·
2023-11-25 11:02
Xilinx
multiboot
多启动
AD9361快速开发指南
AD9361是ADI(AnalogDevices)公司推出的一款全集成的RF收发器芯片,广泛应用于无线通信系统,包括基于
FPGA
和ARM处理器的数码电视,卫星通信,雷达通信,军事通信和工业控制等领域。
冰冻土卫二
·
2023-11-25 11:02
AD9361纯逻辑控制
AD9361
AD9363
SDR
软件无线电
北邮22级信通院数电:Verilog-
FPGA
(11)第十一周实验(1)用JK触发器实现8421码十进制计数器
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录一.代码部分1.1JK_8421.v1.2JK_ff.v1.3debounce.v二.管脚分配三.实验效果一.代码部分1.1JK_8421.vmoduleJK_8421(inputclk,rst,btn,s
青山入墨雨如画
·
2023-11-25 11:25
北邮22级信通院数电实验
fpga开发
嵌入式
FPGA
IP正在发现更广阔的用武之地
AchronixSemiconductor中国区总经理在日前落幕的“中国集成电路设计业2023年会暨广州集成电路产业创新发展高峰论坛(ICCAD2023)”上,Achronix的Speedcore™嵌入式
FPGA
电子科技圈
·
2023-11-25 11:23
Achronix
fpga开发
北邮22级信通院数电:Verilog-
FPGA
(11)第十一周实验(2)设计一个24秒倒计时器
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录一.代码部分1.1counter_24.v1.2divide.v1.3debounce.v二.管脚分配三.实验效果一.代码部分1.1counter_24.vmodulecounter_24(inputclk
青山入墨雨如画
·
2023-11-25 11:52
北邮22级信通院数电实验
fpga开发
Java 实现视频转音频功能
FFmpeg是一个强大的多媒体处理工具,支持音频和视频的
编解码
、转换等操作。Linux安装FFmpeg在L
Think_Coding
·
2023-11-25 03:51
工具类
web项目
java
音视频
开发语言
上一页
33
34
35
36
37
38
39
40
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他