E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
高云FPGA系列教程
FPGA
存储块,有没有使能Primitives output Register作用
在
FPGA
中,ROM,RAM存储块在IP核配置中都有一个配置选项:PrimitivesoutputRegister,比如下图的romIP核配置界面接下来以RAM读写为例,我这里RAM的第一个数值为1,我们观察第一个数值的位置即可看出这个
ChipChatter
·
2024-01-31 19:13
FPGA
fpga开发
存储块
IP核
电子信息找工作选
fpga
还是嵌入式?
电子信息找工作选
fpga
还是嵌入式?
枪哥玩转嵌入式
·
2024-01-31 17:24
51单片机
智能小车
嵌入式
单片机
51单片机
ZYNQ系列PL配置加载流程
一,
FPGA
配置引脚说明1,配置相关电源如果VCCO0连接至2.5V或3.3V,CFGBVS连接至VCCO0。如果VCCO0连接至1.5V或1.8V,CFGBVS连接至GND。
寒听雪落
·
2024-01-31 14:10
fpga开发
【Xilinx】开发环境(二)- Petalinux环境安装
此系列博客,仅对Xilinx平台PS端(ARM部分)开发做介绍,不对PL(
FPGA
)做过多介绍。
有意思科技
·
2024-01-31 14:37
Xilinx开发
ARM
嵌入式开发
arm
c语言
linux
OpenMIPS用verilog实现
最近在研究
FPGA
的开发,于是需要用到Verilog。但是手头上只有一台M1芯片的Mac
闻林禹
·
2024-01-31 13:24
cpu
verilog
【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-Verilog-低功耗-STA-设计-验证-
FPGA
-架构-AMBA-书籍-
数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(Verilog)3.3linux操作系统3.4C语言3.5微机原理3.6汇编语言3.7计算机组成原理3.8计算机体系架构3.9STA静态时序分析3.10SystemVerilog3.11UVM3.12SVA3.
程序员负总裁
·
2024-01-31 10:05
学习
安全
fpga开发
「线上分享」采用Zynq系列
FPGA
实现NDI AV over IP 应用
IP为AVoverIP带来更多可扩展切换的可能,打破传输距离的障碍,提高了输入与输出设备的数量,超越了本地化的视频标准,与数据和通信的融合更密切。长沙千视希望采用AVoverIP为自身的NDI技术赋能,实现更好的场景部署。NDI的特点是需要软件的协议和处理,通过Zynq在逻辑端实现NDI的编解码算法,在ARM端跑NDI的SDK以及网络的收发。这样的一种分工协同就实现了技术的最大化利用。被称为“Sp
LiveVideoStack_
·
2024-01-31 08:26
fpga开发
tcp/ip
网络协议
网络
大数据
系列教程
003-hadoop伪分布式环境搭建步骤
声明:大数据
系列教程
文章由Java潘老师辛苦原创,免费公开供java爱好者学习。
Java潘老师
·
2024-01-31 07:53
大数据系列教程
大数据
hadoop
伪分布式环境搭建
TensorFlow2实战-
系列教程
10:RNN文本分类2
TensorFlow2实战-
系列教程
总目录有任何问题欢迎在下面留言本篇文章的代码运行界面均在JupyterNotebook中进行本篇文章配套的代码资源已经上传4、构建语料表构建语料表,基于词频来进行统计
机器学习杨卓越
·
2024-01-31 07:18
TensorFlow
tensorflow
rnn
nlp
文本分类
深度学习
TensorFlow2实战-
系列教程
11:RNN文本分类3
TensorFlow2实战-
系列教程
总目录有任何问题欢迎在下面留言本篇文章的代码运行界面均在JupyterNotebook中进行本篇文章配套的代码资源已经上传6、构建训练数据所有的输入样本必须都是相同shape
机器学习杨卓越
·
2024-01-31 07:18
TensorFlow
深度学习
tensorflow
rnn
nlp
文本分类
TensorFlow2实战-
系列教程
14:Resnet实战1
TensorFlow2实战-
系列教程
总目录有任何问题欢迎在下面留言本篇文章的代码运行界面均在JupyterNotebook中进行本篇文章配套的代码资源已经上传1、残差连接深度学习中出现了随着网络的堆叠效果下降的现象
机器学习杨卓越
·
2024-01-31 07:18
TensorFlow
tensorflow
人工智能
python
resnet
深度学习
计算机视觉
Odin Inspector
系列教程
--- Table List Attribute
TableListAttribute特性:用于在检查器中将列表和数组呈现为表。【ShowIndexLabels】设置为True,则为每个元素绘制一个标签,其中显示元素的索引。[TableList(ShowIndexLabels=true)]publicListTableListWithIndexLabels=newList(){newSomeCustomClass(),newSomeCustomC
su9257_海澜
·
2024-01-31 07:14
TensorFlow2实战-
系列教程
12:RNN文本分类4
TensorFlow2实战-
系列教程
总目录有任何问题欢迎在下面留言本篇文章的代码运行界面均在JupyterNotebook中进行本篇文章配套的代码资源已经上传8、压缩版本网络模型classModel(tf.keras.Model
机器学习杨卓越
·
2024-01-31 07:40
TensorFlow
tensorflow
rnn
分类
深度学习
nlp
【
FPGA
原型验证】附录基础知识:
FPGA
/CPLD基本结构与实现原理
聚焦XilinxISE介绍Xilinx公司及其产品的基本情况,并在此基础上描述了CPLD和
FPGA
的内部结构及基本原理。
Hcoco_me
·
2024-01-31 07:52
原型验证
fpga开发
GPU
深度学习
STM32与
FPGA
实现以太网功能--web、UDP、tcp测试
web网管程序在ETH工程已经做好并验证完成了,现在STM32+
FPGA
实现ping功能,那么web功能应该一样能实现问题1:浏览器输入192.168.1.30,能出现登入界面,但是输入密码点击没反应,
weixin_41719055
·
2024-01-31 07:22
fpga开发
stm32
嵌入式硬件
[AG32VF407]国产MCU+
FPGA
Verilog编写控制2路gpio输出不同频率方波实验
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog编写控制2路gpio输出不同频率方波实验实验过程根据原理图,选择两个pin脚作为输出修改VE文件,clk选择PIN_OSC,使用内部晶振8Mhz
LitchiCheng
·
2024-01-31 07:51
fpga
fpga开发
单片机
嵌入式硬件
GD32F30x SPI转CAN 从机实现
通信不同于串口等全双工通信,主机在发送数据的同时也能得到从机传送的数据,所以SPI通信是同步的,从机要想发送数据给主机,必须等主机主动发送时钟来读取;所以主机要想读取从机的数据必须发送2帧数据才能读取到想要的结果(不同与
FPGA
kensey
·
2024-01-31 07:18
fpga开发
呼吸灯--
FPGA
目录1.breath_led.v2.tb_breath_led.v呼吸灯就是从完全熄灭到完全点亮,再从完全点亮到完全熄灭。具体就是通过控制PWM的占空比控制亮灭程度。绘制PWM波的步骤就是,首先灯是在第一个时钟周期保持高电平熄灭状态,在第二个时钟周期保持1/10个时钟周期的低电平,其余都是高电平。在第3个时钟周期保持2/10的低电平,剩余都是高电平,依次绘制下去直到第11个时钟周期在一个周期内都是
sendmeasong_ying
·
2024-01-31 07:47
FPGA
fpga开发
FPGA
芯片的可重构技术
FPGA
可重构技术就是通过上位机控制在
FPGA
运行过程中加载不同的Bitstream文件,
FPGA
芯片根据文件内的不同逻辑将内部的资源全部或部分进行重新配置以达到多种功能任务动态切换的目标,从而提高了使用
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
重构
国内外
FPGA
主要厂商和其主要芯片
前言随着人工智能的普及,在落地过程中由于需要实时处理大批量的图片和视频数据,在硬件设计过程中,
fpga
都会作为硬件架构中的周转,所以近年来
fpga
工程师的需求越来越大,本文旨在归纳一下目前市场主流的
fpga
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
美丽的鄂尔多斯
秋天,天
高云
淡,
浩然_17d9
·
2024-01-31 05:39
FPGA
学习日志:Verilog仿真文件的写法
目录一、Verilog与仿真1.1Verilog的概念1.2仿真与仿真文件1.3仿真的重要性二、Verilog仿真文件的写法2.1搭建模块2.2标记模块名称2.3定义输入输出变量2.4初始化initial代码段2.5一些注意事项三、仿真文件编码实践-三八译码器3.1测试文件3.2仿真文件一、Verilog与仿真1.1Verilog的概念Verilog是一种硬件描述语言(HardwareDescri
长安er
·
2024-01-31 04:43
课程学习心得
fpga开发
学习
仿真文件
Verilog
HDL
EDA
彩云之南—之三
5月23日下午15:20分,飞机平稳地降落在丽江三义机场,天
高云
淡。临行前查看丽江的天气是晴转多云,15—25℃。气候与报道相符,提前预订的客栈,客栈派人来接机,但不
YL重新出发
·
2024-01-31 00:06
龙芯+RT-Thread+LVGL实战笔记(32)——计算器运算处理
寒假期间当然会不遗余力的继续更新本
系列教程
,希望得到更多朋友的关注和订阅,同时也简要声明几点:有些硬件模块笔者并没有,如LED点阵、压力传感模块、RFID模块等,因此这些模块的相关任务暂时无法给出经过验证的代码
南耿先生
·
2024-01-30 23:32
笔记
龙芯+RT-Thread+LVGL实战笔记(33)——计算器完整效果
寒假期间当然会不遗余力的继续更新本
系列教程
,希望得到更多朋友的关注和订阅,同时也简要声明几点:有些硬件模块笔者并没有,如LED点阵、压力传感模块、RFID模块等,因此这些模块的相关任务暂时无法给出经过验证的代码
南耿先生
·
2024-01-30 23:01
笔记
给大家推荐一款非常好用的双路FOC开发板(AuroraFOC)
作者:公众号
FPGA
之旅二.PCB介绍STM32F405RGT6主控两路FOC电机驱动,支持MR30和SH1.0两种接口,四路电流采样电路,两路SPI/IIC编码器接口USB接口CAN接口外部FL
FPGA之旅
·
2024-01-30 21:06
AuroraFOC
fpga开发
FOC
STM32
PCB
旋转编码器SIQ-02FVS3驱动(AuroraFOC)
开发环境STM32CubeMXHAL库Clion作者:
FPGA
之旅(ValentineHP)二.原理(图)介绍旋转编码器按键原理图如下,它有左旋转、右旋转和按下这三种状态。
FPGA之旅
·
2024-01-30 21:06
AuroraFOC
fpga开发
FOC
编码器
西江月|早春踏青(九)
图片发自App图片发自App图片发自App词/木叶山天
高云
过空苍,地阔风袅塞上。汀柳扑塘色鹅黄,满目春水山光。碧湖沉影明镜,清潭淡抹浓妆。岸桥横路草芬芳,遍地鸟语花香。2019年4月10日沈城
木叶山
·
2024-01-30 21:49
晨间日记
看上去五颜六色,馋死人(春天经常饿死人);夏天像大小伙子,热度高,精气旺,力(热)气日日长,蛇虫夜夜生,农忙双抢(结婚生子)手忙脚乱,累死人;秋天像精装汉子,人到中年,成熟了,沉淀了,五谷丰登,六畜兴旺,天
高云
淡
备恋_7c73
·
2024-01-30 21:19
嵌牛6
姓名李泽浩学号21181214372学院广州研究院转载自https://blog.csdn.net/
FPGA
Designer/article/details/88775286【嵌牛导读】本文是TCP发送
李泽浩
·
2024-01-30 20:39
2018-09-08
罗书萍焦点网络四期周口坚持分享第550天2018.09.08周六天
高云
淡,秋高气爽,早上送孩子感觉到天气的凉爽,时间过得好快,看到儿子的变化,看到自己的转变,内心越来越有信心,看到了希望,增强了幸福感。
L次第花开
·
2024-01-30 19:29
天凉好个秋
喜欢那风起时,蝶儿般飞舞的落叶,花落时那残留的暗暗幽香.......这样的季节,陪家人到郊外走走,享受一份宁静悠闲,感受一下天
高云
淡,也别有一番味道。北方的秋天,自然景观最明显的变化就在树木上面了。
洋木说
·
2024-01-30 16:29
sharding-jdbc5
系列教程
(一)springboot配置shardingjdbc+mybatis-plus+druid+dynamic-datasource
系列文章目录文章目录系列文章目录前言一、shardingjdbcApacheShardingSphere是一套开源的分布式数据库解决方案组成的生态圈,它由JDBC、Proxy和Sidecar(规划中)这3款既能够独立部署,又支持混合部署配合使用的产品组成。它们均提供标准化的数据水平扩展、分布式事务和分布式治理等功能,可适用于如Java同构、异构语言、云原生等各种多样化的应用场景。ApacheSha
爱音乐的程序猿
·
2024-01-30 15:58
springboot
mysql
java
spring
boot
java
shardingjdbc
分库分表
mysql
【INTEL(ALTERA)】为什么 niosv-download 实用程序无法下载 NiosV 处理器应用程序 ELF 文件
说明当您执行以下任务时,英特尔®Quartus®PrimeProEdition软件版本21.3和21.4中会显示以下错误消息:使用niosv-download实用程序将Nios®V处理器应用程序ELF文件下载到英特尔®
FPGA
s
神仙约架
·
2024-01-30 15:44
INTEL(ALTERA)
FPGA
fpga开发
Nios
NiosV
Quartus
【INTEL(ALTERA)】JESD204C
FPGA
IP绑定硬件设计在连接过程中有时会失败
说明由于英特尔®Quartus®PrimeProEdition软件版本21.4中存在问题,您可能会看到JESD204C英特尔®
FPGA
IP绑定硬件设计有时会在启动时无法链接。
神仙约架
·
2024-01-30 15:44
INTEL(ALTERA)
FPGA
fpga开发
JESD204C
Quartus
[视频处理]关于视频处理的多画面样式
后续补充文章【图像处理】使用
FPGA
实现视频多画面的方案多画面样式
神仙约架
·
2024-01-30 15:43
图像处理
多画面
多画
视频处理
画面拼接
视频拼接
【INTEL(ALTERA)】为什么 F-tile Serial Lite IV
FPGA
IP 设计示例会失败
说明由于IntelAgilex®7
FPGA
I系列收发器-SoC开发套件的时钟控制器GUI存在问题,当您需要配置芯片Si5332的OUT1时钟频率时,您可能会发现F-tileSerialLiteIV英特尔
神仙约架
·
2024-01-30 15:07
INTEL(ALTERA)
FPGA
fpga开发
Ftile
Si5332
现代数字信号处理介绍
实现验证方式有DSP,
FPGA
,以及PC端matlab仿真,python仿真方法加我微信hezkz17,可申请加入数字音频系统研究开发交流答疑群。
周南音频科技教育学院(AI湖湘学派)
·
2024-01-30 12:22
音频算法设计研究开发
音频
算法
03 Verilog HDL 语法
VerilogHDL可以在较短的时间内学习和掌握,目前已经在
FPGA
开发/IC设计领域占据绝对的领导地位。VerilogHDL的基本语法Verilog的逻辑值逻辑电路中有四种值,
lf282481431
·
2024-01-30 12:41
FPGA开发入门
fpga开发
2024 IC
FPGA
岗位 校招面试记录
本人的话,研究生期间所做的项目都是跟
FPGA
相关,并未参与ASIC芯片设计相关的项目。HR面试不记录在内,只记录跟技术面沾边的一些问题。联发科技实习一面岗位:I
在路上-正出发
·
2024-01-30 11:04
我的面试记录
面试
经验分享
程序人生
华为海思
联发科
1024程序员节
新思科技
家乡的柿子红了(日更175天)
秋天,天
高云
淡,大地空旷,山坡上的柿子树,直直挺立着,树干又高又大,叶子在秋风里轻轻摇动着手掌,一个个黄色的、红色的柿子露了出来,它们让路过的行人眼睛一亮。在我的家乡,柿子树是比较寻常的树种。
70后退伍兵
·
2024-01-30 09:03
STM32与
FPGA
实现以太网功能--ping
②
FPGA
与88E6320的另一个RMII接口连接,使用UDP实现业务数据传输。③stm32与
FPGA
中MAC地址不同,但是IP使用相同结果:1、在局域网点对点通信正常。
weixin_41719055
·
2024-01-30 09:37
fpga开发
stm32
天
高云
淡,秋风送爽
立秋,是二十四节气中的第13个节气,是干支历未月的结束以及申月的起始,时间在农历七月初一前后(阳历8月7—9日)。《月令七十二候集解》记载:“秋,揪也,物于此而揪敛也”。对中国人来说,立秋的重要性在于:它不仅是中国最早的节气之一,而且还是秋天的第一个节气,标志着秋天的正式开始。立秋气候“秋”就是指暑去凉来,秋季是天气由热转凉,再由凉转寒的过渡性季节。立秋后有“秋老虎”的余威,虽然一时暑气难消,但是
枕梦vivian
·
2024-01-30 09:07
新手如何学习学嵌入式开发?
这个问题相信是困扰所有嵌入式初学者的难题,下面的内容是嵌入式学习必学的:C语言;C++;操作系统;计算机组成原理;linux编程;51单片机;arm;硬件编程语言(
FPGA
);模拟电路&数字电路。
华清远见成都中心
·
2024-01-30 08:56
学霸笔记
学习
嵌入式开发需要学mysql吗_学习嵌入式开发需要学习哪些课程?如何学习?
所学习的内容会有所区别,但是无论是哪个方向,学习嵌入式开发的必学课程有:一:嵌入式开发的必学课程1、C语言2、C++3、操作系统4、计算机组成原理5、linux编程6、51单片机7、arm8、硬件编程语言(
FPGA
jimwalk2014
·
2024-01-30 08:55
嵌入式开发需要学mysql吗
FPGA
学习之嵌入式硬件系统(SOPC)概述(软硬件设计)
FPGA
学习之嵌入式硬件系统(SOPC)概述(软硬件设计)首先我们知道
FPGA
可以实现充当完整微处理器的逻辑,并且提供许多灵活性选项。下图体现出
FPGA
器件为何是现场可编辑门阵列器件。
硬件嘟嘟嘟
·
2024-01-30 08:53
FPGA
fpga
verilog
嵌入式
经验分享
应届生把
FPGA
学到什么程度可以找工作?
在
FPGA
(Field-ProgrammableGateArray)领域找到工作通常需要一定的基础知识和专业技能。那应届生把
FPGA
学到什么程度可以找工作?
宸极FPGA_IC
·
2024-01-30 08:13
fpga开发
fpga
硬件工程
对嵌入式
FPGA
的详解
嵌入式
FPGA
(e
FPGA
)是指将一个或多个
FPGA
以IP的形式嵌入ASIC,ASSP或SoC等芯片中。换句话说,eFPG
C123001
·
2024-01-30 08:42
免费领
各种资源
学习
学习嵌入式
linux
网络编程
代码
项目解析
专家讲解
学
fpga
和还是嵌入式?
2、
FPGA
:它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物,是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克
宸极FPGA_IC
·
2024-01-30 08:40
fpga开发
fpga
filenet市值将在2023年超过比特币,区块链有ipfs会更好
从2008年比特币诞生之初开始,数字货币的“挖矿”经历了五个时代:CPU挖矿,GPU挖矿,
FPGA
挖矿,ASIC挖矿,大规模集群挖矿。
区小楼
·
2024-01-30 07:35
上一页
8
9
10
11
12
13
14
15
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他