E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA技术馆
vivado 调试设计
调试设计概述
FPGA
设计的调试是一个多步骤的迭代过程。
cckkppll
·
2024-01-19 22:42
fpga开发
基于
FPGA
的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1双边滤波数学模型4.2双边滤波的特性4.3
FPGA
实现架构5.算法完整程序工程1.算法运行效果图预览将
FPGA
数据导入到
简简单单做算法
·
2024-01-19 20:54
Verilog算法开发
#
图像算法
fpga开发
图像双边滤波
verilog
AI 内容分享(七):加速计算,为何会成为 AI 时代的计算力“新宠”
目录什么是加速计算加速计算解决方案硬件GPU应用型专用集成电路ASIC现场可编程逻辑门阵列
FPGA
软件CUDAOpenCL网络加速计算应用场景生成式AI加快训练时间处理大型数据集创建复杂模型实时功能高效的计算梯度
之乎者也·
·
2024-01-19 17:51
AI(人工智能)
内容分享
人工智能
FPGA
按钮消抖实验
本章利用
FPGA
内部来设计消抖,即采取软件消抖。按键的机械特性,决定着按键的抖动时间,一般抖动时间在5ms~10ms。消抖,也意味着,每次在按键闭合或松开期间,跳过
QYH2023
·
2024-01-19 13:56
fpga开发
FPGA
引脚物理电平(内部资源,Select IO)-认知2
引脚电平TheSelectIOpinscanbeconfiguredtovariousI/Ostandards,bothsingle-endedanddifferential.•Single-endedI/Ostandards(e.g.,LVCMOS,LVTTL,HSTL,PCI,andSSTL)•DifferentialI/Ostandards(e.g.,LVDS,Mini_LVDS,RSDS,
Kent Gu
·
2024-01-19 13:25
FPGA
fpga开发
FPGA
物理引脚,原理(Pacakge and pinout)-认知3
画
FPGA
芯片引脚封装图(原理),第一是参考开发板(根据一下描述了解总览),第二是研究Datasheet.ASCIIPinoutFileZynq-7000AllProgrammableSoCPackagingandPinout
Kent Gu
·
2024-01-19 13:25
FPGA
fpga开发
FPGA
多路分频器实验
1概述在
FPGA
中,时钟分频是经常用到的。本节课讲解2分频、3分频、4分频和8分频的Verilog实现并且学习generate语法功能的应。
QYH2023
·
2024-01-19 13:22
fpga开发
FPGA
时序分析与时序约束(Vivado)
FPGA
时序分析与时序约束(Vivado)(1)内部资源(2)传输模型分析(寄存器到寄存器)(3)时序约束操作1约束主时钟2约束衍生时钟3设置时钟组(4)查看报告(1)内部资源后缀L的这个单元中,会生成锁存器查看布线定位线路
云影点灯大师
·
2024-01-19 13:40
FPGA
fpga开发
时序分析与约束
编程判断输入一个文件是否为可执行文件_【正点原子
FPGA
连载】第三章Linux C编程入门-领航者ZYNQ之linux开发指南...
&id=6061601087613)全套实验源码+手册+视频下载地址:http://www.openedv.com/docs/boards/
fpga
/zdyz_linhanz.html4)对正点原子
FPGA
weixin_39976153
·
2024-01-19 02:33
《RV
fpga
:理解计算机体系结构》3.0 版本更新上线
《RV
fpga
:理解计算机体系结构》3.0版本更新上线,扫码进入官网注册申请获取。
Imagination官方博客
·
2024-01-19 00:27
南京观海微电子----Verilog流水线设计——Pipeline
1.前言在工程师实际开发过程中,可能会经常遇到这样的需求:数据从数据源端不断地持续输入
FPGA
,
FPGA
需要对数据进行处理,最后将处理好的数据输出至客户端。在数据处理过程中,可能需要一系列的处理步骤。
9亿少女的噩梦
·
2024-01-18 22:33
观海微电子
显示驱动IC
fpga开发
Altium Designer简介以及下载安装
一、AltiumDesigner简介AltiumDesigner是一款功能强大的电子设计自动化(EDA)软件,用于设计和开发PrintedCircuitBoard(PCB)和
FPGA
(Field-ProgrammableGateArray
@daiwei
·
2024-01-18 21:45
物联网
pcb工艺
基于Xilinx的Kintex-7系列XC7K325T的硬件加速卡
产品型号:B-PCIE-K7F5XILINX的Kintex-7系列
FPGA
处理器B-PCIE-K7F5是一款基于PCIExpress总线架构的高性能
FPGA
算法加速卡,该板卡采用Xilinx的高性能28nm7
打怪升级ing
·
2024-01-18 21:07
FPGA
Xilinx
Kintex-7系列
XC7K325T
硬件加速卡
光纤数据转发卡学习资料保存:基于Xilinx Kintex-7 XC7K325T 的FMC/千兆以太网/SATA/四路光纤数据转发卡
基于XilinxKintex-7XC7K325T的FMC/千兆以太网/SATA/四路光纤数据转发卡一.板卡概述本板卡基于Xilinx公司的
FPGA
XC7K325T-2FFG900芯片,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
四路光纤数据转发卡
光纤数据转发卡
软件无线电处理平台
图形图像硬件加速器
XC7K325T板卡
基于Xilinx Kintex-7
FPGA
K7 XC7K325T PCIeX8 四路光纤卡 光纤PCIe卡
基于XilinxKintex-7
FPGA
K7XC7K325TPCIeX8四路光纤卡一、板卡概述板卡主芯片采用Xilinx公司的XC7K325T-2FFG900
FPGA
,pin_to_pin兼容
FPGA
XC7K410T
hexiaoyan827
·
2024-01-18 21:35
2019
光纤PCIe卡
XC7K325T光纤卡
XC7K325T软件无线电
PCIe卡
基于Xilinx Kintex-7
FPGA
K7 XC7K325T PCIeX8 四路光纤卡226
基于XilinxKintex-7
FPGA
K7XC7K325TPCIeX8四路光纤卡正在上传…重新上传取消一、板卡概述板卡主芯片采用Xilinx公司的XC7K325T-2FFG900
FPGA
,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
软件无线电处理平台
图形图像硬件加速器
Net
FPGA
万兆网络
四路光纤卡
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(一)
引言:从本文开始,我们介绍下项目中设计的并行LVDS高速DAC接口设计,包括DAC与
FPGA
硬件接口设计、软件设计等。
FPGA技术实战
·
2024-01-18 21:34
FPGA外设接口设计
Xinx
FPGA硬件设计
笔记
fpga开发
硬件设计
DAC
提高Xilinx
FPGA
Flash下载速度
最近在编写完
FPGA
逻辑,成功生成.bin文件后,可以通过Vivado软件进行设置,提高烧写速度。操作如下:(1)布局布线完成后,点击OpenImplementation。
FPGA技术实战
·
2024-01-18 21:04
Xinx
FPGA硬件设计
Vivado
fpga开发
硬件设计
FPGA
Xilinx
FPGA
DDR3设计(三)DDR3 IP核详解及读写测试
01.DDR3IP核概述7系列
FPGA
DDR接口解决方案如图1所示。
FPGA技术实战
·
2024-01-18 21:04
fpga开发
tcp/ip
网络协议
SOM-TLK7是一款基于Xilinx Kintex-7系列
FPGA
自主研发的核心板
核心板简介基于XilinxKintex-7系列
FPGA
处理器;
FPGA
芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,NORFLASH256Mbit,DDR3512M
Tronlong创龙
·
2024-01-18 21:34
Xilinx
Kintex-7
Xilinx
Kintex-7
FPGA
创龙基于Xilinx Kintex-7系列高性价比
FPGA
开发板SFP+接口
处理器XilinxKintex-7系列
FPGA
处理器,芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,高达326K逻辑单元,840个DSPSlice,硬件如下图
Tronlong_
·
2024-01-18 21:34
产品说明
关于7系列
FPGA
LVDS和LVDS_25 I/O Bank兼容问题
说明:我们在设计外设和Xilinx7系列
FPGA
互联时,经常会用到LVDS接口。如何正确的保证器件之间的互联呢?本博文整理了Xilinx官方相关技术问答,希望能给开发者一些指导。
FPGA技术实战
·
2024-01-18 21:34
FPGA
LVDS
兼容
差分信号
明德扬
FPGA
开发板XILINX-K7核心板Kintex7 XC7K325 410T工业级
MP5650核心板采用XILINX公司Kintex-7系列的XC7K325T-2FFG900I/XC7K410T-2FFG900I作为主控制器,核心板采用4个0.5mm间距120Pin镀金连接器与母板连接,核心板四个脚放置了4个3.5mm固定孔,此孔可以与底板通过螺丝紧固,确保了在强烈震动的环境下稳定运行。这款MP5650核心板能够方便用户对核心板的二次开发利用。核心板使用XILINX的KINTE
MDYFPGA
·
2024-01-18 21:03
FPGA
K7核心板
K7325T
fpga开发
开发板
FPGA
K7325T
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(二)
本篇我们重点介绍下项目中
FPGA
与AD9129互联的原理图设计,包括LVDSIO接口设计、时钟电路以、供电设计以及PCB设计。
FPGA技术实战
·
2024-01-18 21:03
Xinx
FPGA硬件设计
FPGA外设接口设计
笔记
fpga开发
硬件设计
AD9129
FPGA
之 寄存器、触发器、锁存器
每个slice有8个存储元素,每个存储元素如下图所示:其中四个为DFF/LATCH,可以配置为边沿触发D型触发器或电平敏感锁存器输入上图。D输入可以通过AFFMUX,BFFMUX,CFFMUX或DFFMUX的LUT输出直接驱动,也可以通过AX,BX,CX或DX输入绕过函数发生器的BYPASSslice输入直接驱动。当配置为锁存器时,当CLK为低电平时,锁存器是透明的。另外四个为仅为DFF,它们只能
行者..................
·
2024-01-18 16:23
FPGA
fpga开发
FPGA
的电路结构概述
文章目录1.引言2.
FPGA
的一般结构2.1概要2.2
FPGA
三部分构成间的关系:3.小结1.引言结构决定原理。原理未必决定结构。理解
FPGA
结构,进而能阐明其工作原理很有必要。
中年阿甘
·
2024-01-18 13:48
我的FPGA学习
fpga开发
【LabVIEW
FPGA
入门】
FPGA
中的数学运算
数值控件选板上的大部分数学函数都支持整数或定点数据类型,但是需要请注意,避免使用乘法、除法、倒数、平方根等函数,此类函数比较占用
FPGA
资源,且如果使用的是定点数据或单精度浮点数据仅适用于
FPGA
终端。
東方神山
·
2024-01-18 08:16
FPGA】
labview
LabVIEW
FPGA
分享三篇早期的
FPGA
布局布线论文
1.PathFinder:一种基于协商和性能驱动的
FPGA
布线器LarryMCMURCHIE,CarlEBELING.PathFinder:ANegotiation-BasedPerformance-DrivenRouterfor
FPGA
s
中年阿甘
·
2024-01-18 08:10
fpga开发
EDA
强化学习
【INTEL(ALTERA)】F-Tile 25G 以太网
FPGA
IP RX MAC IP 报告 FCS 错误?
说明当接收来自链路伙伴的外部流量时,F-Tile25G以太网英特尔®
FPGA
IPRXMACIP使用恢复时钟(o_clk_rec_div64)计时,观察到FCS错误,并且恢复的时钟可能超过ppm差异。
神仙约架
·
2024-01-18 08:07
INTEL(ALTERA)
FPGA
fpga开发
F-Tile
K001 ENCP视频编码芯片
K001ENCP是一款面向
FPGA
平台的极低代价,极高性能,中下质量的编码器。
fantasy_arch
·
2024-01-18 06:42
音视频
SFP/SFP+/QSFP/QSFP+光模块和GTP/GTX/GTH/GTZ/GTY/GTM高速收发器
GTZ/GTY/GTM高速收发器SFP/SFP+/QSFP/QSFP+光模块概述SFPSFP+QSFPQSFP+关键参数说明GTP/GTX/GTH/GTZ/GTY/GTM高速收发器区别XILINX7系列
FPGA
一只嵌入式爱好者
·
2024-01-18 01:18
fpga开发
光模块
高速收发器
fpga
供电电压偏低会怎样_[走近
FPGA
]之开发板介绍篇
开发板概述在走近
FPGA
预告篇中,我们已经提到了系列文章使用的开发平台,硬木课堂XilinxArtix7
FPGA
板,如下图所示。
weixin_39758696
·
2024-01-17 22:23
fpga供电电压偏低会怎样
fpga原理和结构
pdf
fpga摄像头模块
ucenter接口开发手册
开发板
集成下载器
jtag
基于
FPGA
&WS2812B的贪吃蛇方案设计(含源码)
第1章基于
FPGA
&WS2812B的贪吃蛇方案设计1.2贪吃蛇游戏系统的功能需求分析为了更好的实现我们的贪吃蛇游戏系统,我们需要对项目进行功能分析,利于我们对整个系统的分析、架构。
混子王江江
·
2024-01-17 19:14
FPGA
fpga开发
Intel
FPGA
开发工具 Quartus/ModelSim 20.1.1 安装
官网下载地址:DownloadCenterfor
FPGA
s官网下载需要注册账号,这里也把下图中的所有文件都放到百度网盘。
睡觉学习三餐
·
2024-01-17 18:46
【
FPGA
/verilog -入门学习17】vivado 实现串口自发自收程序
1,需求PC使用串口助手给
FPGA
板发送9600波特率的数据,
FPGA
板接收到数据后,回复同样的数据给PC2,需求分析按模块可以划分为:rx接收模块,将输入的8位并行rx数据转换成[7:0]rx_data
王者时代
·
2024-01-17 10:31
verilog
&FPGA
fpga开发
SDRAM小项目——命令解析模块
简单介绍:在
FPGA
中实现命令解析模块,命令解析模块的用来把pc端传入
FPGA
中的数据分解为所需要的数据和触发命令,虽然代码不多,但是却十分重要。
小天才dhsb
·
2024-01-17 10:28
fpga开发
【LabVIEW
FPGA
入门】使用数字IO卡实现计数器输入功能
方法1:1.首先需要用一个数字IO的输入
FPGA
端口,并将其拖入程序框图中,同时创建一个循环。2.如果想要在循环中实现累加功能,就可以使用移位寄存器。
東方神山
·
2024-01-17 09:56
FPGA】
labview
LabVIEW
FPGA
【INTEL(ALTERA)】错误 (14566): 由于与现有约束 (1 HSSI_Z1578A_CLUSTER) 冲突,拟合器无法放置 0 个外围组件。
说明由于英特尔®Quartus®Prime专业版软件23.2版本存在问题,针对IntelAgilex®7AGI041设备时,使用面向PCIExpress*的R-TileAvalon®Streaming英特尔®
FPGA
IP
神仙约架
·
2024-01-17 03:27
INTEL(ALTERA)
FPGA
fpga开发
基于Mcrosemi M2S090T
FPGA
的 imx991 SWIR的SLVS解码(一)
目录一、平台介绍二、器件的简介1、imx991SWIRImageSensor2、M2S090T三、工程1、imx991寄存器配置一、平台介绍工程开发平台:LiberoVersion:20231.0.6Release:v2023.1文本编辑器:Sublimetext3二、器件的简介1、imx991SWIRImageSensorDescription:TheIMX991-AABA-Cisadiagon
江鸟的坚持
·
2024-01-17 02:16
Microsemi
SLVS
FPGA
fpga开发
Microsemi
FPGA开发
Sony
相机
FPGA
原理图细节--画引脚
BGA引脚表示1.1
FPGA
此引脚要正确和清晰,会在“PackagePin”中用到次物理接口1.2,MCU只用管对应的GPIO逻辑接口就可以了标识Bank电平标识出对应Bank的电平,在电路设计中可以清晰的知道对应的脚位输出电平
Kent Gu
·
2024-01-17 01:15
FPGA
fpga开发
单片机
嵌入式硬件
FPGA
(主机)STM32(从机)SPI通信(HAL库实现)
FPGA
作主机,传输ADC的数据STM32F4作从机。
花椒且喵酱
·
2024-01-16 23:28
FPGA
单片机
stm32
fpga
spi
FPGA
四选一的多路选择器(用三元运算符?:解决)
在
FPGA
设计中,这种条件运算符通常用于逻辑电路的组合和时序逻辑设计。通过使用条件运算符,可以根据不同
我来挖坑啦
·
2024-01-16 22:52
fpga开发
FPGA
移位运算与乘法
项目经验:在
FPGA
中实现乘法器确实需要消耗一定的资源。这包括
我来挖坑啦
·
2024-01-16 22:16
fpga开发
【
FPGA
& Modsim】 抢答器设计
实验题目:抢答器设计实验目的:掌握应用数字逻辑设计集成开发环境进行抢答器设计的方法;掌握时序逻辑电路设计的过程。实验内容:1、设计支持3名参赛者的抢答器,并具有主持人控制的复位功能;2、当一名参赛者按下抢答键时,对应的LED灯亮起,屏蔽其他选手;3、分析实验结果,验证电路的功能是否符合设计要求。实验步骤:1、在数字逻辑集成开发环境中新建一个抢答器工程;2、编写VerilogHDL源程序;3、编译和
去追远风
·
2024-01-16 18:09
FPGA学习记录
fpga开发
Fpga
开发笔记(二):高云
FPGA
发开发软件Gowin和高云
fpga
基本开发过程
article/details/135620590红胖子网络科技博文大全:开发技术集合(包含Qt实用技术、树莓派、三维、OpenCV、OpenGL、ffmpeg、OSG、单片机、软硬结合等等)持续更新中…
FPGA
长沙红胖子Qt软件开发
·
2024-01-16 13:17
fpga开发
fpga开发
fpga开发过程
fpga点亮led
【XILINX】Vivado 生成msc文件出现[Writecfgmem 68-4] Bitstream at address 0x00000000 has size 84989156 bytes
Bitstreamataddress0x00000000hassize84989156byteswhichcannotfitinmemoryofsize8388608bytes.MCS和Bit文件BIT-->JTAG-->
FPGA
神仙约架
·
2024-01-16 12:10
xilinx
fpga开发
mcs
【INTEL(ALTERA)】Quartus无法为 F-Tile PMA/FEC Direct PHY 英特尔®
FPGA
IP启用锁定至参考 (LTR) 模式在,怎么办
说明由于英特尔®Quartus®PrimeProEdition软件23.1及更早版本存在问题,无法为F-TilePMA/FECDirectPHY英特尔®
FPGA
IP启用锁定至参考(LTR)模式。
神仙约架
·
2024-01-16 12:40
INTEL(ALTERA)
FPGA
fpga开发
F-Tile
PMA
【
FPGA
& Modsim】数字频率计
moduleflag(clk,rst_n,cnt);inputclk;inputrst_n;output[2:0]cnt;reg[31:0]count;reg[2:0]cnt;always@(posedgeclkornegedgerst_n)beginif(~rst_n)begincount=32'd24999)begincnt=3'd6)begincnt==1'b1)beginbcd_valid
去追远风
·
2024-01-16 12:10
FPGA学习记录
fpga开发
【INTEL(ALTERA)】错误 (19021):相同的文件名 xx 用于不同的 IP 文件。同一个名称不能用于多个 IP 文件。
说明由于在英特尔®Quartus®PrimeProEdition软件版本22.3上运行CVP设计时出现问题,使用IP升级工具自动更新复位释放英特尔®
FPGA
IP可能会导致同一IP的.qip和.ip文件包含在英特尔
神仙约架
·
2024-01-16 12:36
INTEL(ALTERA)
FPGA
fpga开发
Zynq7020 使用 Video Processing Subsystem 实现图像缩放
1、前言没玩过图像缩放都不好意思说自己玩儿过
FPGA
,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。
攻城狮Wayne
·
2024-01-16 12:17
fpga开发
上一页
7
8
9
10
11
12
13
14
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他