E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
HDL——FPGA
卷积神经网络加速器设计与优化实验(一)
卷积神经网络加速器设计与优化实验(一)一.前言二.实验介绍三.神经网络进程与介绍四.
FPGA
与高层次综合4.1什么是
FPGA
4.2什么是高层次综合?
雪中奇侠
·
2023-08-30 13:24
深度学习
nvdla
FPGA
cnn
深度学习
人工智能
FPGA
VR摄像机-拍摄和拼接立体 360 度视频
本文介绍的是
FPGA
VR相机的第二个版本,第一个版本是下面这样:第一版地址:❝https://hackaday.io/project/26974-vr-camera-
fpga
-stereoscopic-
碎碎思
·
2023-08-30 12:12
fpga开发
vr
音视频
<AMBA总线篇> AXI总线协议介绍
对于学习Xilinx
FPGA
(ZYNQ)而言,官方提供的很多IP核都有使用AXI总线,用于AR
杰克拉力船长
·
2023-08-30 10:25
FPGA
fpga开发
嵌入式硬件
#systemverilog# 之 event region 和 timeslot 仿真调度(六)疑惑寄存器采样吗
一象征性啰嗦想必大家在刚开始尝试写VeriligHDL代码的时候,都是参考一些列参考代码,有些来自于参考书,有些来自于网上大牛的笔记,甚至有写来自于某宝
FPGA
开发板的授权代码。
那么菜
·
2023-08-30 10:54
SystemVerilog
语言编程
systemverilog
仿真调度
ORCAD创建Heterogeneous类型元器件
Heterogeneous类型器件由多个Part组成,但是每一个Part的组成部分不一样,多数用于比较复杂的IC类型器件,如
FPGA
等,对IC属性进行分块设计,方便后期原理图的设计,在创建的时候,每一个
YOYO--小天
·
2023-08-30 05:14
Allegro学习教程
嵌入式硬件
Eclipse错误提示: Symbol ‘xxxx‘ could not be resolved
问题现象:调试
FPGA
时,如果在qsys中增加新的内容,到nios中编译的时候就会提示找不到宏定义。
南山维拉
·
2023-08-29 15:37
Quartus
eclipse
java
ide
图像处理 信号处理板 设计原理图:367-基于zynq XC7Z100 FMC接口通用计算平台
zynqXC7Z100FMC接口通用计算平台一、板卡概述板卡由SoCXC7Z100-2FFG900I芯片来完成卡主控及数字信号处理,XC7Z100内部集成了两个ARMCortex-A9核和一个kintex7的
FPGA
hexiaoyan827
·
2023-08-29 09:12
信号处理
信号处理板
模拟嵌入式边缘计算
图形图像跟踪处理
软件无线电处理
[
FPGA
IP系列] BRAM IP参数配置与使用示例
FPGA
开发中使用频率非常高的两个IP就是FIFO和BRAM,上一篇文章中已经详细介绍了VivadoFIFOIP,今天我们来聊一聊BRAMIP。
FPGA狂飙
·
2023-08-29 08:27
FPGA
IP
fpga开发
bram
Vivado
FPGA
xilinx
基于Xilinx artix 7的
FPGA
高级应用(二):千兆以太网通信(原理篇)
本项目是基于XilinxArtix7XC7A35T芯片以太网芯片选用的是RTL8211EGPHY芯片MAC和PHY接口标准是GMII开发工具是vivado2018.3
FPGA
高级应用(二)千兆以太网通信
电磁场与无线技术
·
2023-08-29 05:41
FPGA入门
数字电子技术
通信网络
fpga
以太网
局域网
网络
开发工具
E1--千兆以太网接口测试应用2022-09-07
本文将阐述
FPGA
与PC如何实现点对点通信,在“概述”小节讨论三个问题,第一,数据交互的双方都是
FPGA
(或PC)里面的谁(具体指哪一个协议)?
晓晓暮雨潇潇
·
2023-08-29 05:41
FPGA积累——基础篇
fpga开发
千兆网
eth
HLS 后端示例
|ApacheTVM中文站TVM支持带有SDAccel的Xilinx
FPGA
板,接下来介绍如何将TVM部署到AWSF1
FPGA
实例。
HyperAI超神经
·
2023-08-28 20:20
TVM
人工智能
TVM
AI
编译器
机器学习
学习
FPGA
之二:云端加速
一方面,传统
FPGA
厂商,也就是Intel和赛灵思一直在大力发展
FPGA
作为硬件加速器,用于加速数据的计算和传输。另一
tiger119
·
2023-08-28 19:41
读书笔记
芯片
FPGA
芯片
学习笔记
HLS 后端示例
|ApacheTVM中文站TVM支持带有SDAccel的Xilinx
FPGA
板,接下来介绍如何将TVM部署到AWSF1
FPGA
实例。
·
2023-08-28 18:50
机器学习人工智能深度学习
基于飞腾芯片的设计与调试入门指导
FPGA
大家都知道,可以通过Verilog或者VHDL等硬件编程语言实现硬件功能。比如,我要实现一个SPI控制8个LED灯的功能,可能从市面上找这种功能的芯片是没有
乌拉大喵喵
·
2023-08-28 09:23
飞腾
飞腾
自主可控
D2000
FT-2000/4
飞腾主板
FPGA
GTX全网最细讲解,aurora 8b/10b协议,OV5640板对板视频传输,提供2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、GTX全网最细解读GTX基本结构GTX发送和接收处理流程GTX的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择OV5640摄像头配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、第1套vivado工程详解6、第2组vivado工程详解7、上板调试验证光
9527华安
·
2023-08-28 09:48
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
OV5640
【
FPGA
零基础学习之旅#11】数码管动态扫描
欢迎来到
FPGA
专栏~数码管动态扫描☆*o(≧▽≦)o*☆嗨~我是小夏与酒✨博客主页:小夏与酒的博客该系列文章专栏:
FPGA
学习之旅文章作者技术和水平有限,如果文中出现错误,希望大家能指正欢迎大家关注!
小夏与酒
·
2023-08-28 07:04
FPGA学习之旅
fpga开发
学习
Verilog
HDL
数码管动态扫描
AV4
Spirit_V2
电子科技大学现代电子信息系统综合实验课程设计代码(单片机+频率计)1
简介:年级:大四课程性质:必修期末考核:开卷,现场编程,很难拿高分,两个题,一个单品机(个人认为简单一些),一个
FPGA
,博主完成了单品机的题,大部分人只能完成一个其他:不同老师课程内容,给分情况不同。
patrickpdx
·
2023-08-28 06:51
其他
经验分享
HLS / Chisel 实现CORDIC算法计算三角函数(圆坐标系旋转模式)
CORDIC是只使用加法、减法、移位和查找表实现的简单算法,这种算法在
FPGA
中实现效率高,在硬件算法实现中经常用到。CORDICCR模式原理在这里,CORDIC算法从X轴正半轴开始,对应的角度为0度
AlwaysDayOne
·
2023-08-28 04:56
chisel
chisel
HLS
CORDIC
cordic
sin
【Vivado HLS学习之CORDIC算法的实现】
【VivadoHLS学习之CORDIC算法】先抛出一个问题:在
FPGA
上怎么实现三角函数sin,cos的计算?以sin为例,在计算机上实现sin函数可以用泰勒展开来近似。sin(x)≈x−x33!
Fyra-BH
·
2023-08-28 04:55
dsp算法
fpga开发
基于
FPGA
的FIR低通滤波器实现(附工程源码),matlab+vivado19.2+simulation
基于
FPGA
的FIR低通滤波器实现(附工程源码)文章目录基于
FPGA
的FIR低通滤波器实现(附工程源码)前言一、matlab设计FIR滤波器,生成正弦波1.设计FIR滤波器1.生成正弦波.coe二、vivado1
学习ing的青年
·
2023-08-27 20:06
fpga开发
matlab
开发语言
1-
FPGA
-USB3.0-FT601Q简单理论
1-
FPGA
-USB3.0-FT601Q简单理论前言USB3.0协议及引脚定义USB3.0StandA、USB3.0StandB、USB3.0MicroB原理图对比PCB封装对比实物对比FT601QFT601Q
会点灯的大力水手
·
2023-08-27 20:35
FPGA学习记录
fpga开发
PCB设计经验,不得不说的一些技巧,知识福利满满
不得不说的设计经验:1、如果设计的电路系统中包含
FPGA
器件,则在绘制原理图前必需使用QuartusII软件对管脚分配进行验证。
老E_d88b
·
2023-08-27 04:25
基于
FPGA
的Lorenz混沌系统verilog开发,含testbench和matlab辅助测试程序
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览将vivado的仿真结果导入到matlab显示三维混沌效果:2.算法运行软件版本vivado2019.2matlab2022a3.部分核心程序testbench如下所示:`timescale1ns/1ps////Company://Engineer:////CreateDate:
简简单单做算法
·
2023-08-26 16:47
Verilog算法开发
#
通信工程
fpga开发
Lorenz混沌
verilog
Cadence+硬件每日学习十个知识点(43)23.8.23 (
fpga
的资源,大电阻会影响上拉时间,cadence软件使用ibis模型转换成dml模型的仿真分析类型,MPU比MCU更复杂)
文章目录1.
fpga
的这些资源都是什么意思,解释一下?2.在DCDC芯片的PG引脚,需要上拉,这里上拉电阻选10K和100K,有什么区别?
阿格在努力
·
2023-08-26 15:43
硬件学习
fpga开发
学习
单片机
板卡设计+硬件每日学习十个知识点(44)23.8.24 (检测单元设计,接口部分设计,板卡电源输入设计,电源检测电路)
然后设计检测单元GD32的功能电路,包括温度监测、电压监测、电流监测、
FPGA
启动检
阿格在努力
·
2023-08-26 15:41
硬件学习
学习
嵌入式硬件
深入浅出AXI4协议(1)——概述
写在前面从这篇文章开始,我们将正式进入AXI4协议的学习,在xilinx系列的
FPGA
中,AXI4协议的使用是非常广泛的,很多的IP核都会支持AXI接口,而如果使用的是zynq系列,那AXI协议的学习更是重中之重
apple_ttt
·
2023-08-26 13:31
AMBA总线协议
fpga开发
fpga
arm
硬件架构
AXI
AMBA
G
FPGA
N 集成Flask 接口化改造
G
FPGA
N是一款腾讯开源的人脸高清修复模型,基于github上提供的demo,可以简单的集成Flask以实现功能接口化。G
FPGA
N的安装,Flask的安装请参见其他文章。
控场的朴哥
·
2023-08-26 11:28
Python
AI
flask
python
后端
AIGC
FPGA
——理解I2C
I2C总线是一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。简单的来说通信用的,两条线。一条时钟线,一条数据线。换句话说就是数据包将从主设备(处理器)传输到外围设备一样(再简单点像一条赛道,从起点跑到终点,你的人从起点传输到了终点)
樑衛東
·
2023-08-26 10:33
modelsim se 10.5安装教程
modelsimse10.5安装教程简介modelsim10.5是由mentorgraphics公司推出的一款具备强大的仿真性能与调试能力的
HDL
设计验证环境,也是唯一的单内核支持VHDL和Verilog
呓语煮酒
·
2023-08-26 08:23
Modelsim
Altera
Modelsim
FPGA
应用于图像处理
FPGA
应用于图像处理
FPGA
(Field-ProgrammableGateArray)直译过来就是现场可编程门阵列。
呓语煮酒
·
2023-08-26 08:52
FPGA
fpga开发
图像处理
人工智能
FPGA
实现10G万兆网TCP/IP 协议栈,纯VHDL代码编写,提供服务器和客户端2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的以太网方案3、该TCP/IP协议栈性能常规性能支持多节点
FPGA
资源占用少数据吞吐率高低延时性能4、TCP/IP协议栈代码详解代码架构用户接口代码模块级细讲顶层模块PACKET_PARSING
9527华安
·
2023-08-26 08:29
菜鸟FPGA
GT
高速接口
菜鸟FPGA以太网专题
fpga开发
tcp/ip
服务器
VHDL
客户端
FPGA
GTX全网最细讲解,aurora 8b/10b协议,OV5640摄像头视频传输,提供2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、GTX全网最细解读GTX基本结构GTX发送和接收处理流程GTX的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择OV5640摄像头配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、vivado工程1-->2路SFP传输6、vivado工程2-->1路SF
9527华安
·
2023-08-26 08:59
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
OV5640
FPGA
纯verilog手写HDMI发送IP 提供源码和技术支持
Xilinx原语和自己手写的代码实现了HDMI发送功能,纯verilog手写,有源码,也提供封装好的IP,你喜欢用例化的方式就用源码,你喜欢搭建BD工程就用IP,目前IP的适应器件为zynq,如果是用7系列
FPGA
9527华安
·
2023-08-26 08:29
菜鸟FPGA图像处理专题
fpga开发
HDMI
verilog
IP
FPGA
实现GTX视频传输,全网最细讲解,提供2套工程源码和技术支持
.GTX收发数据编解码讲解5.工程1介绍:OV5640转GTX6.工程2介绍:HDMI转GTX7.上板调试8.福利领取1.前言:没玩儿过GXP、GTX或者更高端的GTH、GTZ,都不好意思说自己玩儿过
FPGA
9527华安
·
2023-08-26 08:28
菜鸟FPGA
GT
高速接口
fpga开发
图像处理
GTX
GTP
高速总线
FPGA
采集IT6802视频HDMI输出,提供两套工程源码和技术支持
IT6802是宝岛台湾联阳半导体设计生产的HDMI接受芯片,数据手册有49页,编程手册79页,想要看懂并操作还是有难度的,所以直接上干货。开发板:Kintex7板子;开发环境:vivado2019.1;输入:IT6802解码的HDMI视频流;输出:HDMI;提供两套工程:第一套:IT6802采集后直接环出显示;第二套:IT6802采集后经DDR3缓存三帧后输出显示;芯片架构如下:视频接受处理流程如
9527华安
·
2023-08-26 08:58
菜鸟FPGA图像处理专题
fpga开发
图像处理
IT6802
图像缓存
HDMI
FPGA
GTX全网最细讲解,aurora 8b/10b协议,HDMI视频传输,提供2套工程源码和技术支持
目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、GTX全网最细解读GTX基本结构GTX发送和接收处理流程GTX的参考时钟GTX发送接口GTX接收接口GTXIP核调用和使用4、设计思路框架视频源选择IT6802解码芯片配置及采集动态彩条视频数据组包GTXaurora8b/10b数据对齐视频数据解包图像缓存视频输出5、vivado工程1-->2路SFP传输6、vivado工程2-->1路S
9527华安
·
2023-08-26 08:27
菜鸟FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
GTX
aurora
8b/10b
HDMI
高速接口
【接口时序】QSPI Flash的原理与QSPI时序的Verilog实现
软件平台与硬件平台软件平台:1、操作系统:Windows-8.12、开发套件:ISE14.73、仿真工具:ModelSim-10.4-SE4、Matlab版本:Matlab2014b/Matlab2016a硬件平台:1、
FPGA
うちは止水
·
2023-08-26 05:18
通信协议
SOPC之NIOS Ⅱ实现电机转速PID控制
通过
FPGA
开发板上的NIOSⅡ搭建电机控制的硬件平台,包括电机正反转、编码器的读取,再通过软件部分实现PID算法对电机速度进行控制,使其能够渐近设定的编码器目标值。
STATEABC
·
2023-08-26 04:35
一般人学不会的FPGA
fpga开发
嵌入式硬件
SOPC
NIOS
PID
SOPC之NIOS Ⅱ实现电机转速PID控制(调用中断函数)
通过
FPGA
开发板上的NIOSⅡ搭建电机控制的硬件平台,包括电机正反转、编码器的读取,再通过软件部分实现PID算法对电机速度进行控制,使其能够渐近设定的编码器目标值。
STATEABC
·
2023-08-26 04:35
一般人学不会的FPGA
fpga开发
嵌入式硬件
FPGA
SOPC
PID
NIOS
计数器简介以及
FPGA
实现
在
FPGA
开发中,一切与时间有关的设计都会用到计数器,所以学会设计计数器至关重要。
世界上的另一个我(ಥ_ಥ)
·
2023-08-26 02:01
开发语言
fpga开发
FPGA
刷题——计数器(简易秒表、可置位计数器、加减计数器)
继续牛客网刷题,这篇是计数器部分:目录简易秒表可置位计数器加减计数器计数器是非常基本的使用,没有计数器就无法处理时序。简易秒表这一题实现了秒和分的计数器,当秒计数器从1-60,分计数器+1,当分计数器=60,清零分计数器。用一段always就可以实现,代码如下:modulecount_module(inputclk,inputrst_n,outputreg[5:0]second,outputreg
朴实妲己
·
2023-08-26 02:01
fpga开发
FPGA
学习日志——计数器counter
计数器counter实验目标:每个时钟周期加一,在实验中采用50Mhz的时钟,即一秒钟计数50M-1个/或0.5s计数25M-1个。同时利用LED小灯在0.5s熄灭,后0.5s点亮。实验框图与波形图:实验代码modulecounter#(parameterCNT_MAX=25'd24_999_999)(inputwiresys_clk,inputwiresys_rst_n,outputregled
Chendy_00
·
2023-08-26 02:31
FPGA学习日志
fpga开发
学习
FPGA
学习篇之计数器
FPGA
学习篇之计数器文章目录
FPGA
学习篇之计数器前言一、普通计数器二、环形计数器三、扭环形计数器(约翰逊计数器)总结前言 在数字电路中计数是最基本的运算,计数器就是用来实现计数的电路。
IC小白'
·
2023-08-26 02:31
fpga开发
FPGA
计数器
时钟:50MHz(周期为20ns)计数值:2500*2(由0到2499)计数周期:20ns*5000=100000ns=100us=0.1ms模块代码:modulecounter(Clk,led,Rst_n);inputClk;inputRst_n;outputregled;reg[24:0]cnt;always@(posedgeClkornegedgeRst_n)beginif(Rst_n==0
小狗爱晴天
·
2023-08-26 02:30
FPGA
FPGA
FPGA
计数器
FPGA
——计数器(分频器)(LED闪烁)设计流程
目录设计定义设计输出(画出设计图)代码编写(根据上面设计图设计代码)设计图解析控制时间的计算由以上分析编写代码功能仿真设计定义以设备50Mhz频率为例50msled翻转一次设计输出(画出设计图)注:本图主要分析计数器,led的反相器和低电平复位与计数器无关故先不看代码编写(根据上面设计图设计代码)设计图解析clk根据设备频率控制时间cnt记载时钟周期个数输入数控制反转时间cnt与输入数相等时led
小白变形计
·
2023-08-26 02:00
fpga开发
fpga开发
【
FPGA
】
FPGA
入门 —— 基本开发流程
FPGA
入门1.
FPGA
入门2.
FPGA
开发流程3.二选一多路器-快速熟悉开发环境及流程1.
FPGA
入门快速上手verilog语法状态机,线性序列机
FPGA
常见的设计方法自己写代码,下载代码进行使用,使用厂家
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
【
FPGA
】 3-8译码器 —— 组合逻辑 | 熟悉语法及开发环境
文章目录1.设计输入2.分析综合3.功能仿真4.板爷调试继续熟悉基于vivado的
FPGA
开发流程。。
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
【
FPGA
】verilog语法的学习与应用 —— 位操作 | 参数化设计
【
FPGA
】verilog语法的学习与应用——位操作|参数化设计学习新语法,争做新青年计数器实验升级,让8个LED灯每个0.5s的速率循环闪烁,流水灯ahh好久不见~去年光这个就把我折磨够呛。。
浮光 掠影
·
2023-08-26 02:00
FPGA
fpga开发
学习
fpga
[1]计数器(附源码)
在许多大型电路中必然有计数器电路的身影,可以说了解并掌握计数器的设计方法是学习
fpga
的第一步。本文使用的软件是QuartusII13.
pace_huang
·
2023-08-26 02:30
fpga开发
二、11【
FPGA
】时序逻辑电路——计数器
学习视频:是根据野火
FPGA
视频教程——第十三讲https://www.bilibili.com/video/BV1nQ4y1Z7zN?
追逐者-桥
·
2023-08-26 02:30
#
二
Xilinx
Artix-7基础教程(完)
Verilog
HDL
FPGA开发
硬件描述语言
数字电子技术基础
上一页
55
56
57
58
59
60
61
62
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他