E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ裸机开发
赛灵思 TSN 解决方案
赛灵思TSN解决方案赛灵思TSNIP支持软件支持内核配置设备树TSN系统流量类PCP和流量等级生成TSN流量:ConvertingLegacyApplicationstoTSN支持的PTP配置文件
zynq
mp
李易达
·
2023-12-04 00:22
linux
运维
服务器
设计一个在裸机下使用的简单软件定时器(2):软件设计
在
裸机开发
中,我们可能也有很多需要定时执行的任务,为了优雅地执行这些定时任务,本文设计一个在裸机下使用的简单软件定时器,提供类RTOS软件定时器的功能。
时光飞逝的日子
·
2023-12-03 18:57
单片机开发
Linux开发
RTOS
软件定时器
裸机
定时任务
stm32
设计一个在裸机下使用的简单软件定时器(1):框架+数据结构分析
在
裸机开发
中,我们可能也有很多需要定时执行的任务,为了优雅地执行这些定时任务,本文设计一个在裸机下使用的简单软件定时器,提供类RTOS软件定时器的功能。
时光飞逝的日子
·
2023-12-03 18:56
单片机开发
Linux开发
RTOS
软件定时器
裸机
定时任务
stm32
FreeRTOS第一步:创建多任务
目录单片机
裸机开发
与基于操作系统开发FreeRTOS介绍创建多任务—SRAM动态内存一、动态内存空间的堆从哪里来:二、定义任务函数:三、定义任务栈:四、定义任务控制块指针:五、动态创建任务:六、启动任务
woshizuopie
·
2023-12-01 17:10
处理器及微控制器:XCZU15EG-2FFVC900I 可编程单元
XCZU15EG-2FFVC900I参数:
Zynq
®UltraScale+™MPSoC系列基于Xilinx®UltraScale™MPSoC架构。
YHPsophie
·
2023-12-01 17:18
#亿胜盈科
智能芯片
单片机
电子元器件
芯片
赛灵思
【【FPGA中断的介绍附上 上个MicroBlaze 代码的解析】】
结构和代码本次实验参考自正点原子达芬奇开发板MicroBlaze开发我们可以看出我们圈画了一个中断控制器IP还有一个是我们构建的软核microblaze和挂载的BRAM用来当作原本内核的DDR存储我之前用的是带硬核的
zynq
ZxsLoves
·
2023-12-01 16:40
FPGA学习
fpga开发
TCP解帧解码、并发送有效数据到FPGA
参考:正点原子启明星
ZYNQ
之嵌入式SDK开发指南_V2.0:第三十九章基于TCP协议的远程更新QSPIFlash实验和第十五章基于BRAM的PS和PL的数据交互TCP接收、解帧功能的实现在正点原子提供的
灵风_Brend
·
2023-12-01 13:02
ZYNQ&FPGA实例
fpga开发
tcp/ip
网络协议
arm开发
从二极管到linux服务器
软件设计:os:批处理系统:轮询系统:单片机
裸机开发
实时系统:ucosii,rtos,rt-thread、风和系统、liteos(主要是海思系列soc在用)等非实时系统:linux对os任务切换时寄存器的功能有理解
唐顺才
·
2023-12-01 04:01
linux
应用开发
模拟电路
服务器
linux
运维
笔记-PC端wireshark采集FPGA数据的操作
wireshark采集FPGA的数据目录一、准备工作二、操作步骤一、准备工作1、软件:wireshark2、平台:PC(本人是win11)、带有以太网功能的
zynq
平台3、网线:用网线连接
zynq
板子和
彭飞万里
·
2023-11-29 16:20
fpga开发
笔记
wireshark
【
裸机开发
】GPT 定时器(一) —— GPT的功能、寄存器解析
后续需要使用GPT计数器实现中断以及延时,这里我们需要先了解一下GPT的功能以及相关寄存器。目录一、GPT定时器的功能1、计数器2、输入捕获3、输出比较(GPT的两种工作模式)二、寄存器解析1、GPTx_CR2、GPTx_PR3、GPTx_SR4、GPTx_IR5、GPTx_OCRn6、GPTx_ICRn7、GPTx_CNT一、GPT定时器的功能gpt定时器的主要包含以下三个功能:计数器输入捕获(
仲夏夜之梦~
·
2023-11-29 13:14
#
I.MX6ULL裸机开发
单片机
Xilinx
Zynq
-7000系列FPGA多路视频处理:图像缩放+视频拼接显示,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐FPGA图像处理方案FPGA图像缩放方案FPGA视频拼接叠加融合方案推荐3、设计思路详解HLS图像缩放介绍VideoMixer介绍4、vivado工程介绍PL端FPGA逻辑设计PS端SDK软件设计5、工程移植说明vivado版本不一致处理FPGA型号不一致处理其他注意事项6、上板调试验证并演示准备工作输出静态演示输出动态演示7、福利:工程源码获取XilinxZy
9527华安
·
2023-11-29 05:45
菜鸟FPGA图像处理专题
FPGA视频拼接叠加融合
FPGA图像缩放
fpga开发
音视频
Xilinx
Zynq
图像缩放
视频拼接
学习使用Vivado和SDK进行Xilinx
ZYNQ
FPGA开发 | (四)安装并破解Modelsim | 2023.8.10/星期四/天气晴
系列文章目录学习使用Vivado和SDK进行Xilinx
ZYNQ
FPGA开发|(一)开始学习使用Vivado和SDK进行Xilinx
ZYNQ
FPGA开发|(二)学习方法选择学习使用Vivado和SDK进行
杨肉师傅
·
2023-11-29 00:21
学习Xilinx
ZYNQ
FPGA开发
学习
fpga开发
学习使用Vivado和SDK进行Xilinx
ZYNQ
FPGA开发 | (三)安装并破解Vivado和SDK | 2023.8.9/星期三/天气晴
系列文章目录学习使用Vivado和SDK进行Xilinx
ZYNQ
FPGA开发|(一)开始学习使用Vivado和SDK进行Xilinx
ZYNQ
FPGA开发|(二)学习方法选择学习使用Vivado和SDK进行
杨肉师傅
·
2023-11-29 00:51
学习Xilinx
ZYNQ
FPGA开发
学习
fpga开发
ZYNQ
-Linux开发之(一)Vivado安装、SDK安装、License导入破解、Vivado无法正常启动等
Vivado及SDK工具安装1.1软件安装解压Xilinx_Vivado_SDK_2018.3_1207_2324.tar.gz,进入解压的目录,找到安装程序xsetup.exe,选中后鼠标右键以管理员身份运行,等待安装界面启动:弹出的安装界面显示连接到xilinx官网,选择“Ignore”,点击“Next”,进入下一步:勾选三个“IAgree”,同意使用协议、版权等,点击“Next”,进入下一步
披着假发的程序唐
·
2023-11-29 00:20
zynq
vivado
linux
linux
fpga开发
单片机
驱动开发
Hobbit玩转
Zynq
MPSoC系列之1:VCU解码+DP显示
做图像处理的朋友们经常会有视频编解码的需求,常用的方法是要么增加一个专有芯片要么买专用的FPGA实现的IP,这都增加了设计复杂度以及成本,
Zynq
MPSoC的EV系列含有VCU视频编解码单元,就非常好的解决了这个问题
Humph-Hobbit
·
2023-11-28 07:59
Zynq
MPSoC
嵌入式
fpga
第一章:赛灵思(Xilinx)的
Zynq
的多处理器片上系统(MPSoC)入门综述
第一章:赛灵思(Xilinx)的
Zynq
的多处理器片上系统(MPSoC)入门综述引言
Zynq
的多处理器片上系统(MPSoC)简介Xilinx片上系统(SoCs)发展简介设计方法引言本专栏对赛灵思(Xilinx
嵌入式技术
·
2023-11-28 07:56
fpga开发
嵌入式
赛灵思-
Zynq
UltraScale+ MPSoC学习笔记汇总
Zynq
UltraScale+MPSoC学习目录:1、赛灵思-
Zynq
UltraScale+MPSoCs:产品简介2、赛灵思-
Zynq
UltraScale+MPSoC学习笔记:Petalinux2021.2
Kevin的学习站
·
2023-11-28 07:54
#
Zynq
UltraScale+
MPSoC修炼秘籍
自动驾驶嵌入式工程师修炼秘籍
学习
自动驾驶
嵌入式
Linux
驱动开发
1、 赛灵思-
Zynq
UltraScale+ MPSoCs:产品简介
目录1、赛灵思-
Zynq
UltraScale+MPSoCs:产品简介1.1、
Zynq
UltraScale+MPSoCs简介1.2、
Zynq
UltraScale+MPSoC处理系统的主要特性1.2.1、功耗优先
Kevin的学习站
·
2023-11-28 07:53
#
Zynq
UltraScale+
MPSoC修炼秘籍
FPGA
赛灵思
Linux开发
Zynq
Zynq
和FPGA区别——快速认识
Zynq
开发
Zynq
和FPGA区别——快速认识
Zynq
开发
ZYNQ
包含了2个部分,双核的ARM和FPGA。根据Xilinx提供的手册,用ARM实现的模块被称为PS,而用FPGA实现的模块被称为PL。
你的信号里没有噪声
·
2023-11-28 07:52
fpga开发
Zynq
UltraScale+ MPSoC IPI 通信
目录前言一、原理二、c(app)工程创建前言MPsoc最大的特点是集成了4个A53和2个R5,只有异构通信才能发挥他的最大威力。本文参照其他文档,实现了裸跑的A53和R5IPI通信。提示:以下是本篇文章正文内容,下面案例可供参考一、原理1.UltraScale+MPSoC的ipi通道一共有11条,其中PMU_0~PMU3这4条固定分配给PMU,其余7条可以任意配置给APR(四个A53共用一个通道)
Bohai0525
·
2023-11-28 07:49
fpga开发
驱动开发
Xilinx
Zynq
Mp VCU编解码
Zynq
MPVCU是Xilinx
Zynq
UltraScale+MPSoC系列中的一个视频编解码单元,它提供了硬件加速的视频编解码功能,可以帮助开发人员更高效地实现视频应用。
JabinQu
·
2023-11-28 07:48
嵌入式
c语言
c++
fpga开发
图像处理
Xilinx
ZYNQ
UltraScale+系列产品介绍
关注、星标公众号,精彩内容每日送达来源:网络素材
Zynq
UltraScale+MPSoC是Xilinx推出的第二代多处理SoC系统,它在第一代
Zynq
-7000的基础上进行了全面升级。
Hack电子
·
2023-11-28 07:18
5G
【VCU架构】
Zynq
UltraScale+ MPSoC的VCU架构
Zynq
UltraScale+MPSoC
Zynq
UltraScale+MPSoC的VCU架构文章目录
Zynq
UltraScale+MPSoC目标一、
Zynq
UltraScale+mpsoc:体系结构二、
你的信号里没有噪声
·
2023-11-28 07:47
Xilinx
FPGA
架构
fpga开发
视频编解码
ZYNQ
进阶之路5--PS端hello xilinx
zynq
设计
在
ZYNQ
进阶之路1-4中我们大致了解了
ZYNQ
PL端的开发流程以及使用verilog硬件描述语言写了几个硬件模块,希望大家在之前的章节中能有所收获,如果其中有技术上的问题属于博主技术知识有限希望读者多多谅解
鹏哥DIY
·
2023-11-28 07:05
ARM开发环境搭建
1.下载E:\ARM开发\工具软件\ARM
裸机开发
工具\Yagarto工具包路径下两个程序2.下载E:\ARM开发\工具软件\USB转串口驱动\CH3403.下载E:\ARM开发\工具软件\ARM
裸机开发
工具
IsQiya
·
2023-11-27 20:03
安装教程
arm
stm32
pytorch
ZYNQ
_project:HDMI
实验目标:黑框的跳动。HDMI是新一代的多媒体接口标准,英文全称是High-DefinitionMultimediaInterface,即高清多媒体接口。它能够同时传输视频和音频,简化了设备的接口和连线;同时提供了更高的数据传输带宽,可以传输无压缩的数字音频及高分辨率视频信号。HDMI1.0版本于2002年发布,最高数据传输速度为5Gbps;HDMI2.0版本于2013年推出的,2.0理论传输速度
warrior_L_2023
·
2023-11-27 19:58
正点原子领航者7020
fpga开发
嵌入式开发必须学习qt吗?
一方面,在嵌入式初学阶段,也就是
裸机开发
,可能需要自己写上位机,QT就是一个做上位机的一个好用的工具,一般只要会c++学习QT一天就可以入门。
嵌入式开发白菜
·
2023-11-27 18:53
qt
学习
ui
ZYNQ
嵌入式开发基础教程
文章目录1.
ZYNQ
嵌入式系统1.1开发流程1.2
ZYNQ
嵌入式最小系统2.硬件设计2.1创建Vivado工程2.2使用IPIntegrator创建ProcessorSystem2.3生成顶层HDL2.4
XYJ_Tiger
·
2023-11-26 18:13
fpga开发
硬件工程
单片机
嵌入式硬件
【国产虚拟仪器】基于
Zynq
的雷达10Gbps高速PCIE数据采集卡方案(二)硬件设计
3.1引言采集卡的硬件设计是实现采集功能的基础,良好的硬件设计可以使采集功能更容易实现,方便软件开发。本章基于第二章的硬件设计方案来详细介绍采集卡硬件设计。包括载卡和子卡的芯片的选型、配置和具体电路的设计。载卡和子卡的硬件设计总体框图如图3.1所示3.2载卡硬件设计3.2.1主控芯片选型及配置电路(1)主控芯片选型及分析根据第二章采集卡硬件设计分析结果,控制芯片需满足以下条件:芯片包含高速GTX
深圳信迈科技DSP+ARM+FPGA
·
2023-11-26 13:24
国产NI虚拟仪器
ZYNQ
fpga开发
国产虚拟仪器
PL端与PS端的数据交互
zynq
7000SOC的HP口是High-PerformancePorts的缩写,如下图所示,一共有4个HP接口,HP接口是AXISlave设备,我们可以通过这4个HP接口实现高带宽的数据交互。
是个小轮胎
·
2023-11-26 12:42
FPGA
例程学习
fpga开发
Linux踩坑:arm下gcc编译添加 -Ox 优化后,程序无法正常运行
arm下gcc编译添加-Ox优化后,程序无法正常运行一、问题描述今天学习正点原子的阿尔法开发板
裸机开发
的时候,遇到了一个问题,在没有使用-Ox优化的时候,编译出来的程序能够正常运行,但是添加了-Ox之后
我是混子我怕谁
·
2023-11-26 01:47
linux学习
linux
arm开发
运维
Xilinx
Zynq
-7000系列FPGA实现视频拼接显示,提供两套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐FPGA图像处理方案FPGA视频拼接叠加融合方案推荐3、设计思路详解VideoMixer介绍4、工程代码1:2路视频拼接HDMI输出PL端FPGA逻辑设计PS端SDK软件设计5、工程代码2:4路视频拼接HDMI输出PL端FPGA逻辑设计PS端SDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号不一致处理其他注意事项7、上板调试验证并演示准备工作输
9527华安
·
2023-11-25 23:41
菜鸟FPGA
HLS专题
菜鸟FPGA图像处理专题
FPGA视频拼接叠加融合
fpga开发
音视频
Xilinx
Zynq
视频拼接
正点原子 战舰原理图pcb_【正点原子FPGA连载】第二章实验平台简介--领航者
ZYNQ
之linux开发指南...
1)实验平台:正点原子领航者
ZYNQ
开发板2)平台购买地址:https://item.taobao.com/item.htm?
weixin_39992788
·
2023-11-23 17:48
正点原子
战舰原理图pcb
Zynq
-7000系列FPGA使用 Video Processing Subsystem 实现图像缩放,提供工程源码和技术支持
介绍4、工程代码详解PL端FPGA逻辑设计PS端SDK软件设计5、工程移植说明vivado版本不一致处理FPGA型号不一致处理其他注意事项6、上板调试验证并演示准备工作输出静态演示7、福利:工程源码获取
Zynq
9527华安
·
2023-11-23 17:46
FPGA图像缩放
菜鸟FPGA
HLS专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
图像缩放
Xilinx
Zynq
-7000系列FPGA任意尺寸图像缩放,提供两套工程源码和技术支持
目录1、前言免责声明2、相关方案推荐FPGA图像处理方案FPGA图像缩放方案3、设计思路详解HLS图像缩放介绍4、工程代码1:图像缩放HDMI输出PL端FPGA逻辑设计PS端SDK软件设计5、工程代码2:图像缩放LCD输出PL端FPGA逻辑设计PS端SDK软件设计6、工程移植说明vivado版本不一致处理FPGA型号不一致处理其他注意事项7、上板调试验证并演示准备工作工程1输出静态演示工程2输出静
9527华安
·
2023-11-23 17:08
FPGA图像缩放
菜鸟FPGA图像处理专题
菜鸟FPGA
HLS专题
fpga开发
Zynq
Xilinx
FPGA
HLS
图像缩放
ZYNQ
EMIO UART串口实验
在市面上能见到的
zynq
教程中,看的到的uart实验,都是使用的MIO,这是最简单的,但是有一个问题,那就是MIO是只连接到PS的,对PL端口是透明的,这就产生了一个问题:当我想使用任意分配在引脚的UART
smh2208
·
2023-11-22 18:09
zynq
+LWIP 裸机双网口实现(MIO+EMIO)+程序下载
一、简介:为实现
Zynq
裸机双网口通信功能,其中ENET0连接PS端网口,ENET1通过EMIO扩展连接PL端网口二、环境介绍芯片型号:
ZYNQ
:XC7Z010clg400开发软件:Vivado2022
自由蝶鸟
·
2023-11-22 17:24
zynq
fpga开发
哈工大毕设记录-使用
ZYNQ
MPSoC开发板实现的Linux环境千兆以太网C语言UDP协议批量文件存取(上)
写在前面:本文仅为一位哈工大本科学生的毕设过程记录(吐槽),可参考性有限,供后来的广大学弟学妹们参考一下吧,我趟过的坑别再跳了。字体区别:黑色加粗为文章结构脉络表述,红色为必须明确的重点,绿色为次重点,蓝色为吐槽。主要描述内容包括以下六条,分上下篇,123上篇,456下篇(下篇:“咕咕咕”):如何使用AD迅速开展能够应对本科毕设等级的PCB绘画工作(不涉及制板);如何利用Petalinux开发套件
快乐的小须鲸
·
2023-11-22 13:10
linux
ubuntu
嵌入式硬件
udp
ZYNQ
_project:lcd_pic_400x400
在lcd液晶屏上显示400x400像素的图片,像素信息通过电脑的串口调试助手,发送给fpga,存储在例化的双端口ram中,在要显示图像区域,读取ram中的像素信息。模块框图:时序图:代码:moduleclk_div(inputwiresys_clk,inputwiresys_rst_n,inputwire[15:0]lcd_id,outputregclk_lcd,outputwireclk_rx,
warrior_L_2023
·
2023-11-22 05:58
正点原子领航者7020
fpga开发
万字长文解析DDS+FIR滤波器FPGA实战(基于VMWare+Ubuntu22+Vivado+
Zynq
7000@AX7020)
VivadoforLinux环境配置(基于VMWare+Ubuntu22)与DDS+FIR滤波器实战目录Ubuntu22部署与虚拟机必要配置Linux版本比较VMWare共享文件夹配置(※)VMWare网卡配置(可选)VivadoforLinux安装实验概述实验原理直接数字频率合成(DirectDigitalSynthesis,DDS)有限长单位冲激响应(FiniteImpulseResponse
苍月承影
·
2023-11-22 00:27
Zynq7000
fpga开发
信号处理
ZYNQ
学习笔记:基本介绍
可编程的SoC叫做SoPC,FPGA就是这样的可编程配置的片上系统,
ZYNQ
则是在FPGA的基础上又加入了嵌入式系统部分。即
ZYNQ
=F
zkj12340
·
2023-11-20 16:49
学习
笔记
ZYNQ
_project:LCD
模块框图:时序图:代码:/*//24'h00000043249Mhz480*272//24'h800000708433Mhz800*480//24'h008080701650Mhz1024*600//24'h000080438433Mhz800*480//24'h800080101870Mhz1280*800*/modulerd_id(inputwiresys_clk,inputwiresys_r
warrior_L_2023
·
2023-11-20 14:41
正点原子领航者7020
fpga开发
基于STM32的Free-RT-OS的两种时基的认识以及重写ms,us级延时
目录两种时基定时器重写ms和us级函数Systick重写usms级延时函数两种时基在STM32的
裸机开发
中,没有操作系统这个概念,特别是在用CUBEMX配置生成项目时,默认都是选择了systick做为hal
昊月光华
·
2023-11-20 01:43
STM32
stm32
单片机
arm
基于
Zynq
FPGA对雷龙SD NAND的测试
文章目录一、SDNAND特征1.1SD卡简介1.2SD卡Block图二、SD卡样片三、
Zynq
测试平台搭建3.1测试流程3.2SOC搭建四、软件搭建五、测试结果六、总结一、SDNAND特征1.1SD卡简介
PPRAM
·
2023-11-19 18:01
基于Vivado的硬件设计
fpga开发
嵌入式硬件
硬件工程
硬件架构
ZYNQ
7020 FPGA如何从Flash启动的详细步骤
ZYNQ
FPGA程序固化FLASH一、创建BOOT.bin工具vivado2017.41创建工程。包括创建工程,编写程序,添加约束。2创建一个BD文件。
硬是要得
·
2023-11-19 13:36
Vivado
嵌入式
ZYNQ
_project:uart(odd,even)
概念:UART(UniversalAsynchronousReceiver-Transmitter):即通用异步收发器,是一种通用串行数据总线,用于异步通信。一般UART接口常指串口。UART在发送数据时将并行数据转换成串行数据来传输,在接收数据时将接收到的串行数据转换成并行数据。单工通信:数据只能沿一个方向传输。半双工通信:数据可以沿两个方向传输,但需要分时进行。全双工通信:数据可以同时进行双向
warrior_L_2023
·
2023-11-19 07:32
正点原子领航者7020
fpga开发
[
ZYNQ
]开发之基于 AN108 模块的ADC 采集以太网传输
二、任务分析本实验的硬件设计部分及vitis均参照了ALINXFPGA
ZYNQ
Ultrascale+MPSOC教程中实验基于AN9280模块的ADC采集以太网传输,其B站视频链接如下【62】ALINX
Zynq
MPSoCXILINXFPGA
Laid-back guy
·
2023-11-19 06:24
ZYNQ开发之从入门到入土
fpga开发
arm开发
zynq
使用lwip远程更新flash
1.目的
zynq
通过使用以太网实现远程更新flash,同时实现不断电重启,方便用户升级2.硬件环境vivado2018.2使用
zynq
7开发板zedboard,只需要搭建最小系统包括以太网、uart、flash
weixin_43189165
·
2023-11-19 06:23
zynq
ZYNQ
学习之路(一):LWIP数据传输与数据处理(一)(PS处理)
关于以太网的相关信息这里不做详细介绍,我只介绍如何通过
ZYNQ
实现数据的环路测试。实验目的是通过在SDK修改代码,实现将数据+1后返回的操作。具体
梅菜扣肉鱼丸粗面
·
2023-11-19 06:22
ZYNQ学习之路
FPGA
fpga
Zynq
-LWIP上行传输大批量数据方法说明
此篇是我在学习中做的归纳与总结,其中如果存在版权或知识错误或问题请直接联系我,欢迎留言。PS:本着知识共享的原则,此篇博客可以转载,但请标明出处!目录1.项目简介:1.1完成功能:1.1使用工具:2.LWIP141+DMA上行传输数据2.1LWIP1412.2PS端代码开发2.3PC端网络配置3.高速数字系统时钟设计-AD95164.高速ADC--ADS62P495.测试MATLAB读取TXT数据
虚怀若水
·
2023-11-19 06:18
Zynq开发
#
FPGA
高速ADDA
fpga
c语言
verilog
数字通信
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他