E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq(ARM+FPGA)
[
ZYNQ
入门宝典]爱之初体验
碎碎念:
ZYNQ
系列的FPGA从问世到如今已历经好几年。
ERROR:99
·
2020-06-29 04:32
ZYNQ学习系列
ZYNQ
7020 网口测试 iperf3移植
在接触到
ZYNQ
7020开发板后,需要对网口的速率进行测试。上网查了下资料,发现iperf是个好工具,于是就想着用它来测试。然后就开始查资料、进行各种尝试。
tank-95
·
2020-06-29 03:30
iperf
arm
工具使用
基于SSH 命令的
zynq
板子和PC数据交互
从emmc启动的debian系统与pc数据交互有两种方式:第一种是板子启动系统后插入SD卡,用mount/dev/mmcblk0p2/tmp将SD卡挂载到tmp路径,然后复制文件到板子里面,这种方式需要多次拔插SD卡,性能不够稳定。第二种用ssh命令:说明:pc的ubuntu的ip地址为192.168.1.100,共享文件在/home/banzi路径下,板子开机后进入root权限,ip要与ubun
九城风雪
·
2020-06-29 03:16
嵌入式
linux
零基础学习
ZYNQ
+SOC+Linux开发
说到学习
ZYNQ
+SOC+Linux开发,我认为主要应该细分为lian两大点:
zynq
,soc合为一个点,linux为一个点。下面我就给大家介绍学习的流程和路线。
小判官
·
2020-06-28 23:46
技术文档
Vivado ROM仿真教程
本例程主要使用Vivado调用ROMIP核,用含有正弦曲线的.coe文件初始化ROM,最终通过仿真实现波形的显示一、首先建立工程二、选择芯片的型号我使用的是
zynq
7020三、调用ROMIP核这里选择DistributedMemoryGenerate
Joker-han
·
2020-06-28 22:31
FPGA
ZYNQ
下lwip的使用
ZYNQ
下lwip的使用文章目录
ZYNQ
下lwip的使用lwip(LightweightIP)步骤使用SocketAPI创建lwIP应用程序使用RAWAPI创建lwIP应用程序lwip的小东西实操-
zynq
hhhhorrible
·
2020-06-28 20:56
fpga
单片机
DSP
Xilinx
zynq
系列FPGA实现神经网络中相关资源评估
相关内容:深鉴科技DNNDK概览Xilinx
zynq
系列FPGA实现神经网络中相关资源评估目录
zynq
7000系列概览1.内存占用1.1FPGA程序中内存的实现方式1.2
zynq
的BRAM内存大小1.3
祥瑞Coding
·
2020-06-28 19:36
FPGA
FPGA实践教程(三)系统搭建与烧录
本文档系列是我在实践将神经网络实现到Xilinx的
zynq
的FPGA上遇到的问题和解决方法。
祥瑞Coding
·
2020-06-28 19:05
FPGA
FPGA实践教程
FPGA基础知识(二)HLS相关知识
本文档是我在实践将简单的神经网络LeNet-5实现到Xilinx的
zynq
的FPGA上遇到的问题和解决方法。本文档为实现相应操作所需掌握的背景知识,有了这些基础之后才能进行后面相应的软件操作。
祥瑞Coding
·
2020-06-28 19:05
FPGA
FPGA基础知识
zedboard如何从PL端控制DDR读写(一)
zedboard如何从PL端控制DDR读写(一)看了一段时间的DDR手册,感觉大体有一点了解了,想要实际上板调试,然而实验室可用的开发板不多,拿了一块
zynq
板看了看,DDR确实有,但是已经集成了控制器
weixin_34183910
·
2020-06-28 12:31
利用
ZYNQ
SOC快速打开算法验证通路(6)——LWIP实现千兆TCP/IP网络传输
一、前言之前
ZYNQ
与PC之间的网络连接依赖于外接硬件协议栈芯片,虽然C驱动非常简单,但网络带宽受限。现采用LWIP+PS端MAC控制器+PHY芯片的通用架构。
weixin_33859844
·
2020-06-28 06:24
petalinux环境安装和基本编译
过去的两个月,由于工作原因使用到了
zynq
,花了一些功夫学习了petalinux的使用,以下做一些记录1、petalinux环境的安装根据官网的介绍,petalinux所需的操作系统有特殊要求,其他版本的操作系统尽量不要使用
weixin_30892987
·
2020-06-28 02:59
ZYNQ
学习(2.1) —— 启动流程分析及各环节文件生成流程(ZedBoard为例)
ZYNQ
学习(2.1)——启动流程分析及各环节文件生成流程(ZedBoard为例)1.
ZYNQ
的启动流程
Zynq
7000就如同他的名字一样,
Zynq
-7000ExtensibleProcessingPlatform
weixin_30859423
·
2020-06-28 01:30
嵌入ARM硬核的FPGA
目前,在FPGA上嵌入ARM硬核的包括Xilinx的
zynq
系列以及Intel的CYCLONEV系列。
weixin_30788619
·
2020-06-28 00:43
Zynq
-- 启动过程
Zynq
7000就如同他的名字一样,
Zynq
-7000ExtensibleProcessingPlatform,是一个可扩展处理平台,简单说就是有个FPGA做外设的A9双核处理器。
weixin_30566111
·
2020-06-27 21:59
Xilinx Vivado器件分配管脚:LVDS差分电平信号如何分配管脚?
在7SeriesFPGA&
ZYNQ
-7000AllProgrammableSoCLibraryGuideforHDL
weixin_30512785
·
2020-06-27 20:08
ZYNQ
的数据处理能力
这段时间由于有任务要做,身体也不太好,所以一直没有时间在完成
zynq
数据处理能力的文档,今天晚上,抽了一晚上时间将相应的资料及实验都整理了出来,剩下的部分等把任务做完后在来折腾。
weixin_30398227
·
2020-06-27 19:11
Zynq
系列程序逻辑固化方法
1、创建一个BOOT镜像该小节主要讲述
zynq
平台利用软件套件SDK创建一个可固化BOOT镜像。1.1选择Ad9361_Eque1工程,选择XilinxTools→CreateBootImage。
weixin_30263277
·
2020-06-27 15:00
zynq
固化程序
1)首先搭建好
zynq
框架,有一个完整的工程。2)要固化程序必须使能QSPI或SD卡。
weiweiliulu
·
2020-06-27 15:19
FPGA
zynq
xilinx
Zynq
PS_PL间通信学习(二) PS与用户逻辑UART进行数据交互
Xilinx官方参考文档:ug994-vivado-ip-subsystems.pdf黑金教程:cource_s1_ALINX_
ZYNQ
(AX7010_AX7020)开发平台基础教程V1.06(第十一章
Mr.fang 叶然
·
2020-06-27 15:09
zynq
Zynq
PS_PL间通信学习(一) AXI_DMA_LOOP测试
参考资料:Xilinx官方参考文档:PG021_axi_dma、UG585_
zynq
_7000_TRM等AXIDMA开发http://www.fpgadeveloper.com/2014/08/using-the-axi-dma-in-vivado.html
Mr.fang 叶然
·
2020-06-27 15:09
zynq
ZYNQ
7000 petalinux系统启动文件固化到FLASH
Vivado/2017.4/settings64.shsource/opt/pkg/petalinux/settings.shpetalinux-create--typeproject--template
zynq
四叶草听雪
·
2020-06-27 13:00
ZYNQ
7000扩展以太网 - axi_interconnect 驱动设置
1,使用内核版本4.9:linux-xlnx-xilinx-v2017.4(1)petalinux-create--typeproject--template
zynq
--namelwip进入lwip文件夹执行
四叶草听雪
·
2020-06-27 13:59
ZYNQ
-Linux学习笔记(4)-修改使用emmc加载内核 Petalinux 2018.2
前言板子上使用的是8G的emmc连接到sd1,首先要对emmc格式化,然后在修改petalinuxkernel的保存位置,之后在生成boot.bin然后修改环境变量就可以了。Step1:格式化emmc查看是否识别到当前的emmc,可以看到mmcblk1说明识别到了emmcls/dev格式化emmcmkdosfs-F32/dev/mmcblk1查看所有磁盘的状态df-h查看所有磁盘的状态Step2:
网布
·
2020-06-27 12:30
SoC第一讲——Vivado的Block Design 的使用
SoC第一讲——Vivado的BlockDesign的使用前言近期刚接触SoC的学习,通过Xilinx的Vivado软件和
ZYNQ
系列的器件芯片学习SOC,特此在学习的过程中做些总结,以帮助自己能有收获
摆渡沧桑
·
2020-06-27 11:39
SOC设计
FPGA基础入门篇(三) 程序的固化和下载
FPGA基础入门篇(三)——程序的固化和下载本系列博客采用
ZYNQ
7000系列的开发板。
摆渡沧桑
·
2020-06-27 11:38
数字IC设计-FPGA
FPGA基础入门篇(一) Test bench 仿真文件编写方法
采用的开发板为
ZYNQ
-7000系列的器件。
摆渡沧桑
·
2020-06-27 11:07
数字IC设计-FPGA
一个简单的驱动开发例程——GPIO流水灯(Petalinux部分)
前言本例程基于Xilinx公司的
zynq
系列zedboard开发板。(其他芯片类似,只需简单修改)使用Vivado、XSDK与Petalinux工具。
和其光-同其尘
·
2020-06-27 05:09
Linux驱动
Xilinx
解决CAN中断接收数据,需要外界发送两次,才能响应,但是数据还是会响应两次,不会丢数的问题
1、思路根据CANPro分析平台显示,两次发送的数据都成功了,而且最终
Zynq
的CAN中断也响应了两次,目前可以认定这种情况的发生与外界没有关系接下来去探索为什么
zynq
的CAN中断响应出现了这样的问题
protuesjzy
·
2020-06-27 05:22
zynq
ADALM-PlutoSDR 上手(五)u-boot devices tree分析
在PlutoSDR模块的
zynq
u-boot阶段的devicestree
zynq
-pluto-sdr.dts–>
zynq
-7000.dtsi–>skeleton.dtsi
zynq
-7000.dtsi/*
chrispauls
·
2020-06-27 04:50
FPGA/CPLD
Linux系统编程
Kernel移植
ADALM-PlutoSDR 上手(四)kernel devices tree分析
参考ADI提供的linux/arch/arm/boot/dts里面的设备树的include的关系:
zynq
-pluto-sdr-revb.dts–>
zynq
-pluto-sdr.dtsi–>
zynq
.dtsi
chrispauls
·
2020-06-27 04:50
Linux系统编程
FPGA/CPLD
ZC706学习笔记(一)- - 使用U-boot启动开发板
1.在使用开发板之前,先用官方释放的二进制文件测试https://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/18842367/
Zynq
+2014.3+Release1.1
咸鱼看到胖脸猫
·
2020-06-27 03:24
ARM
ZC706学习笔记(二)- - 搭建交叉编译环境 for u-boot编译
ubuntu16.0432bit)下载交叉编译工具xilinx-2011.09-50-arm-xilinx-linux-gnueabi.bin进行安装可在CSDN中下载,官网http://xilinx.wikidot.com/
zynq
-tools
咸鱼看到胖脸猫
·
2020-06-27 03:24
ARM
100块学会
ZYNQ
-矿板Nand Flash烧写和启动
100块学会
ZYNQ
-矿板NandFlash烧写和启动矿板简介ebit矿板启动模式NandFlash的烧写问题FSBL的启动流程NandFlash的烧写原理制作Jtag启动模式的FSBL参考资料矿板简介
SpaceLib
·
2020-06-27 01:30
ZYNQ
ZCU102视频编码开发
ZCU102实时YUV码流输出方案:将摄像头采集的数据,输出YUV的码流数据!功能:将实时YUV码流在ZCU102BSP上编码H265,通过RTP传输协议将H265视频数据打包发送到客服端,客服端上设置H265相关参数(IP、端口号、时钟频率等)在sdp文件中,使用VLC播放实时的H265码流。搭建linux开发环境步骤:(1)通过Vivado编译h265工程,生成system_wrapper.h
cnhui2016
·
2020-06-26 23:06
Linux内核与驱动
ZYNQ
学习之路11.AXI DMA
一.AXIDMA简介AXIDMAIP核提供了AXI4内存之间或AXI4-StreamIP之间的内存直接访问,可选为分散收集工作模式,初始化,状态和管理寄存器等通过AXI4-Lite从机几口访问,结构如图1所示,AXIDMA主要包括MemoryMap和Stream两部分接口,前者连接PS段,后者连接带有流接口的PLIP核。图1AXIDMA结构框图AXIDMA的特性如下:1.AXI4协议2.支持Sca
亦梦云烟
·
2020-06-26 22:54
ZYNQ开发
ZYNQ
PS工程选择 hw_platform0(解决SDK新生成的 hw_platform1)
ZYNQ
PL工程更改后LaunchSDK可能会产生新的hw_platform,如hw_platform1,最新的硬件描述文件hdf在hw_platform1里,而以前创建的工程HardwareSpecification
tech06
·
2020-06-26 18:52
为什么我觉得单片机开发比FPGA开发要难
最近跟同学一起做了xilinx的OPENHW比赛,用的是xilinx的
zynq
-7020开发板。项目是《基于
zynq
-7000的宽带适时自适应滤波器》。
龚黎明
·
2020-06-26 14:32
生活随笔
Zynq
加速设计日记-makefile分析
不会写makefile,但是,Xilinx已经写好了makefile文件,需要看看,理解一下怎么建立的整个工程,所以理解makefile的规范还是有必要的,makefile读起来也很容易理解,今天看到wilcard这个东西,不理解,然后就google了一下,就把这个记录一下,便后面查看:wilcard字面解释是通配符按照这个意思以及看这几个语句:C_SRCS:=$(wildcard../share
huamingshen
·
2020-06-26 10:05
FPGA
数字图像处理
从零开始
zynq
linux AXI DMA传输
本文从0开始叙述过程。使用的工具为vivado2016.4,sdk也是2016.4.准备工作:首先下载如下的目标文件:1.下载xilinx官方的bootloader文件$gitclonehttps://github.com/Xilinx/u-boot-xlnx.gitboot_loader-generator2.下载xilinxdevicetree生成工具gitclonehttps://githu
shichaog
·
2020-06-26 09:19
fpga
深度学习FPGA实现的阶段性总结
最近做了CNN的卷积层和LS-SVM在
ZYNQ
7020上的实现。除了输入是由ARM通过AXI总线传输,算法的主要部分都是由PL部分(FPGA)实现的。
LupinLeo
·
2020-06-26 09:17
深度学习FPGA实现
jtag dump内存数据
aarch32linux4.14
zynq
-7000系统概率死机重启,关掉watchdog后,系统hang住,串口没打印任何异常log,且串口无法输入判断系统状态,camera中断中添加blinkled操作
shenhuxi_yu
·
2020-06-26 09:13
LINUX
ARM
ZYNQ
平台学习--(4)内核编译
内核编译的步骤如下:1.获取内核源码,解压缩到本地后,使用命令行进入文件夹。$tar-xvzflinux-xlnx.tar.gz$cdlinux-xlnx2.获取开发环境对应版本。$gitcheckoutxilinx-v2015.4.013.设置路径,在编译过程中,需要用到u-boot中的工具,所以需要设置对应的环境变量。$exportPATH=YOU_PATH/u-boot-xlnx/tools
ryuuei_1984
·
2020-06-26 06:37
Vivado使用技巧
玩转
Zynq
连载37——[ex56] 基于
Zynq
的AXI HP总线读写实例
特权同学玩转
Zynq
连载37——[ex56]基于
Zynq
的AXIHP总线读写实例1概述AXIHP总线是
Zynq
芯片非常重要的一个功能,它可以实现CortexA9与PL之间大吞吐量的数据通信。
ove学习使我快乐
·
2020-06-26 04:04
ZYNQ
把image.ub镜像烧写在flash开机启动(无SD卡)
板子内核芯片为
ZYNQ
-7021。前言:因为我要把编译出来的系统烧写在flash里面,板子硬件没有设计SD卡,所以才有了下面的方法。
心上枫叶红
·
2020-06-25 19:10
开发板环境
基于
ZYNQ
-7000的AI加速器设计之PS端(ARM)网络编程(TCP协议)
前注:ARM端的TCP协议编程步骤和UDP协议编程步骤完全相同,只是在ARM端的C代码实现不同,在本次TCP协议实现过程中我们主要利用了官方提供的Demo,然后根据自己的需要加以改写,具体过程如下。1、开始前的准备工作关闭电脑防火墙连接开发板电源开发板与PC之间串口连接,JTAG下载线连接PC机与开发板间网线连接,并保证能ping通2、Vivado端配置创建工程,具体步骤不详细介绍,网上都有教程,
whustxsk
·
2020-06-25 17:26
FPGA-Zynq7000
基于
zynq
的SGMII调试
一、SGMII的概念:如果说到SGMII则会想到MII、GMII、XGMII、QGMII等信号接口。SGMII–SerialGigabitMediaIndependentInterfaceSGMII是PHY与MAC之间的接口,类似与GMII和RGMII,只不过GMII和RGMII都是并行的,而且需要随路时钟,PCB布线相对麻烦,而且不适应背板应用。而SGMII是串行的,不需要提供另外的时钟,MAC
再见遇见
·
2020-06-25 11:47
高速接口
zynq
的启动方式学习
Zynq
-7000APSOC器件有效利用了片上CPU来帮忙配置。在没有外部JTAG的情况下,处理系统(PS)与可编程逻辑(PL)都必须依靠PS来完成芯片的初始化配置。
南国之邱
·
2020-06-25 05:17
zynq
zynq
Nand flash,QSPI,EMMC接口
StaticMemoryController(SMC)Interface:OnlyoneSMCmemoryinterfacecanbeusedinadesign.TheSMCcontrollerconsumesmanyoftheMIOpinsandneitheroftheSMCmemoryinterfacescanberoutedtotheEMIO.Forexample,ifan8-bitNAND
碰碰跳跳
·
2020-06-24 19:50
zynq
调试开发板 ZCU102 (
Zynq
Ultrascale+ MPSoC ) 遇到 program interpreter 不匹配问题
Athor:DriverMonkey测试环境:开发机---Ubuntu5.4.0-6ubuntu1~16.04.10开发板---
Zynq
MPZCU102Rev1.0问题现象:自己编译的环境的APP到开发板上运行有如下错误
DriverMonkey
·
2020-06-24 19:41
linux
编程实例
Linux
Debug
驱动相关
上一页
42
43
44
45
46
47
48
49
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他