E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Zynq(ARM+FPGA)
web服务器lighttpd 对php的支持
一、前言前面已经介绍过lighttpd的交叉编译过程了《嵌入式web服务器lighttpd的交叉编译及配置--xilinx
zynq
》二、配置lighttpd支持php1.修改刚复制过来的conf.d/fastcgi.conf
ace_28
·
2020-06-22 12:19
交叉编译相关
嵌入式web服务器lighttpd的交叉编译及配置--xilinx
zynq
一、前言最近项目用到嵌入式web服务器lighttpd,在网上找了相关材料并不是很齐全,在这里整理总结一下;二、编译环境centos7.0lighttpd-1.4.39pcre-8.38php-7.0.4libxml2-2.7.2交叉编译链arm-xilinx-linux-gnueabi-三、编译过程1、在移植前要先移植pcre否则服务无法启动1.1、下载解压wgetftp://ftp.csx.c
ace_28
·
2020-06-22 12:18
交叉编译相关
Linux网络协议栈优化
参考Linux转发性能评估与优化(转发瓶颈分析与解决方案)Linux性能优化第七章性能工具:网络Linux性能调优方法总结(一)Linux性能优化-网络性能评估Linux性能优化-网络基础
Zynq
-7000APSoC-Performance-EthernetPacketInspection-BareMetal-RedirectingPacketstoPLTechTip
黑客三遍猪
·
2020-06-22 10:47
网络
Xilinx
zynq
zynq
mp Macb Gem千兆网使用
参考
zynq
MPGEM如何配置GTlane
Zynq
MPsoc的GEMEthernetDTS问题2017.1-2018.3
Zynq
UltraScale+MPSoC:LinuxMACBMDIOsupportforsingleMACmanagingmultiplePHYsPetaLinux-
Zynq
MPSoCPS-GTRSGMII-fixedlinksupportpatchUBOOT
黑客三遍猪
·
2020-06-22 10:46
linux内核与驱动开发
Xilinx FPGA RapidIO SRIO
Xilinx手册pg007《SerialRapidIOGen2Endpointv4.1LogiCOREIPProductGuide》IDTCPS1848手册《CPS-1848™UserManual》博客
Zynq
-Linux
黑客三遍猪
·
2020-06-22 10:46
FPGA
MAC与PHY的接口GMII RGMII SGMII Serdes
和SerDes的区别和联系求问怎么实现1000base-x光口MII、RMII、GMII接口的详细介绍PHY结构以88e1111为例,Symbolencoder/decoder即PCS,MAC的结构以
zynq
mp
黑客三遍猪
·
2020-06-22 10:15
网络
ZYNQ
进阶之路9--
ZYNQ
PS端实现FreeRTOS嵌入式系统
ZYNQ
进阶之路9--
ZYNQ
PS端实现FreeRTOS嵌入式系统导论FreeRTOS简介实现步骤导论在之前的章节中我们我们完成了PS端、PL端和PS+PL的一些工程,本章节我们插入一个小插曲,讲解FreeRTOS
鹏哥DIY
·
2020-06-22 07:22
zynq
FPGA
ZYNQ进阶之路
ZYNQ
进阶之路11--AMP模式启动的裸机程序固化方法(PS+PL)
ZYNQ
进阶之路11--AMP模式启动的程序固化方法(PS+PL)导语操作步骤生成bin文件固化到芯片中导语在上一章节中介绍了如何通过AMP模式实现双核同时运行,但是只是实现还不够,我们还需要知道如何将程序固化到
鹏哥DIY
·
2020-06-22 07:22
zynq
FPGA
ZYNQ进阶之路
Xilinx
Zynq
-7000 SoC高性能处理器的RJ45千兆以太网口、USB接口
TLZ7x-EasyEVM是广州创龙基于Xilinx
Zynq
-7000SoC设计的高速数据采集处理开发板,采用核心板+底板的设计方式,尺寸为160mm*108mm,它主要帮助开发者快速评估核心板的性能。
Tronlong_
·
2020-06-22 07:37
DSP
产品说明
如何计算sylixos系统当前实际耗费内存大小
本文以
zynq
7000为例进行说明。硬件平台的内存排布如上图是
zynq
7000的内存空间排布图,里面有SOC自带的OCM内存区,也有外接的DDR内存区。
ScilogyHunter
·
2020-06-22 05:01
SylixOS基本用法
关于
ZYNQ
的udp/tcp网口通信学习笔记
最近在学习
zynq
的网口,记录一下学习搜的资料和感想,持续慢慢更新。。。。
R@
·
2020-06-22 04:38
ZYNQ
FPGA
【
ZYNQ
-7000开发之六】使用PS控制DDR3的读写
本编文章的目的主要用简明的方法对DDR3进行读写,当然这种方式每次读写都需要CPU干预,效率是比较低的,但是这是学习的过程吧。本系列文章尽可能的让每一个实验都相对独立,过程尽可能保证完整性,保证实验的可重现性。但是用到的模块或者IP的具体作用和用法不保证都重复详细的介绍。本文所使用的开发板是Miz702(兼容zedboard)PC开发环境版本:Vivado2015.2XilinxSDK2015.2
RZJM_PB
·
2020-06-22 04:43
Zynq
ARM
FPGA
嵌入式
STM32与FPGA之对比
STM32与FPGA之对比STM32板使用的是野火STM32F103指南针板,FPGA使用的是Xilinx的PYNQ-Z2板,准确的来说应该是
ZYNQ
-7020。
希望678
·
2020-06-22 02:07
ZYNQ
PCIe EP实现DMA+Linux交互,非常简洁的程序
ZYNQ
PCIe-DMA源码例程PS-PL交互linux/裸机verilogC/C++
ZYNQ
PCIe-DMA的实现过程一、概述二、基础知识三、系统总框架四、工作原理与工作模式五、接口时序六、资源使用情况七
Newyan3651
·
2020-06-22 02:11
PCIE
Linux AXI Ethernet driver
CreatedbyConfluenceWikiAdminLastupdatedNov06,2019byRadheyShyamPandeyAxiEthernetLinuxdriverforMicroblazeand
Zynq
and
Zynq
Ultrascale
梦幻贝壳
·
2020-06-22 01:12
xilinx
linux
Ubuntu16.04主机安装基于
ZYNQ
的QT交叉编译库
Ubuntu16.04主机尝试安装基于
ZYNQ
的QT交叉编译库前言基于vivado2016.4SDK的交叉编译环境主机Linux上安装vivado2016.4版本qtcreator上添加基于
ZYNQ
的交叉编译工具基本环境参考资料
Yellor__
·
2020-06-21 23:39
基于AX7020的petalinux生成并驱动液晶屏(071)
基于AX7020的petalinux生成并驱动触摸屏(071)环境Ubuntu14.04、触摸屏AN071vivado2015.4、petalinux2015.4、黑金
zynq
开发板AX7010/AX7020
Yellor__
·
2020-06-21 23:07
Xilinx
zynq
zc702学习总结
Xilinx
zynq
zc702开发:一、
zynq
开发整个生态系统搭建:1.基础资料获取:https://github.com/Xilinx/(包括:交叉编译工具,linuxkernel源码,u-boot
Klaus_Wei
·
2020-06-21 23:21
xilinx
zynq系列开发
ZYNQ
初体验千兆以太网的那些事儿(ps端)
常年混迹在单片机领域的小白,由于某些原因,要在
zynq
的soc部分做些千兆以太网的小工作,于是就苦苦的追寻着资料。使用的这块测试版是
zynq
的7000,fpga+双核A9核。
Gemini_Lesl_Z
·
2020-06-21 21:31
Zynq
学会
Zynq
(6)固化程序到SD卡或QSPI Flash
SDK调试程序时都是通过JTAG,将PL的bit流文件和应用程序的ELF文件下载到
Zynq
中,运行查看效果。
FPGADesigner
·
2020-06-21 20:28
FPGA
Zynq
学会
Zynq
(14)UDP发送Hello World
从本文开始将进入“实操”阶段,详细介绍
Zynq
如何使用UDP和TCP两种协议进行通信。建议阅读本文前先了解lwIP相关知识,重复的内容在本文只会简单讲述。总的来说UDP使用起来比TCP要简单的多。
FPGADesigner
·
2020-06-21 20:28
FPGA
Zynq
学会
Zynq
(10)lwIP简介
从本篇开始,将花大量篇幅介绍
Zynq
在裸机环境下以太网的使用。
FPGADesigner
·
2020-06-21 20:28
FPGA
Zynq
Zynq
嵌入式
lwIP
ZYNQ
启动过程(转载)
转载自:http://design.eccn.com/design_2016120213185392.htm本文主要介绍
zynq
启动过程,主要包括BootROM和FSBL等的执行过程。
漫步的风暴
·
2020-06-21 19:26
Working
Hard
ZYNQ
7020 Lwip echo 测试
一、系统在vivado中新建一个BlockDesign,添加一个
ZYNQ
7PS(ProcessingSystem)其配置只保留一个网口、一个串口,生成.bit之后导入到SDK中。
Chi_Hong
·
2020-06-21 18:36
PYNQ移植记录
个人技术水平有限,才刚刚接触
ZYNQ
,本文可能有错,还需各路大神指出。因为目标板也是Z7020理论上应该不会特别复杂。环境配置安装Lin
0x3A2B
·
2020-06-21 17:43
FPGA
xilinx
zynq
的lwip的官方例程解析
20181025vivado2016.4sdk花了两天时间看的,总算是看懂了一点,不过主要看的是以太网怎样接收数据和发送数据的,其他的还不是很懂,将看懂的记录下,给需要的人一点参考。这个官方例子应该是通过以太网中断接收数据,并且回传接收的数据。这里timer中断的作用还没看明白。不用看懂所有代码,只需要看有注释的地方。没几句,看着很简单,但是自己去看程序的时候就没那么顺利。拿来主义是最简单的,自己
wuzhouqingcy
·
2020-06-21 14:24
fpga
zynq
以太网官网例子调试
小问题,弄了三四天,终于弄好了,记录下。主要是三个问题1引脚的bank1的LVCMOS的电压不是1.8v2以太网的52、53端口没选,看文档不知道怎么选,视频里才有3ip地址修改不了都是小问题,但在解决的过程中太揪心了,感觉实现一个算法也就一个星期而已哎。。。。。不过在解决问题的过程中不断的新建工程,对soc开发的步骤已经非常熟了,看来放弃之前再坚持会,终会解决的。看图首先是bank1不是1.8v
wuzhouqingcy
·
2020-06-21 14:24
fpga
Linux开机自动启动自己的应用程序教程,纯手打,实测可用。
(1)应用程序条件:应用程序名称:
zynq
-tof-path-analysis应用程序路径:/home/tof-240-320启动脚本名称:start_
zynq
_app(2)chkconfig命令介绍:
小判官
·
2020-06-21 12:05
技术文档
FLOPS与GOPS:各平台及神经网络算力算量调研
换算前标的十进制与二进制显卡FLOPS值1.2GOPS1.3FLOP与GOPS之间的换算二、常规神经网络算力2.1AlexNet2.2ResNet-1522.3EIE算力2.4一些层的算力三、FPGA平台上算力评估3.1
zynq
Net
祥瑞Coding
·
2020-06-21 12:19
机器学习
FPGA
FPGA基础入门篇(六) 按键防抖电路实现(一)
FPGA基础入门篇(六)按键防抖电路实现本次实验的按键消抖电路实现用
Zynq
7000系列的FPGA实现,时钟频率为500MHz,按键消抖延时为20ms。
摆渡沧桑
·
2020-06-21 09:38
数字IC设计-FPGA
u-boot烧写emmc,并从emmc读数据到内存启动内核
板子内核芯片为
ZYNQ
-7021。
心上枫叶红
·
2020-06-21 06:17
开发板环境
zynq
程序固化和启动
ZYNQ
7000SOC芯片可以从FLASH启动,也可以从SD卡里启动,本文给大家介绍程序的FLASH或者SD卡启动的方法。
leon_zeng0
·
2020-06-21 02:20
fpga
zynq
zynq
xilinx
flash
SD
Vivado下的仿真入门
我的软件平台是Vivado2015.4,硬件平台是黑金的AC7010,
Zynq
7000,其实与平台关系不大。本文分为四部分:工程的建立,测试代码,仿真图形输出,更复杂点的例子。
leon_zeng0
·
2020-06-21 02:20
fpga
Zynq
7000裸机的lwip 样例程序echo server 实验
本文介绍开源tcp/ip协议栈lwip在
Zynq
7000裸机(无操作系统)上的应用。分为4部分,硬件的设计,软件的设计,测试,简单代码解释。
leon_zeng0
·
2020-06-21 02:20
c++
fpga
arm
Zynq
的启动过程及加密
Xilinx公司所有FPGA都采用外部Flash存储bit流文件,通常是未经加密的二进制代码—所以直接读取Flash中的数据即可获取bit流文件,并可随意复制产品。在知识产权越受重视的今天,我们需要对bit流文件进行加密以防止非法窃取知识产权。Xilinx公司针对该需求推出了加密方案,在FPGA内集成了AES解密引擎。IES或Vivado在生成ROM文件时使用指定的秘钥将文件加密,将经过加密的RO
leon_zeng0
·
2020-06-21 02:20
fpga
zynq
Vivado下的集成逻辑分析仪ILA 入门
刚刚开始学习
Zynq
7000的时候,看到别人问ILA的问题时,说是集成逻辑分析仪,我觉得这是一个好东西,我一定要学会它。
leon_zeng0
·
2020-06-21 02:20
fpga
zynq
如何通过官方提供例程检测phy的硬件是否正常
本人最近在调试uboot的phy芯片两次因为硬件问题导致调试浪费了很多时间由此提供给大家一个测试硬件的方法。1使用Xilinxsdk逻辑侧(fpga)提供的(*.hdf)文件创建一个工程。2创建一个裸机fsbl文件同时创建bsp包;3创建一个裸机基于已经创建的bsp包的app,选择lwipechoserver如下图选择finish。4、buildproject然后选择app上的单机右键选择runa
活着就行cj
·
2020-06-21 00:37
zynq
Xilinx FPGA PTP IEEE1588
参考
Zynq
-7000APSoC-PrecisionTimingwithIEEE1588v2ProtocolTechTipXilinxTSNSolutionLinuxAXIEthernetdriverPTPv2
黑客三遍猪
·
2020-06-20 23:15
FPGA
高速接口SFP、GbE、SRIO、PCIE、CPRI和SGMII的参考时钟选择问题
在
ZynQ
7000手册ug476中可以看到不同接口支持的典型参考时钟,如下图。
努力不期待
·
2020-06-20 22:45
01_硬件
硬件加速 |
ZYNQ
-7000 PS端(ARM)网络编程(TCP协议)
前注:ARM端的TCP协议编程步骤和UDP协议编程步骤完全相同,只是在ARM端的C代码实现不同,在本次TCP协议实现过程中我们主要利用了官方提供的Demo,然后根据自己的需要加以改写,具体过程如下。1、开始前的准备工作关闭电脑防火墙连接开发板电源开发板与PC之间串口连接,JTAG下载线连接PC机与开发板间网线连接,并保证能ping通2、Vivado端配置创建工程,具体步骤不详细介绍,网上都有教程,
Charmve
·
2020-06-13 12:26
硬件加速 |
ZYNQ
-7000 GP接口实现
1、GP接口简介GP接口是
ZYNQ
-7000系列器件中用于实现PS与PL端进行数据通信的数据接口,GP接口传输数据速率一般较慢,通常用作控制信息的传输,在利用GP接口的时候,PS端的角色是Master,
Charmve
·
2020-06-13 12:41
硬件加速 |
ZYNQ
-7000整体架构阐述
本次AI加速器的设计,主要利用Xilinx公司的
ZYNQ
-7000全可编程器件,主要目的是应对人工智能时代算力不足的问题,由于人工智能时代的到来,各种神经网络的训练,数据挖掘,机器视觉和图像处理等算法计算复杂度较高
Charmve
·
2020-06-13 11:43
硬件加速(Hardware
Acceleration)
MPsoc开发板增加对4ev的支持,来看看都有哪些升级?
上一年米尔发布国内首款超高性能
Zynq
UltraScale+MPSoC开发平台MYC-CZU3EG核心板及开发板引起市场的热烈反响今年给大家带来重磅升级增加对XilinxZU4EV的支持一起来看看都有哪些升级吧
myfeiyang
·
2020-06-06 14:00
zynq
mp (ultra96-v2)mipi 链接raspberry pi v2.1摄像头模组 一linux+ubuntu16.04实现
petalinux和vivado的工程参考
zynq
mp(ultra96-v2)mipi链接raspberrypiv2.1摄像头模组一linux+petalinux_rootfs实现ubuntu16.04
tccxy_
·
2020-05-20 14:31
zynq开发测试
zynq
mp (ultra96-v2)mipi 链接raspberry pi v2.1摄像头模组 一linux+petalinux_rootfs实现
环境vivado2019.1petalinux2019.11.下载官方的bsphttp://zedboard.org/support/design/28476/181选择2019.1版本,反编bsp生成开发文件zw@zw-pc:~/share/ultra96/mipitest$lsarm-trusted-firmwarebuildcomponentsconfig.projectimageslinu
tccxy_
·
2020-05-20 08:13
zynq开发测试
zynq
tcf-agent debug Linux application
环境
Zynq
激活SD,UART,Ethernet。
Anonymous596
·
2020-05-19 17:00
【高速接口-RapidIO】6、Xilinx RapidIO核仿真与包时序分析
:本文的所有图片如果不清晰,请在浏览器的新建标签中打开或保存到本地打开一、软件平台与硬件平台软件平台:操作系统:Windows8.164-bit开发套件:Vivado2015.4.2硬件平台:评估板:
ZYNQ
jacksong2021
·
2020-05-11 06:12
【高速接口-RapidIO】5、Xilinx RapidIO核例子工程源码分析
:本文的所有图片如果不清晰,请在浏览器的新建标签中打开或保存到本地打开一、软件平台与硬件平台软件平台:操作系统:Windows8.164-bit开发套件:Vivado2015.4.2硬件平台:评估板:
ZYNQ
jacksong2021
·
2020-05-11 06:25
zynq
mp (ultra96-v2)mipi 链接raspberry pi v2.1摄像头模组 一裸机实现
ultra96通过mipi接口连接树莓派的v2.1摄像头环境为vivado2019.1petalinux2019.1重要参考https://github.com/gtaylormb/ultra96v2_imx219_to_displayport主要看一下自己的对应接口,和ultra96的40pin-60pin的连接另外ultra96的i2c使用hub扩展的,挂载在i2c-1上按照github大佬的
tccxy_
·
2020-05-08 11:02
zynq开发测试
米尔基于
Zynq
UltraScale+MPsoc边缘视觉套件VECP发布
“人们常说眼睛是心灵的窗户,带着你我看清现实世界。”在工业发展中,工业智能化替代了人类的手脚,而机器视觉就是智能化的眼睛,让其更精准的解决工业场景需求。同时智能化物联网时代不断发展的今天对机器视觉产生了更高的要求。面对市场的挑战,米尔推出了可定制化专业视觉计算平台VECP(VisionEdgeComputingPlatform)边缘视觉套件MYD-CZU3EG-C-ISP,4k级视频处理技术+超低
TI小人物
·
2020-04-28 11:32
边缘视觉
上一页
44
45
46
47
48
49
50
51
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他