E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
卷积网络verilog
Verilog
基础:$random系统函数的使用
相关阅读
Verilog
基础编辑https://blog.csdn.net/weixin_45791458/category_12263729.html$random系统函数语法的BNF范式如下所示,有关
日晨难再
·
2023-12-14 14:20
Verilog基础
#
系统函数与系统任务
fpga开发
硬件工程
Verilog
数字IC
hdlbits系列
verilog
解答(mt2015_q4)-54
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述本次使用系列文章52和53中实现的子模块,实现以下组合逻辑电路。
zuoph
·
2023-12-14 13:31
verilog语言
fpga开发
「
Verilog
学习笔记」多bit MUX同步器
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网输入数据暂存在data_reg中,使能信号data_en用打两拍的方式跨时钟域传输到时钟域B,最后data_out
KS〔学IC版〕
·
2023-12-14 13:37
Verilog学习笔记
学习
笔记
fpga开发
Verilog
【FPGA/
verilog
-入门学习10】
verilog
查表法实现正弦波形发生器
0,需求用查找表设计实现一个正弦波形发生器寻址的位宽是10位,数据量是1024个,输出的数据是16位1,需求分析数据量是1024个:x=linspace(0,2*pi,1024)输出数据是16位:y范围:0~2^16-1=0~65535y=(sin(x)+1)*65535/2寻址的位宽是10位输入是0~10231023占用10位操作步骤1,使用matlab生成数据,制作sin_rom.coe文件x
王者时代
·
2023-12-14 13:02
verilog
&FPGA
fpga开发
学习
【FPGA/
verilog
-入门学习6】
verilog
频率计数器
需求在使能信号控制下,计算输入脉冲的每两个上升沿之间的时钟周期数并输出,即输出脉冲频率的计数值输入信号周期性脉冲信号:需要做检测的脉冲频率信号使能信号:高电平进行频率计数,低电平清零计数器输出信号计数值:输出脉冲频率的计数值有效信号:该信号拉高时,输出计数值有效需求分析1,输出产生计数完成状态《=EN且有上升沿脉冲2,输出计数值《=上升沿来临时候从0开始计数,直至下一个上升沿脉冲到来结束,把计数值
王者时代
·
2023-12-14 13:32
verilog
&FPGA
fpga开发
【FPGA/
verilog
-入门学习2】
verilog
生成上升沿下降沿脉冲
需求1:使用脉冲边沿检测法设计一个上下降沿检测功能使用脉冲边沿检测法设计一个上下降沿检测功能1,使用clk脉冲来临时pluse移位赋值preg1<=plusepreg2<=preg2preg1比pluse晚一个时钟,preg2比preg1晚一个时钟在利用与/非指令合并,生成上升沿的一个脉冲的r_pluse<={r_pluse[0],pulse};//等效于r_pluse[0]<=pluser_pl
王者时代
·
2023-12-14 13:31
verilog
&FPGA
fpga开发
【FPGA/
verilog
-入门学习4】
verilog
实现多路脉冲计数
需求:设计一个脉冲计数器,其功能如下输入脉冲:4路脉冲信号,分别对每路进行脉冲检测并计数使能信号:高电平进行计数,低电平清零计数器计数器:在使能信号高电平期间,对脉冲信号的上升沿进行检测并递增计数值编写测试脚本,进行仿真验证需求分析:使用上一章的一路脉冲检测,使用例化方式产生多路vlg_design使用上章节生成的最小系统//*脉冲计数,当是能时,对pluse脉冲计数实现步骤1)产生pluse上升
王者时代
·
2023-12-14 13:31
verilog
&FPGA
fpga开发
FPGA-EEPROM读写记录
整篇文章会首先对AT24C64技术文档进行分析,其次分析AT24C64在FPGA上的引脚分配情况,最后逐步分析正点原子给出的
Verilog
代
Authony.
·
2023-12-06 18:22
FPGA
fpga开发
verilog
语法tips
近来有感于技能不足了,所以继续学习FPGA、ASIC相关基础知识,分享一点微不足道的经验,也希望各位大佬多多指点蛤(软件工具:ISE)。1.if...else与caseif..else与case语句的作用都是选择,不同的是综合后的RTL视图下,我们可以看到if...else趋向于具有优先级的结构,而case则是并行结构,但是在TechnologyMapViewer下,两者的视图几乎一样。(煮:RT
我喜欢唱跳rap打篮球
·
2023-12-06 15:35
Verilog
中generate的用法
c语言中常用for语句来解决此类问题,
verilog
则为我们提供了generate语句。
一只迷茫的小狗
·
2023-12-06 14:40
verilog
verilog
System
Verilog
基础:并行块fork-join、join_any、join_none(一)
相关阅读System
Verilog
基础https://blog.csdn.net/weixin_45791458/category_12517449.html?
日晨难再
·
2023-12-05 21:33
SystemVerilog基础
fpga开发
数字IC
硬件工程
Verilog
SystemVerilog
Verilog
基础:$time、$stime和$realtime系统函数的使用
相关阅读
Verilog
基础https://blog.csdn.net/weixin_45791458/category_12263729.html$time、$stime和$realtime这三个系统函数提供了返回当前仿真时间方法
日晨难再
·
2023-12-05 21:33
#
系统函数与系统任务
Verilog基础
fpga开发
数字IC
Verilog
硬件工程
Verilog
基础:编译指令`timescale
相关阅读
Verilog
基础https://blog.csdn.net/weixin_45791458/category_12263729.html?
日晨难再
·
2023-12-05 21:57
Verilog基础
数字IC
fpga开发
硬件工程
Verilog
波形文件(wlf,vcd,fsdb,shm,vpd)的区别
在
verilog
和system
verilog
等逻辑仿真的过程中,最关心的就是最后生成的波形是如何,我们才能根据波形去具体分析。
Bug_Killer_Master
·
2023-12-05 16:20
技术百科
fpga开发
「
Verilog
学习笔记」占空比50%的奇数分频
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网根据题意7分频,实际上是第一次电平变化经历了4个上升沿+3个下降沿,第二次电平变化是4个下降沿+3个上升沿,所以用两个计数器就行了
KS〔学IC版〕
·
2023-12-05 09:44
Verilog学习笔记
学习
笔记
Verilog
RGCN,GCN,GRAPHSAGE论文阅读实践
图神经网络在本文中,我们将图神经网络划分为五大类别,分别是:图
卷积网络
(GraphConvolutionNetworks,GCN)、图注意力网络(GraphAttentionNetworks)、图自编码器
乘风破浪的猫
·
2023-12-05 04:17
图神经网络
论文阅读
python
sklearn
cnn
网络
[
Verilog
语法]:===和!==运算符使用注意事项
[
Verilog
语法]:===和!==运算符使用注意事项1,===和!==运算符使用注意事项2,3,1,===和!==运算符使用注意事项参考文献:1,[System
Verilog
语法拾遗]===和!
向兴
·
2023-12-04 20:31
Verilog语法
练习十一:简单卷积器的设计
,卷积器的设计,RTL:con1.v4,前仿真和后仿真,测试信号:test_con1.v5,A/D转换器的
Verilog
HDL模型所需要的技术参数,RTL代码adc.v5.1问题:这个文件没找到,待解决中
向兴
·
2023-12-04 20:59
Verilog数字系统设计教程
fpga开发
芯片设计
Vivado & Modelsim联合进行UVM仿真指南
在下方的Compilation栏中,点击
Verilog
options右侧的…按钮,添加D:/Program_F
一只迷茫的小狗
·
2023-12-04 16:44
vivado
uvm
FPGA
fpga开发
Vivado
uvm
Pytorch搭建ResNet网络进行垃圾分类
网络结构因为把初始化函数__init__()打错了,所以调了很久的bug,这种因为打错而调试的bug还是让我废了很大功夫才找出来,期间也发现了
卷积网络
威少的书童
·
2023-12-04 14:57
深度学习
网络
分类
深度学习
轻量级网络结构的目标检测算法——Yolov8介绍
1.Yolov8算法概述Yolov8是一种目标检测算法,它通过独特的双路径预测和紧密的连接的
卷积网络
进行目标检测。该算法采用了轻量级网络结构,同时保持了较高的性能,因此具有高效的特点。
LittroInno
·
2023-12-04 14:18
目标跟踪
人工智能
计算机视觉
yolov8
加法器的实现
verilog
实现加法器,从底层的门级电路级到行为级,本文对其做出了相应的阐述。1、一位半加器所谓半加器就是有两个输入,两个输出,不考虑进位。
li_li_li_1202
·
2023-12-04 14:00
计算机基础(1)——
Verilog
语法入门
为了能够跟上课程进度,提前了解一些
Verilog
语法是很有必要的。
苍山有雪,剑有霜
·
2023-12-04 10:24
学习笔记
Verilog
计算机基础
fpga开发
hdlbits系列
verilog
解答(真值表)-50
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述本节我们学习用真值表来描述组合逻辑的行为,通过真值表我们将组合逻辑的每一种输入和输出对应值都罗列出来。
zuoph
·
2023-12-04 02:25
verilog语言
fpga开发
数字逻辑电路基础-组合逻辑电路之加法器
文章目录一、加法器二、
verilog
源码三、综合及仿真结果一、加法器本文介绍数字逻辑电路中常用的基础组合逻辑电路加法器。它是处理器内部ALU算术逻辑单元的基础构件。
zuoph
·
2023-12-04 02:25
数字电路
fpga开发
数字逻辑电路基础-组合逻辑电路之4位加减法器
文章目录一、4位加减法器二、
verilog
源码三、综合及仿真结果一、4位加减法器本文在上一篇加法器的基础上,更进一步介绍如何实现4位加减法器。在计算机中如何表示负数呢?
zuoph
·
2023-12-04 02:18
数字电路
fpga开发
国防科技大学孙志刚:时间敏感网络数据平面关键技术
其团队自2019年开始研究TSN网络,基于开源的OpenTSN平台推出了枫林一号开源TSN芯片和一系列的产品,其芯片的
Verilog
代码是公开的。该开源平台也得到了主机厂、科研机构的合作和推广。
Mike吕
·
2023-12-04 00:24
汽车以太网
汽车
网络
SETR
RethinkingSemanticSegmentationfromaSequence-to-SequencePerspectivewithTransformershttps://arxiv.org/abs/2012.15840https://fudan-zvg.github.io/SETR/最新的语义分割方法采用了完全
卷积网络
Valar_Morghulis
·
2023-12-04 00:47
keras
卷积网络
主要用到的卷积层有Conv1D、Conv2D;简单讲,神经网络中卷积层的作用是用来做特征提取的Conv1Dkeras.layers.Conv1D(filters,kernel_size,strides=1,padding='valid',activation=None)一维卷积对提供的数据进行单维度处理,如果卷积层放在第一层之上,还需要提供input_shape参数,例如(10,128)表示10个
与AI零距离
·
2023-12-03 12:14
「
Verilog
学习笔记」自动贩售机2
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网自动贩售机中可能存在的几种金额:0,0.5,1,1.5,2,2.5,3。
KS〔学IC版〕
·
2023-12-03 12:21
Verilog学习笔记
学习
笔记
Verilog
「
Verilog
学习笔记」状态机-重叠序列检测
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网读入数据移位寄存,寄存后的数据与序列数做对比,相等则flag为1,不等则为0`timescale1ns/1nsmodulesequence_test2
KS〔学IC版〕
·
2023-12-03 12:51
Verilog学习笔记
学习
笔记
Verilog
「
Verilog
学习笔记」自动贩售机1
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网自动贩售机中可能存在的几种金额:0,0.5,1,1.5,2,2.5,3。
KS〔学IC版〕
·
2023-12-03 12:19
Verilog学习笔记
学习
笔记
Verilog
计算机组成与设计实训-用
Verilog
HDL 玩转计算机硬件系统设计(头歌实践教育平台) 学习过程记录
Verilog
(知识&实验)Author:PeterHan计算机组成与设计实训-用
Verilog
HDL玩转计算机硬件系统设计(educoder.net)//
Verilog
HDL模块的模板(仅考虑用于逻辑综合的程序
Peter1146717850
·
2023-12-03 12:01
学习
FPGA学习之
Verilog
语言入门指导(嵌入式)
FPGA学习之
Verilog
语言入门指导(嵌入式)
Verilog
是一种硬件描述语言(HDL),广泛用于FPGA(可编程逻辑器件)的设计和开发。
技术无限探索
·
2023-12-02 22:57
fpga开发
学习
嵌入式
FPGA系列:1、FPGA/
verilog
源代码保护:基于Quartus13.1平台保护
verilog
源码发给第三方但不泄露源码
catlog需求具体步骤工程描述去掉相关调试文件切换顶层模块并导出相应模块为网表文件切换回原顶层模块并添加相应保护模块的qxp文件再次编译工程注意事项parameter参数参考:需求有时需要将源码交付给第三方,但是源码中部分模块涉及到的核心代码无法暴漏给第三方。因此,我们需要一种能够让第三方拿到源码对部分参数进行修改、但同时又无法触及到核心代码的代码保护方法。本文结合部分资料,给出了如何将quar
天城寺电子
·
2023-12-02 18:08
FPGA
fpga开发
「
Verilog
学习笔记」时钟分频(偶数)
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网`timescale1ns/1nsmoduleeven_div(inputwirerst,inputwireclk_in
KS〔学IC版〕
·
2023-12-02 09:23
Verilog学习笔记
学习
笔记
fpga开发
Verilog
FPGA纯
verilog
实现 LZMA 数据压缩,提供工程源码和技术支持
FPGA纯
verilog
实现LZMA数据压缩,提供工程源码和技术支持目录1、前言2、我这儿已有的FPGA压缩算法方案3、FPGALZMA数据压缩功能和性能4、FPGALZMA数据压缩设计方案输入输出接口描述数据处理流程
hexiaoyan827
·
2023-12-02 09:21
fpga开发
高速信号处理
LZMA
数据压缩
FPGA压缩算法方案
加速计算
北邮22级信通院数电:
Verilog
-FPGA(12)第十二周实验(2)彩虹呼吸灯
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录一.代码部分二.管脚分配三.实验效果一.代码部分rainbow_breathing_light.vmodulepwm(input[7:0]duty,inputclk,outputregout);reg[7:
青山入墨雨如画
·
2023-12-02 09:51
北邮22级信通院数电实验
fpga开发
北邮22级信通院数电:
Verilog
-FPGA(12)第十二周实验(1)设计一个汽车尾灯自动控制系统
北邮22信通一枚~跟随课程进度更新北邮信通院数字系统设计的笔记、代码和文章持续关注作者迎接数电实验学习~获取更多文章,请访问专栏:北邮22级信通院数电实验_青山如墨雨如画的博客-CSDN博客目录一.题目要求二.代码部分2.1car_system.v2.2divide.v三.管脚分配四.实现效果一.题目要求设计一个汽车尾灯自动控制系统,要求根据汽车行驶状态自动控制汽车尾灯:直行:尾灯不亮;右转:右侧
青山入墨雨如画
·
2023-12-02 09:49
北邮22级信通院数电实验
fpga开发
modelsim-SE仿真error问题
3.如果是Error(10054):
Verilog
HDLFileI/Oerroratsdram_ctrl_tb.v(6):can'tope
会飞的珠珠侠
·
2023-12-02 07:19
FPGA
fpga
图
卷积网络
(GCN)指南
图
卷积网络
(GCN):新手友好指南欢迎进入图
卷积网络
(GraphConvolutionalNetworks,GCN)的世界!如果你是深度学习的新手,或者对图形数据的处理感兴趣,那么你来对地方了。
来自宇宙的曹先生
·
2023-12-02 03:44
网络
深度学习
卷积
图卷积
机器学习
语义分割—FCN网络 学习笔记 (附代码)
全
卷积网络
(FullyConvolutionalNetworks,FCN
无妄无望
·
2023-12-01 23:33
网络
学习
笔记
人工智能
深度学习
MNIST训练数字识别
文章目录Keras搭建
卷积网络
训练模型详解全部代码Keras搭建
卷积网络
训练模型详解Keras里面自带了训练和测试数据集,我们要做的就是搭建Keras模块,并且确保训练集和测试集的数据和模块的参数相吻合导入
没有难学的知识
·
2023-12-01 18:12
深度学习
人工智能
手写数字识别
SystemC Study
简介SystemC的意义,网上能查到,这里总结一下,SystemC是C++的library,类似UVM是system
verilog
的library下图是SystemC在整个项目中的角色硬件架构探索,创建算法
Vinson_Yin
·
2023-12-01 16:36
SystemC
systemc
【【FPGA的 MicroBlaze 的 介绍与使用 】】
FPGA的MicroBlaze的介绍与使用可编程片上系统(SOPC)的设计在进行系统设计时,倘若系统非常复杂,采用传统FPGA单独用
Verilog
/VHDL语言进行开发的方式,工作量无疑是巨大的,这时调用
ZxsLoves
·
2023-12-01 16:30
FPGA学习
fpga开发
【每日一题】一起学
Verilog
001-004
001画出CMOS反相器的电路原理图这个学过数集应该都会画,NMOS接地,PMOS接高电平。002反向器的速度与哪些因素有关?什么是转换时间(transitiontime)和传播延迟(propagationdelay)?反相器的速度与哪些因素有关。(1)电容(负载电容、自载电容、连线电容)较小,漏端扩散区的面积应尽可能小。输入电容要考虑:(1)Cgs随栅压而变化(2)密勒效应(3)自举效应(2)加
不求上进的夏天
·
2023-12-01 15:43
时序预测 | Python实现TCN时间卷积神经网络价格预测
时序预测|Python实现TCN时间卷积神经网络时间序列预测目录时序预测|Python实现TCN时间卷积神经网络时间序列预测预测效果基本介绍模型描述程序设计参考资料预测效果基本介绍时间
卷积网络
,TCN。
机器学习之心
·
2023-12-01 14:15
#
TCN时间卷积神经网络
TCN
时间卷积神经网络
价格预测
AI时代FPGA厂商与FPGA工程师该如何转型?
《单片机与嵌入式系统应用》小编特意邀请了专家给大家答疑解惑~业界声音掌握
Verilog
FPGA设计和验证方法是AI时代系统设计师的生命线北航电子信息工程学院退休教授北京至芯
喜欢打酱油的老鸟
·
2023-12-01 13:06
人工智能
AI时代
FPGA
转型
MatchPyramid实现文本匹配
MatchPyramid核心思想是计算两段文本间的匹配矩阵,把它当成一个图形利用多层
卷积网络
提取不同层级的交互模式。
愤怒的可乐
·
2023-12-01 07:10
NLP项目实战
#
文本匹配实战
MatchPyramid
【合集一】每日一练30讲,轻松掌握
Verilog
语法
本原创教程由深圳市小眼睛科技有限公司创作,版权归本公司所有,如需转载,需授权并注明出处(www.meyesemi.com)第一练:如何区分<=表示的含义?题目:请描述以下两种方法产生的信号有何区别?答案:根据“b)?a:b;解析:condition_expr?true_expr1:false_expr2;condition_expr为逻辑真则结果为true_expr1,condition_expr
小眼睛FPGA
·
2023-12-01 00:49
Verilog
上一页
12
13
14
15
16
17
18
19
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他