E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
SFP/SFP+/QSFP/QSFP+光模块和GTP/GTX/GTH/GTZ/GTY/GTM高速收发器
GTZ/GTY/GTM高速收发器SFP/SFP+/QSFP/QSFP+光模块概述SFPSFP+QSFPQSFP+关键参数说明GTP/GTX/GTH/GTZ/GTY/GTM高速收发器区别XILINX7系列
FPGA
一只嵌入式爱好者
·
2024-01-18 01:18
fpga开发
光模块
高速收发器
fpga
供电电压偏低会怎样_[走近
FPGA
]之开发板介绍篇
开发板概述在走近
FPGA
预告篇中,我们已经提到了系列文章使用的开发平台,硬木课堂XilinxArtix7
FPGA
板,如下图所示。
weixin_39758696
·
2024-01-17 22:23
fpga供电电压偏低会怎样
fpga原理和结构
pdf
fpga摄像头模块
ucenter接口开发手册
开发板
集成下载器
jtag
基于
FPGA
&WS2812B的贪吃蛇方案设计(含源码)
第1章基于
FPGA
&WS2812B的贪吃蛇方案设计1.2贪吃蛇游戏系统的功能需求分析为了更好的实现我们的贪吃蛇游戏系统,我们需要对项目进行功能分析,利于我们对整个系统的分析、架构。
混子王江江
·
2024-01-17 19:14
FPGA
fpga开发
Intel
FPGA
开发工具 Quartus/ModelSim 20.1.1 安装
官网下载地址:DownloadCenterfor
FPGA
s官网下载需要注册账号,这里也把下图中的所有文件都放到百度网盘。
睡觉学习三餐
·
2024-01-17 18:46
安全帽/反光衣检测AI边缘计算智能分析网关V4如何修改IP地址?
边缘计算智能硬件,硬件采用BM1684芯片,集成高性能8核ARMA53,主频高达2.3GHz,INT8峰值算力高达17.6Tops,FB32高精度算力达到2.2T,硬件内置了近40种AI算法模型,支持对接入的
视频图像
进行人
EasyNVR
·
2024-01-17 13:02
解决方案
人工智能
边缘计算
tcp/ip
c# 视频流压缩
在C#中进行视频流的压缩通常涉及到使用第三方库来处理
编解码
工作,H.264是一种广泛应用且高效的视频编码标准。
wangyue4
·
2024-01-17 12:14
c#
达芬奇调色软件DaVinci Resolve Studio 18 中文激活版
它支持多种视频格式和
编解码
器,并且可以轻松处理各种类型的视频文件。DaVinciResolveStudio18还
macw_q
·
2024-01-17 11:07
程序人生
canvas绘制美队盾牌
文章目录语法:示例效果图示例源代码(共90行)canvas基本属性canvas基础方法如何使用canvas截取
视频图像
呢?这里其实是监听了video的内容,将vi
还是大剑师兰特
·
2024-01-17 11:34
#
canvas示例教程100+
canvas五角星
canvas美队盾牌
【
FPGA
/verilog -入门学习17】vivado 实现串口自发自收程序
1,需求PC使用串口助手给
FPGA
板发送9600波特率的数据,
FPGA
板接收到数据后,回复同样的数据给PC2,需求分析按模块可以划分为:rx接收模块,将输入的8位并行rx数据转换成[7:0]rx_data
王者时代
·
2024-01-17 10:31
verilog
&FPGA
fpga开发
SDRAM小项目——命令解析模块
简单介绍:在
FPGA
中实现命令解析模块,命令解析模块的用来把pc端传入
FPGA
中的数据分解为所需要的数据和触发命令,虽然代码不多,但是却十分重要。
小天才dhsb
·
2024-01-17 10:28
fpga开发
【LabVIEW
FPGA
入门】使用数字IO卡实现计数器输入功能
方法1:1.首先需要用一个数字IO的输入
FPGA
端口,并将其拖入程序框图中,同时创建一个循环。2.如果想要在循环中实现累加功能,就可以使用移位寄存器。
東方神山
·
2024-01-17 09:56
FPGA】
labview
LabVIEW
FPGA
Android音视频编码(2)
Android本身提供了音视频
编解码
工具,很多时候是不需要第三方工具的,比如ffmpeg,OpenCV等,在android中引入第三库比较复杂,在Android音视频编码中介绍了如何引入第三方库libpng
helloworddm
·
2024-01-17 05:15
android
音视频
【INTEL(ALTERA)】错误 (14566): 由于与现有约束 (1 HSSI_Z1578A_CLUSTER) 冲突,拟合器无法放置 0 个外围组件。
说明由于英特尔®Quartus®Prime专业版软件23.2版本存在问题,针对IntelAgilex®7AGI041设备时,使用面向PCIExpress*的R-TileAvalon®Streaming英特尔®
FPGA
IP
神仙约架
·
2024-01-17 03:27
INTEL(ALTERA)
FPGA
fpga开发
H264/AVC的句法和语义
所有的视频编码标准都是通过定义句法和语义来规范
编解码
器的工作流程。句法元素的分层结构句法元素的分层结构:编码器输出的比特码流中,每个比特都隶属某个句法元素,也就是说,码流是由一个个句法
DogDaoDao
·
2024-01-17 03:53
H264(AVC)标准
H264
AVC
视频编解码
句法语义
实时音视频
H264
语法
x264
基于Mcrosemi M2S090T
FPGA
的 imx991 SWIR的SLVS解码(一)
目录一、平台介绍二、器件的简介1、imx991SWIRImageSensor2、M2S090T三、工程1、imx991寄存器配置一、平台介绍工程开发平台:LiberoVersion:20231.0.6Release:v2023.1文本编辑器:Sublimetext3二、器件的简介1、imx991SWIRImageSensorDescription:TheIMX991-AABA-Cisadiagon
江鸟的坚持
·
2024-01-17 02:16
Microsemi
SLVS
FPGA
fpga开发
Microsemi
FPGA开发
Sony
相机
FPGA
原理图细节--画引脚
BGA引脚表示1.1
FPGA
此引脚要正确和清晰,会在“PackagePin”中用到次物理接口1.2,MCU只用管对应的GPIO逻辑接口就可以了标识Bank电平标识出对应Bank的电平,在电路设计中可以清晰的知道对应的脚位输出电平
Kent Gu
·
2024-01-17 01:15
FPGA
fpga开发
单片机
嵌入式硬件
国内镜像:极速下载编译WebRTC源码(For Android/Linux/IOS)(二十四)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2024-01-17 01:03
WebRTC
Native实战系列
webrtc
android
linux
智能分析网关V4基于AI视频智能分析技术的周界安全防范方案
智能分析网关V4内置了近40种AI算法模型,支持对接入的
视频图像
进行人、车、物、行为等实时检测分析,上报识别结果,并能进行语音告警播放。算法可按需组合、按场景配置
TSINGSEE
·
2024-01-16 23:38
智能分析网关V4
AI智能
解决方案
人工智能
音视频
安全
FPGA
(主机)STM32(从机)SPI通信(HAL库实现)
FPGA
作主机,传输ADC的数据STM32F4作从机。
花椒且喵酱
·
2024-01-16 23:28
FPGA
单片机
stm32
fpga
spi
FPGA
四选一的多路选择器(用三元运算符?:解决)
在
FPGA
设计中,这种条件运算符通常用于逻辑电路的组合和时序逻辑设计。通过使用条件运算符,可以根据不同
我来挖坑啦
·
2024-01-16 22:52
fpga开发
FPGA
移位运算与乘法
项目经验:在
FPGA
中实现乘法器确实需要消耗一定的资源。这包括
我来挖坑啦
·
2024-01-16 22:16
fpga开发
烟火检测/周界入侵/视频智能识别AI智能分析网关V4如何配置ONVIF摄像机接入
AI边缘计算智能分析网关V4性能高、功耗低、检测速度快,易安装、易维护,硬件内置了近40种AI算法模型,支持对接入的
视频图像
进行人、车、物、行为等实时检测分析,上报识别结果,并能进行语音告警播放。
TSINGSEE
·
2024-01-16 22:21
AI智能
智能分析网关V4
音视频
人工智能
【
FPGA
& Modsim】 抢答器设计
实验题目:抢答器设计实验目的:掌握应用数字逻辑设计集成开发环境进行抢答器设计的方法;掌握时序逻辑电路设计的过程。实验内容:1、设计支持3名参赛者的抢答器,并具有主持人控制的复位功能;2、当一名参赛者按下抢答键时,对应的LED灯亮起,屏蔽其他选手;3、分析实验结果,验证电路的功能是否符合设计要求。实验步骤:1、在数字逻辑集成开发环境中新建一个抢答器工程;2、编写VerilogHDL源程序;3、编译和
去追远风
·
2024-01-16 18:09
FPGA学习记录
fpga开发
Fpga
开发笔记(二):高云
FPGA
发开发软件Gowin和高云
fpga
基本开发过程
article/details/135620590红胖子网络科技博文大全:开发技术集合(包含Qt实用技术、树莓派、三维、OpenCV、OpenGL、ffmpeg、OSG、单片机、软硬结合等等)持续更新中…
FPGA
长沙红胖子Qt软件开发
·
2024-01-16 13:17
fpga开发
fpga开发
fpga开发过程
fpga点亮led
【XILINX】Vivado 生成msc文件出现[Writecfgmem 68-4] Bitstream at address 0x00000000 has size 84989156 bytes
Bitstreamataddress0x00000000hassize84989156byteswhichcannotfitinmemoryofsize8388608bytes.MCS和Bit文件BIT-->JTAG-->
FPGA
神仙约架
·
2024-01-16 12:10
xilinx
fpga开发
mcs
【INTEL(ALTERA)】Quartus无法为 F-Tile PMA/FEC Direct PHY 英特尔®
FPGA
IP启用锁定至参考 (LTR) 模式在,怎么办
说明由于英特尔®Quartus®PrimeProEdition软件23.1及更早版本存在问题,无法为F-TilePMA/FECDirectPHY英特尔®
FPGA
IP启用锁定至参考(LTR)模式。
神仙约架
·
2024-01-16 12:40
INTEL(ALTERA)
FPGA
fpga开发
F-Tile
PMA
【
FPGA
& Modsim】数字频率计
moduleflag(clk,rst_n,cnt);inputclk;inputrst_n;output[2:0]cnt;reg[31:0]count;reg[2:0]cnt;always@(posedgeclkornegedgerst_n)beginif(~rst_n)begincount=32'd24999)begincnt=3'd6)begincnt==1'b1)beginbcd_valid
去追远风
·
2024-01-16 12:10
FPGA学习记录
fpga开发
【INTEL(ALTERA)】错误 (19021):相同的文件名 xx 用于不同的 IP 文件。同一个名称不能用于多个 IP 文件。
说明由于在英特尔®Quartus®PrimeProEdition软件版本22.3上运行CVP设计时出现问题,使用IP升级工具自动更新复位释放英特尔®
FPGA
IP可能会导致同一IP的.qip和.ip文件包含在英特尔
神仙约架
·
2024-01-16 12:36
INTEL(ALTERA)
FPGA
fpga开发
Zynq7020 使用 Video Processing Subsystem 实现图像缩放
1、前言没玩过图像缩放都不好意思说自己玩儿过
FPGA
,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。
攻城狮Wayne
·
2024-01-16 12:17
fpga开发
FPGA
时序分析实例篇(上)------逻辑重组和DSP资源合理利用
声明:本文章转载自
FPGA
开源工坊,作者xiaotudou在开始之前,有个预备知识:当时序不满足下列给出的图的要求时,STA分析(静态时序分析)会报错,在低频时可能忽略不计可以正常运行,但是频率上去之后很有可能会导致电路功能的错误
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
FPGA
时序分析实例篇(下)------底层资源刨析之FDCE和Carry进位链的合理利用
声明:本文章部分转载自傅里叶的猫,作者猫叔本文章部分转载自
FPGA
探索者,作者肉娃娃本文以Xilinx7系列
FPGA
底层资源为例。
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
FPGA
节省资源篇------正确处理设计优先级
本文将介绍一种
FPGA
设计技术,该技术可以改变
FPGA
设计的规模大小和使用性能。单级逻辑你可以在Xilinx的
FPGA
中使用可配置逻辑块CLB中的查找表LUT和触发器DFF来实现简单的
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
基于
FPGA
的UART多字节环回实验verilog代码(含帧头帧尾和解码部分)
带仿真工程,数据帧格式如下图:发送数据为:aaff03000E03B186100040011100000000000000110000000000111155CC效果如图:仿真效果图:参考以下文章和视频:
FPGA
芯想是陈
·
2024-01-16 10:10
FPGA
fpga开发
Verilog语法——6.测试文件使用for和random语句进行赋值
参考资料【明德扬_verilog零基础入门语法HDL仿真快速掌握-手把手教你写
FPGA
/ASIC代码设计流程中的应用】6.测试文件使用for和random语句进行赋值6.1for语句的使用题目要求:涉及到
鸥梨菌Honevid
·
2024-01-16 10:09
FPGA
fpga开发
FPGA
引脚 & Bank认知--
FPGA
选型的一些常识
关键字HPI/OBanks,HighperformanceTheHPI/Obanksaredeisgnedtomeettheperformancerequirementsofhigh-speedmemoryandotherchip-to-chipinterfacewithvoltagesupto1.8V.HRI/OBanks,HighRangeTheHRI/Obanksaredesignedtos
Kent Gu
·
2024-01-16 10:09
FPGA
fpga开发
【
FPGA
& Modsim】数字时钟
实验题目:数字时钟设计实验目的:掌握数字时钟的工作原理;掌握使用数字逻辑设计集成开发环境分模块设计数字时钟的方法。实验内容:1、创建一个数字时钟工程,使用六位数码管实时显示时/分/秒。3、时钟应具有稳定的计时功能,能够连续运行并准确显示时间。实验步骤:1、明确实验要求,确定系统功能,设计整体方案。2、按照实现功能将数字时钟设计系统划分为时钟基准、显示驱动、按键控制等模块。3、使用VerilogHD
去追远风
·
2024-01-16 10:39
FPGA学习记录
fpga开发
【
FPGA
& Modsim】序列检测
实验题目:序列检测器设计实验目的:掌握应用数字逻辑设计集成开发环境进行序列检测器设计的方法;掌握时序逻辑电路设计的过程。实验内容:1、设计一个序列检测器,用于检测输入数据中的特定序列“10010”。2、实现一个电路,当检测到该序列时,输出为1,否则为0。3、分析实验结果,验证电路的功能是否符合设计要求。实验步骤:1、在数字逻辑集成开发环境中新建一个序列检测器工程;2、编写VerilogHDL源程序
去追远风
·
2024-01-16 10:39
fpga开发
【
FPGA
& Verilog】4bitBCD码加法器+7段数码管
顶层文件:moduleadd_bcd(input[9:0]I_1,input[9:0]I_0,inputclk,inputrst_n,output[7:0]seg,output[7:0]value,outputselect,output[3:0]encode_1,output[3:0]encode_0,output[3:0]high_bit,output[3:0]low_bit);assignva
去追远风
·
2024-01-16 10:09
FPGA学习记录
fpga开发
数字前端/
FPGA
设计——握手与反压问题
声明:本文来自0431大小回前言:在芯片设计或者
FPGA
设计过程中,流水设计是经常用到的,但是考虑数据安全性,需要与前后级模块进行握手通信,这时候就需要对流水数据进行反压处理,本文将具体介绍握手与反压。
芯想是陈
·
2024-01-16 10:38
FPGA
fpga开发
嵌入式硬件
硬件架构
SV-8004VP 网络对讲求助话筒,4个自定义按键
SV-8004VP网络对讲求助话筒,4个自定义按键SV-8004VP是一款4按键求助对讲话筒,具有10/100M以太网接口,支持G.711音频
编解码
,其接收SIP网络的音频数据,实时解码播放,还配置了麦克风输入和扬声器输出
深圳锐科达网络音频设备
·
2024-01-16 09:40
网络
服务器
linux
canvas截取
视频图像
(图文示例)
文章目录语法:示例效果图示例源代码(共90行)canvas基本属性canvas基础方法如何使用canvas截取
视频图像
呢?这里其实是监听了video的内容,将vi
还是大剑师兰特
·
2024-01-16 08:42
#
canvas示例教程100+
音视频
canvas截屏
canvas截图视频图像
时空联合3D降噪算法
声明:以下文章转载自疯狂的
FPGA
,作者Crazy
FPGA
1为什么要降噪?
芯想是陈
·
2024-01-16 08:25
FPGA
3d
算法
计算机视觉
fpga开发
硬件工程
硬件架构
ffmpeg 实用命令 - 转换格式
-hide_banner;它可以阻止FFmpeg在每次执行时开头打印的那一堆版本信息文本:ffmpeg-hide_banner-L转码比如将一个FLV文件转为MP4文件并重编码,FFmpeg会自动寻找
编解码
器
野生的正经人
·
2024-01-16 07:00
ffmpeg
ffmpeg
FPGA
之LUT
由于
FPGA
需要被反复烧写,它实现组合逻辑的基本结构不可能像ASIC那样通过固定的与非门来完成,而只能采用一种易于反复配置的结构。
行者..................
·
2024-01-16 01:04
FPGA
fpga开发
基于AI视频智能分析技术的周界安全防范方案
智能分析网关V4内置了近40种AI算法模型,支持对接入的
视频图像
进行人、车、物、行为等实时检测分析,上报识别结果,并能进行语音告警播放。算法可按需组合、按场景配置
Black蜡笔小新
·
2024-01-16 01:54
解决方案
AI识别
人工智能
音视频
安全
边缘计算
大数据
FPGA
开发设计
一、概述
FPGA
是可编程逻辑器件的一种,本质上是一种高密度可编程逻辑器件。
FPGA
的灵活性高、开发周期短、并行性高、具备可重构特性,是一种广泛应用的半定制电路。
KGback
·
2024-01-16 00:27
#
FPGA
fpga开发
FPGA
在工业缺陷检测上的应用实践
目录1.背景2.现状3.
FPGA
在工业缺陷检测中的优势4.
FPGA
在工业缺陷检测中的应用实践5.主流的检测算法6.工业缺陷检测及应用场景7.
FPGA
在工业缺陷检测中的未来发展趋势8.方法9.未来发展方向注意
SteveRocket
·
2024-01-15 19:20
FPGA进阶
fpga开发
快速入门系列--AXI总线协议
最近想写一篇关于ZYNQ快速入门的文章,而由于ZYNQ的精髓实质上是如何建立ARM和
FPGA
之间的联系,所以准备先写一篇关于AXI协议快速入门的文章来打一下基础,也是顺便让我回忆一下AXI协议。
小林家的龙小年
·
2024-01-15 17:10
fpga开发
快速入门系列--
FPGA
中的时序分析与约束
一、前言时序分析,是所有的
FPGA
工程师在成长过程中都绕不开的技术,由于在一开始我们学
FPGA
的时候设计的系统都是低速简单的,所以就使得时序分析看起来好像并没有卵用,我不学我的系统照样可以跑起来啊,于是慢慢忽视了这一部分的学习
小林家的龙小年
·
2024-01-15 17:39
fpga开发
FPGA
中的乒乓操作思想
乒乓操作的思想乒乓操作主要是为了处理,输入时钟和输出时钟不匹配的问题,也可以算跨时钟处理对于乒乓操作我主要参考了野火的文档,以及下面这篇文章彻底弄懂乒乓操作与并行化_快,快去救列宁!的博客-CSDN博客_乒乓buffer下面开始进入正文比如假如我现在要处理一系列的数据,数据的输入时钟是100M,但是输出数据的时钟受外部的设备限制,只能有50M时钟,那么也就是说,在相同的时间内,输入了100个数据,
小林家的龙小年
·
2024-01-15 17:09
fpga开发
上一页
17
18
19
20
21
22
23
24
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他