E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
译码
随机存取存储器(RAM)一般结构和读写过程
原文地址:http://www.wuyazi.com/dlt/jcdl/szdl/201501/29711.htmlRAM的一般结构和读写过程1.RAM的一般结构它由三部分电路组成:1)行、列地址
译码
器
zhangzker
·
2020-06-30 14:46
cmos电路
卷积码BCJR实现
BCJR算法最初是应用于卷积码的
译码
软输出,因此先学习在卷积码的情况下BCJR算法的实现。
zhangyunhong98
·
2020-06-30 14:54
重现Iterative
MAP
equalization
手写RPC基于netty
RemoteProcedureCall(远程过程调用),调用远程计算机上的服务,就像调用本地服务一样,相当于你new对象,然后对象点方法object.tostring()一样一样滴,jvm帮你调用,帮你取指
译码
执行等
天色以渐黑
·
2020-06-30 08:37
Java
行程编码与
译码
#includeusingnamespacestd;intmain(){//行程编码charstr[1000]={'/0'};//用于存放字符intcount[1000]={1};//用于计数对应字符的个数inti=1,k=0;//i用于字符索引k用于计数索引charc;//用于暂存扫描到的字符str[0]=getchar();//将字符数组的第一个元素初始化while(c=getchar()){
yk3372
·
2020-06-30 08:54
C
C++相关
c
多进制LDPC码的
译码
算法比较
总结对比一下多进制LDPC的
译码
算法一、多进制BP、SPA
译码
算法这个是最基本的
译码
算法,可以从二进制直接扩展引用过来。
xqlys
·
2020-06-30 03:44
如何学习数字集成电路:数字IC必读书籍
1、数字电路基础数字IC设计最基础的书籍了,相关书籍比较多,可以随意挑选:主要是为了弄清楚与或门电路,触发器、
译码
器、脉冲产生、逻辑化简等待。
xingzhe22222
·
2020-06-30 02:17
一条指令在cpu中的执行流程(理解CPU组成)
和操作控制器OC(OperationController);3.ALU(算数逻辑运算单元),不包括寄存器;4.总览过程详述:几乎所有的冯·诺伊曼型计算机的CPU,其工作都可以分为5个阶段:取指令、指令
译码
Mat的学习过程
·
2020-06-29 20:40
计算机组成原理
LTE物理层之信道编码--数据信息编码:turbo编码
Turbo编码巧妙地将两个简单分量码通过伪随机交织器并行级联来构造具有伪随机特性的长码,并通过在两个软入/软出(SISO)
译码
器之间进行多次迭代实现了伪随机
译码
。
浪迹天涯_
·
2020-06-29 19:33
4G
LTE
编码仿真之RM编
译码
实现
关于RM码的详细说明->德莉莎世界第一可爱RM码生成矩阵构造函数RMG代码见文末closeallclearallclcr=1;m=5;k=0;fori=0:rk=k+nchoosek(m,i);endd=pow2(m-r);t=fix((d-1)/2);len=pow2(m);%encodeG=RMG(r,m);u=randBinary(k);s='u:';s=strcat(s,int2str(u
white_156
·
2020-06-29 18:24
通信原理
泓颜汇:回归,陪伴,成长,和谐,美丽
2017年5月1号泓颜汇@煜悉课件三步曲:一,形相
译码
1,唤醒沉睡的优雅2,色彩测试和解读3,读懂了解自己二,陪伴成长1,色彩疗愈(包括衣服的搭配,和测试风格)2,旅游寺庙佛疗愈3,舞动身体绽放(沙龙音乐疗愈
泓颜汇
·
2020-06-29 17:48
5G NR LDPC码(2)—— 5G NR中的LDPC码标准化内容
LDPC码由于可以达到更高的
译码
吞吐量和更低的
译码
时延,可以更好适应高数据速率业务的传输,从而替代LTE的Turbo码,被采纳为5GNR数据的编码方案。
Sherry_wang168
·
2020-06-29 16:44
5G书本学习
数字IC设计前端必读书籍
1、数字电路基础数字IC设计最基础的书籍了,相关书籍比较多,可以随意挑选:主要是为了弄清楚与或门电路,触发器、
译码
器、脉冲产生、逻辑化简等待。
liuchao_L
·
2020-06-29 13:59
硬件AI
数字芯片联合实验室
快速了解主存储器
主存储器:主存储器的基本组成:地址总线中的地址在MAR中,找到相应的地址后经过
译码
器和驱动器找到对应的存储单元。数据总线中的数据是主存中取出来的数据或者是存进主存中的数据,存和取由读写电路进行控制。
Julia_luofang
·
2020-06-29 11:56
计算机组成原理 课堂练习6(第7章)
(6.6分)6.6分A、可降低指令
译码
难度B、缩短指令字长,扩大寻址空间,提高编程灵活性C、实现程序控制D、增加寻址方式的多样化我的答案:B27-1-2操作数在寄存器中的寻址方式称为寻址。
保护宝贝琪
·
2020-06-29 10:13
作业小院
计算机组成原理
高速电路EDA设计第一次实验
一.利用74LS138实现4-16
译码
器设计要求:·用2片3-8
译码
器拼接成4-16
译码
器·仿真验证电路的正确性·注意观察输出信号的毛刺(竞争冒险)设计思路:如下图所示,我们让最高位输入IN_D接到片1
·如烟·
·
2020-06-29 08:52
Verilog入门2-用ise做38
译码
器和仿真
学过数电应该都知道有38
译码
器这个东西就是通过3个输入端,控制8个输出端的状态。2.^3正好是8位。
沿途有李
·
2020-06-29 08:47
vhdl
verilog
Ni Multisim中规模集成电路设计
中规模集成电路设计日期:2018.12.22指导老师:年级班级:学生信息院系:实验要求1、熟悉典型芯片的功能,灵活使用各类芯片如四位二进制加法器、编码器
译码
器、多路选择器和分配器;同步或异步可逆计数器、
Ninja-_-
·
2020-06-29 04:32
数字逻辑
C语言谭浩强第三版例题及课后题汇总
/d6102571dd88d0d232d46ae5.html第一、三章例题及课后题https://mp.csdn.net/postedit/844271791.6输入abc三个值,输出其中最大值3.7
译码
第四章例题及课后题
安安csdn
·
2020-06-29 03:21
C语言
深入计算机组成原理(二十七)SIMD:如何加速矩阵乘法
超标量技术能够让取指令以及指令
译码
也并行进行;在编译的过程,超长指令字技术可以搞定指令前后的依赖关系,使得一次可以取一个指令包。不过,CPU里的各种神奇的优化我们还远远没有说完。
小问号阿
·
2020-06-29 02:54
计算机组成原理
笔记
FPGA-实例化的通俗理解(3-8
译码
器为例)
实例化以下以3线8线
译码
器实现函数为例:首先设计一个3线8线
译码
器moduledecoder_3_8(inputrst_n,input[2:0]data_in,outputreg[7:0]data_out
Vuko-wxh
·
2020-06-29 01:38
FPGA
计算机组成原理——存储器
顺序存储器:只能按照某种顺序来取,存取时间与物理位置有关存储器容量:a)存储单元大小b)可以包含多少存储单元双
译码
比单
译码
郭老师
·
2020-06-29 01:09
计算机组成原理
计原与汇编笔记-- 指令系统(一)
第四章指令系统(一)指令格式一、操作码结构设计固定长度操作码结构操作码集中存放在指令的一个字段内,其长度是定长的优点:
译码
时间短,便于硬件的设计和实现(MIPS指令的操作码字段为6位定长操作码结构可变长度操作码结构
weixin_39203419
·
2020-06-28 22:23
笔记
Verilog 2-4线
译码
器
简介:用门级描述的方法写一个2-4线
译码
器。
田野麦子
·
2020-06-28 21:04
FPGA相关
micropython入门(二)硬件入门及步进电机驱动(102+A4988板)
一、基础:PY102板引脚图二、进阶:通过PY102板+A4988板带步进电机(一)A4988驱动模块(1)因为A4988内置了
译码
器,我们可以可以通过控制器的2个引脚来控制步进电机,一个控制旋转方向,
tv3527
·
2020-06-28 21:23
micropython
CODE学习笔记四——锁存器、选择器、
译码
器与RAM
锁存器(latch)的问题8-1选择器(8-Line-to-1-Line-DataSelector)3-8
译码
器(3-to-8Decoder
近达
·
2020-06-28 20:30
code
软考01:计算机系统基础知识
计算机系统基础知识1、计算机基本硬件系统由运算器、控制器、存储器、输入设备、输出设备五大部件组成2、中央处理单元(CPU):由运算器、控制器、寄存器和内部总线等部件被集成作用:负责获取程序指令、对指令进行
译码
并加以执行功能
Yohance0_0
·
2020-06-28 20:16
软考笔记
半导体存储器基本原理简介
片选线作用片选片选顾名思义就是这根线有效时才才允许对这片芯片进行操作,在储存器中有很多片芯片,地址信息进入时只有对应的片选线有效,再经过地址
译码
器传入对应芯片内。
译码
驱动方式驱动方式有两种①线选
weixin_34289454
·
2020-06-28 16:16
使用Verilog实现FPGA计数器功能
一、设计要求编写VerilogHDL程序,实现如下功能:利用开发板上的数码显示
译码
器设计一个十进制计数器,要求该计数器具有以下功能:1.计数范围为0-20,计算到20时自动清零,计数间隔时间为1s;2.
weixin_33786077
·
2020-06-28 05:36
用3-8线
译码
器及门电路实现全加器
138真值表输入输出G1/G2A/G2BA2A1A0/Y0/Y1/Y2/Y3/Y4/Y5/Y6/Y7×1××××11111111××1×××111111110×××××11111111100000011111111000011011111110001011011111100011111011111001001111011110010111111011100110111111011001111111
第八个猴子
·
2020-06-27 21:16
计算机组成与体系结构——其他知识点(一)
CPU中又主要分为运算器和控制器,其中,运算器包括:算数逻辑单元(ALU),累加寄存器(AC),数据缓存寄存器(DR),状态条件寄存器(PSW);控制器中包括:程序计数器(PC),指令寄存器(IR),指令
译码
器
weixin_30394333
·
2020-06-27 19:55
51单片机之动态数码管显示
首先来看一下开发板上的电路原理图:本开发板上使用的是,通过P22、P23、P24控制3-8
译码
器来对数码管进行位选,通过P0口经过573的驱动控制数码管的段选,通过P13控制573的使能端,为低电平时573
WangLanguager
·
2020-06-27 13:59
C语言
嵌入式单片机
51单片机
通信系统仿真
实验目的这是一个综合性的大型实验,通过搭建一个包括信源、信源编
译码
器、信道、信道编
译码
器等各模块在内的仿真通信系统,使学生能够加深对本课程各个重点章节的理解,更好地掌握通信的本质意义。
R-Pursue
·
2020-06-27 06:37
算法
计算机处理器(CPU)基础
控制器:主要包括程序计数器、指令寄存器、指令
译码
器、时序产生器和操作控制器组成,它是发布命令的"决策机构"。其他比较重要的寄存器,比如有页表基址寄存器,段寄存器(
帆云羽
·
2020-06-27 06:50
#
cpu
硬件汇编级相关
[源码和文档分享]基于QT的英文文献的编辑与检索系统的实现
对于英文文章的文本的基本操作包括创建、打开、保存、查找以及替换等;对于给定的文章选段,可以统计出字符分布和出现数量,并且利用哈夫曼树算法进行相应的编码和
译码
工作;根据文本中的词频统计结果显示排序结构和相关信息
ggdd5151
·
2020-06-27 04:25
ARM9五级流水线
Arm9的流水线分为:取值,
译码
,执行,仿存,回写取值从指令存储器取指令
译码
读取寄存器操作数执行产生ALU运算结果或产生存储器地址仿存访问数据存储器回写完成结果写寄存器五级流水线技术的问题:如果当前指令
tutb12345
·
2020-06-26 20:13
存储
优化
工作
无损数据压缩LZW算法——C++实现
无损数据压缩LZW算法一、实验目的1.掌握LZW算法的编码过程;2.掌握LZW算法的
译码
过程。
戴文治
·
2020-06-26 18:23
C++
高级算法
FPGA电路逻辑的原理图方式设计与验证
本实验使用两种常用的74系列集成电路,分别是74138
译码
器,以及74161计数器作为入门的实验芯片:实验1:拼接4-16
译码
器实验2A:设计M=12的计数器实验2B:设计M=20的计数器3-8
译码
器市场上
北方爷们
·
2020-06-26 11:31
FPGA实验
控制器:自动化工厂的大脑
由程序计数器、指令寄存器、指令
译码
器、时序产生器和操作控制器组成,它是发布命令的“决策机构”,即完成协调和指挥整个计算机系统的操作。可编程逻辑控制器(ProgrammableLogicC
傲世智能工厂
·
2020-06-26 08:01
JZ2440:时钟设置
板子上的基本资源:板载晶振12M主时钟源和USB时钟源都是晶振2.手册中的相关项(按时钟进入的方向):2.1时钟的整体结构:2.2OM[3:2]:从图中我们可以看到OM[]起到可选择的作用(效果同三八
译码
器
qqliyunpeng
·
2020-06-26 04:50
JZ2440-V2
jz2440
基于MIPS32的流水线CPU设计与实现(verilog)
模块详细分析4.1取指令部分(IF)4.1.1PCAdd44.1.2PC寄存器的设计与实现4.1.3指令存储器的设计与实现4.1.432位4选1选择器的设计与实现4.1.5REG_ifid设计与实现4.2指令
译码
部分
喂自己袋盐
·
2020-06-26 03:51
流水线CPU
vivado
verilog—38
译码
器
(刚开始学verilog,第一次写博客,如有问题,还望指正qwq)一、功能描述
译码
器属于组合逻辑电路,它的逻辑功能是将二进制代码按其编码时的原意译成对应的输出高、底电平信号,又叫解码器。
柠檬读宋词
·
2020-06-26 03:47
计算机组成原理-第四章存储器
文章目录概述4.1存储器的概述1.存储器的分类2.存储器的层次结构4.2主存储器一、概述二、半导体芯片1.半导体存储芯片的基本结构2.半导体存储芯片的
译码
驱动方式三、随机存取存储器(RAM)1.静态RAM
teree_
·
2020-06-26 03:11
#
计算机组成原理笔记
第九章:控制单元的功能
控制单元的功能多级时序系统实例分析9.1微操作命令的分析程序地址保存在程序计数器(PC)中,PC将指令地址送给MAR到地址总线到存储器I—>R控制器向存储器发出读命令读出的数据由存储器通过数据总线送给MDR到IR-
译码
确定要做的操作
teree_
·
2020-06-26 03:11
#
计算机组成原理笔记
【Mark】常用组合逻辑功能器件
点击目录传送ฅʕ•̫͡•ʔฅTop-Down设计方法编码器
译码
器/数据分配器数据选择器算术运算电路Top-Down设计方法组合逻辑功能模块对应中规模集成电路(MSI)逻辑功能简单的数字系统设计,(列真值表
Earnest~
·
2020-06-26 02:18
数字逻辑
组合逻辑功能器件
Huffman编码实现文本文件压缩(C++实现)
首先对各字符进行Huffman编码,将该文件翻译成Huffman编码文件B;然后将Huffman编码文件
译码
成文件C,并对原文件与文件C进行比较。
Effys
·
2020-06-26 01:54
数据结构
fpga--一个牛人对FPGA的理解--太可怕了!
FPGA多数情况下相比ASIC而言,芯片成本大概是100倍的关系,最大的浪费在LUT这里,做出一个LUT-4需要16位存储单元,再加一个4-16
译码
器,以及其它的连线资源,做成一个LUT-4,至少需要16&
敲啊敲木鱼
·
2020-06-26 00:11
fpga
stm32学习笔记:点阵模块74HC595、APM4953
用到的主要芯片有:74HC138、74HC595、APM495374HC138也就是我们常说的38
译码
器,原理图如下:通过对ABC三位二进制的
译码
,在Y0-Y7中对应的端口输出,低电平有效。
sdhdwyx
·
2020-06-26 00:45
stm32
线性分组码的编码
译码
线性分组码是通信原理中已经学到的一个概念,为了更好的编写代码,我又重新回顾了一次线性分组码的概念,网上的概念大多很乱,下面我进行一个梳理。以(7,4)汉明码为例:(7,4)汉明码的来历:在信息位后面增加监督码元,可以指示错误码元的位置。(7,4)汉明码信息位为4位,监督位为3位,监督位有2^3=8种组合。如果只错一位,则可用其中一种表示无错,其余7种表示错码可能的7个位置,见下表。根据码元错误与校
梦梦打怪升级路
·
2020-06-25 23:52
矩阵
线性代数
算法
指令系统
向上向下,向左向右)3.包括:数据传送指令输入输出指令算数运算指令逻辑运算指令系统控制指令程序控制指令4.指令格式:指令是指挥计算机实现某个操作的命令操作码和地址码做成指令长度取指令:指令地址,指令长度指令
译码
上善若水的boy
·
2020-06-25 21:04
计算机组成原理
Verilog HDL简单设计实例(一)
VerilogHDL简单设计实例(一)声明8位带进位端的加法器利用电平敏感的always块来设计指令
译码
电路利用task和always块设计经比较后重组信号的组合逻辑。简单比较器的设计实例。
APTXGM1
·
2020-06-25 20:52
集成电路设计
上一页
30
31
32
33
34
35
36
37
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他