E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA入门笔记
基于
FPGA
的4路抢答器verilog,quartus
名称:基于
FPGA
的4路抢答器verilog(代码在文末付费下载)软件:Quartus语言:Verilog要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是
fpga
定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在XilinxAsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
【
FPGA
教程案例11】基于vivado核的除法器设计与实现
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2024-01-29 13:32
★教程2:fpga入门100例
fpga开发
除法器
IP核
verilog
FPGA教程
为什么时序逻辑电路会落后一拍?
FPGA
初学者可能经常听到一句话:“时序逻辑电路,或者说用<=输出的电路会延迟(落后)一个时钟周期。”但在仿真过程中经常会发现不符合这一“定律”的现象–明明是在仿真时序逻辑,怎么输出不会落后一拍?
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
数字式竞赛抢答器(基于Quartus的原理图设计)
FPGA
一.设计思路二.实现过程1.第一信号鉴别锁存模块+犯规电路(1)使用器件74175,带公共时钟和复位四D触发器(2)原理a.比赛开始前,主持人复位按钮
月月如常
·
2024-01-29 13:30
fpga开发
嵌入式硬件
单片机
【
FPGA
】Verilog描述电路的三种方式(结构化、数据流和行为化)
前言众所周知,Verilog是作为一种HDL(HardwareDescriptionLanguage,硬件描述语言)出现的,它的主要功能是在不同的抽象层级上描述电路,从而实现电路设计。那么到底该如何描述电路?Verilog提供了3种不同的方式:结构化描述方式(结构模型,StructuralModeling)数据流描述方式(数据模型,Dataflowmodeling)行为级描述方式(行为模型,Beh
单刀FPGA
·
2024-01-29 13:59
Verilog语法
fpga开发
Xilinx
IC
FPGA
altera
xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的
FPGA
逻辑原语(寄存器和lut),所以和Radix2
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
FPGA
原理与结构(8)——块RAM(Block RAM,BRAM)
系列文章目录:
FPGA
原理与结构(0)——目录与传送门一、BRAM简介大家对于RAM应该并不陌生,RAM就是一张可读可写的存储表,它经常被拿来与ROM进行对比,相比之下,ROM只可读。
apple_ttt
·
2024-01-29 13:28
FPGA原理与结构
fpga开发
FPGA
通过 UDP 以太网传输 JPEG 压缩图片
FPGA
通过UDP以太网传输JPEG压缩图片简介在
FPGA
上实现了JPEG压缩和UDP以太网传输。
OpenFPGA
·
2024-01-29 13:23
fpga开发
udp
网络协议
网络
AI 黑科技,老照片修复,模糊变高清
我拿“自己”的旧照片试了一下,先看效果对比:右侧为修复后只看人脸部分G
FPGA
Nhttps://arxiv.org/pdf/2101.04061.pdf
FPGA
N算法由腾讯PCGARC实验室提出,其相关论文已被
统计学家
·
2024-01-29 11:04
单板计算机(SBC)-片上系统(SOC)嵌入式C++和
FPGA
(VHDL)
要点:片上系统/单板计算机嵌入式C++及VHDL编程单板计算机(RaspberryPi)C++实现MQTT监控房间门锁,灯光,并使用RESTful提示状态单板计算机(ESP8266)C++无线网络MQTT土壤湿度监测仪,实现HTTP服务器,创建网页版监控界面,构建ESP8266监控固件,单板计算机集成到IP网络,添加二氧化碳检测传感器,使用GPIO和PWM控制继电器和直流压控风扇片上系统(SOC)
亚图跨际
·
2024-01-29 08:26
嵌入式
FPGA
C/C++
单板计算机SBC
片上系统SOC
Raspberry
Pi
ESP8266
MQTT
C++
Qt
南京观海微电子---如何减少时序报告中的逻辑延迟
1.引言在
FPGA
逻辑电路设计中,
FPGA
设计能达到的最高性能往往由以下因素决定:▪工作时钟偏移和时钟不确定性;▪逻辑延迟:在一个时钟周期内信号经过的逻辑量;▪网络或路径延迟:Vivado布局布线后引入的延迟量
9亿少女的噩梦
·
2024-01-29 08:24
观海微电子
显示驱动IC
fpga开发
HPS SoC和
FPGA
联合使用例程
本教程演示了如何使用HPS/ARM与
FPGA
进行通信。我们将为DE10标准开发板介绍如何根据官方的DE10_Standard_GHRD工程开发出自己的My_GRHD工程。
zhou_sking
·
2024-01-29 05:41
Linux
terasic
软件操作
嵌入式
linux
操作系统
FPGA
中的HPS
使用轻量级HPS-to-
FPGA
桥接器连接需要由HPS控制的IP(轻量级HPS到
FPGA
桥接器允许HPS中的主设备访问SoC器件的
FPGA
部分中的内存映射控制的从端口。
whocarea
·
2024-01-29 05:41
FPGA
quartus如何烧写
FPGA
程序
1.连接好JTAG线,点击烧写按钮2.选择USB串口3.生成jic文件,点击File-CoventProgrammingFile...-根据芯片型号选择正确的4.删除旧版本程序,添加新版程序4.勾选前两项
徐徐如风XR
·
2024-01-29 05:41
fpga开发
Quartus
FPGA
JTAG配置芯片固化(Cyclone IV)
CycloneIV配置芯片固化
FPGA
有三种配置下载方式:主动配置方式(AS),被动配置方式(PS)和最常用的基于JTAG的配置方式。
闲庭信步sss
·
2024-01-29 05:09
FPGA
fpga
Modelsim SE 10.5安装教程
大学老师爱教VHDL语言,但是进入社会以后,基本都是VerilogHDL语言,简单易学,建议用Verilog来仿真与做
FPGA
工程。一、资源:Modelsim_
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
modelsim
FPGA
硬核与软核处理器有什么区别和联系?
关注、星标公众号,直达精彩内容作者:wcc149软核处理器SOPC技术,即软核处理器,最早是由Altera公司提出来的,它是基于
FPGA
的SOC片上系统设计技术。
Hack电子
·
2024-01-29 05:33
芯片
java
大数据
linux
编程语言
quartus烧写文件pof sof jic区别
quartus烧写文件有三种格式,分别是pof,sof和jicpof是在AS模式下通过jtag写到
fpga
外挂的配置芯片中,不会掉电擦除,要不然成sram了,但是不能调试。
JingZhe_HengJing
·
2024-01-29 05:33
fpga
quartus
jtag
烧写
Quartus生成烧录到
FPGA
板载Flash的jic文件
简要说明:Altera的
FPGA
芯片有两种基本分类,一类是纯
FPGA
,另一类是
FPGA
+Soc(Systemonchip),也就是
FPGA
+HPS(HardProcessorSystem,硬核处理器),
GBXLUO
·
2024-01-29 05:02
FPGA
fpga开发
xilinx基础篇Ⅱ(2)vivado2017.4软件使用
1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择
FPGA
芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加Xilinx
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
vivado 2018.3 烧写固化
FPGA
verilog代码以及出现的问题解决
vivado一般是与SDK同时使用的,像zynq系列,通过SDK烧写固化代码很方便,但是有的时候比如本人目前使用的是XC7K325T
FPGA
进行的开发,不会用到SDK软件,所以烧写固化代码想通过vivado
cckkppll
·
2024-01-29 02:29
fpga开发
【加速计算】从硬件、软件到网络互联,AI时代下的加速计算技术
接下来,我们将回顾和梳理常见的硬件加速器,如GPU、ASIC、TPU、
FPGA
等,以及如CUDA、OpenCL等软件
沐风—云端行者
·
2024-01-28 23:10
云计算架构
网络
人工智能
GPU
网络互联
NVlink
RDMA
从中兴事件到中美教育...
直到有一天,一位已准备入职的
FPGA
工程师告诉我,因为中兴事件的影响,他决定将芯片研究作为自己未来的职业
Linda姐
·
2024-01-28 20:53
关于dc综合问题
1.dc综合避免latch的产生Latch的主要危害有:1)输入状态可能多次变化,容易产生毛刺,增加了下一级电路的不确定性;2)在大部分
FPGA
的资源中,可能需要比触发器更多的资源去实现Latch结构;
heureu-x,-se
·
2024-01-28 14:52
数字前端
经验分享
ac3165 linux驱动_[干货]手把手教你用Zedboard学习Linux移植和驱动开发
部分硬件设计中需要CPU完成对电路寄存器的配置,为了完成Zedboard对
FPGA
上部分寄存器的配置功能,可以在PS单元(处理器系统)上运行裸机程序(无操作系统支持)完成和PL单元(
FPGA
部分)的数据交互功能
weixin_39616090
·
2024-01-28 13:17
ac3165
linux驱动
Clover
驱动文件夹
delphi
linux
arm
linux
can总线接收数据串口打包上传
linux
delphi
开发
linux
配置启动
nomad
【正点原子
FPGA
连载】第二十五章设备树下的LED驱动实验 摘自【正点原子】DFZU2EG_4EV MPSoC之嵌入式Linux开发指南
1)实验平台:正点原子MPSoC开发板2)平台购买地址:https://detail.tmall.com/item.htm?id=6924508746703)全套实验源码+手册+视频下载地址:http://www.openedv.com/thread-340252-1-1.html第二十五章设备树下的LED驱动实验上一章我们详细的讲解了设备树语法以及在驱动开发中常用的OF函数,本章我们就开始第一个
正点原子
·
2024-01-28 13:46
正点原子
fpga开发
linux
驱动开发
[AG32VF407]国产MCU+
FPGA
使用I2C测试陀螺仪MPU6050
视频讲解[AG32VF407]国产MCU+
FPGA
使用I2C测试陀螺仪MPU6050实验过程查看原理图中定义的I2C的管脚,PB0和PB1在board.ve中定义的引脚功能I2C0_SDAPIN_36I2C0
LitchiCheng
·
2024-01-28 13:16
fpga
单片机
fpga开发
嵌入式硬件
基于QC-LDPC编码的循环移位网络的
FPGA
实现
一、桶式移位寄存器(barrelshifter)八位桶式移位寄存器的VHDL实现如下,由于每一层结构相似,于是采用生成语句for_generate实现,使用该代码实现的RTL级分析和理论的结构一致,仿真结果也符合预期。entitybarrel_shiftisGENERIC(DATA_WIDTH:INTEGER:=8;CTRL_WIDTH:INTEGER:=3);Port(DATA_IN:INSTD
泽_禹
·
2024-01-28 13:15
通信原理
LDPC
fpga开发
信息与通信
FPGA
HDMI IP之DDC(本质I2C协议)通道学习
目的:使用KingstVIS逻辑分析仪软件分析HDMI的DDC通道传输的SCDC数据(遵循I2C协议),同时学习了解SCDC的寄存器与I2C通信协议。部分英文缩写:HDMIHighDefinitionMulti-mediaInterface高清多媒体接口DDCDisplayDataChannel显示数据通道SCDCStatusandControlDataChannel状态和控制数据通道一、资源:参
GBXLUO
·
2024-01-28 13:44
FPGA
HDMI
DDC
FPGA
----ZCU106基于axi-hp通道的pl与ps数据交互(全网唯一最详)
1、大家好,今天给大家带来的内容是,基于AXI4协议的采用AXI-HP通道完成PL侧数据发送至PS侧(PS侧数据发送至PL侧并没有实现,但是保留了PL读取PS测数据的接口)2、如果大家用到SoC这种高级功能,那大家应该对于AXI4协议已经很熟悉了,但本文侧重点为初学者直接提供可以上手的硬件实验,大佬请忽略。3、AXI4协议的基础内容:之前对于AXI4协议已经做过一些总结,但是总结的不好,下面重新进
发光的沙子
·
2024-01-28 13:44
Verilog
fpga开发
arm
硬件工程
国产
FPGA
(AG32VF407 AGRV2K)LED程序控制D3闪烁
视频讲解[AG32VF407]国产MCU+
FPGA
LED程序控制D3闪烁及演示实验过程本次测试用的源文件为E:\tech\AGM-AG32VF\sdk-release\AgRV_pio\platforms
LitchiCheng
·
2024-01-28 13:41
fpga
fpga开发
Python
入门笔记
六(字符串)
一、字符串的概念Python中的字符串以引号包含为标识,具体有3种表现形式:1.使用单引号标识字符串使用单引号标识的字符串中不能包含单引号,具体如下所示:a='Python'b='1024'c='嵌入式'2.使用双引号标识字符串使用双引号标识的字符串中不能包含双引号,具体如下所示:a="Python"b="1024"c="嵌入式"3.使用三引号标识字符串使用3对单引号或3对双引号标识字符串可以包含
Python百事通
·
2024-01-28 09:28
【
FPGA
】7系列
FPGA
时钟资源及时钟IP核配置 Xilinx
7系列
FPGA
时钟资源及时钟IP核配置Xilinx7系列时钟资源1.分类全局时钟,区域时钟2.7系列时钟结构ClockBackbone:全局时钟线将芯片分成左右两个时钟区域;HorizontalCenter
原地打转的瑞哥
·
2024-01-28 05:23
fpga开发
ip
FPGA
时钟资源
一:时钟分类A.外部时钟外部时钟是指时钟信号的来源是在
FPGA
芯片的外部。通常来说,外部时钟源对
FPGA
设计来说是必需的,因为一般
FPGA
芯片内部没有能够产生供内部逻辑使用的时钟信号的选频和激励电路。
燎原星火*
·
2024-01-28 05:21
fpga开发
Python
入门笔记
八(函数)
函数是组织好的,可重复使用的,用来实现单一,或相关联功能的代码段。函数能提高应用的模块性,和代码的重复利用率,更方便程序实现复杂功能一、定义一个函数Python中的函数分为内建函数和自定义函数。内建函数是Python自带的,即可以直接使用,如print()函数、input()函数等,用户定义的函数叫自定义函数,接下来介绍自定义函数的创建。1、函数代码块以def关键词开头,后接函数标识符名称和圆括号
Python百事通
·
2024-01-27 21:47
FPGA
学习笔记——跨时钟域(CDC)设计之单bit信号同步
FPGA
学习笔记——跨时钟域(CDC)设计 跨时钟域(ClockDomainCrossing,CDC)是指设计中存在着两个或两个以上异步时钟域,跨时钟域设计问题目前是逻辑设计者经常面临的问题,解决这类问题的方法被称为
你我山巅自相逢*
·
2024-01-27 15:33
fpga开发
学习
FPGA
中跨时钟域传数据——(1)单bit脉冲
FPGA
中跨时钟域传数据——(1)单bit脉冲亚稳态模型由快时钟传到慢时钟由慢时钟传到快时钟亚稳态模型必须在建立时间和保持时间内,数据不变化,否则会产生亚稳态。
云影点灯大师
·
2024-01-27 15:32
fpga开发
fpga
嵌入式
深度学习
入门笔记
(7)—— Multinomial Logistic Regression / Softmax Regression
首先介绍一个非常著名的多分类数据集MNIST,也就是0到9的手写数字数据集。每个图像都是28*28,用于Pytorch数据读取的格式是NCHW,即Number、Channel、Height、Weight。读取图像之后,就能看到一个只有单通道的(灰度)图像,实际上就是一行行像素值的组合,用于SoftmaxRegression时输入得是一个向量,所以要将一行行的像素进行拼接,成为一个长的向量。同时,将
cnhwl
·
2024-01-27 14:20
深度学习入门笔记
深度学习
机器学习
人工智能
pytorch
算法
【数字设计】经纬恒润_2023届_笔试面试题目分享
【数字IC精品文章收录】学习路线·基础知识·总线·脚本语言·芯片求职·EDA工具·低功耗设计Verilog·STA·设计·验证·
FPGA
·架构·AMBA·书籍【数字设计】经纬恒润_2023届_笔试面试题目分享一
张江打工人
·
2024-01-27 14:08
数字芯片IC笔试面试专题
面试
verilog
fpga
芯片
fpga开发
什么是
FPGA
(现场可编程门阵列)?
现场可编程门阵列(
FPGA
)是一种半导体器件,由与可编程互连相结合的可配置逻辑块(CLB)网格构成。制造完成后,
FPGA
可以重新编程以满足特定功能或应用需求。
疯狂的泰码君
·
2024-01-27 14:36
FPGA
fpga开发
半导体
FPGA
为什么
FPGA
比 CPU 和 GPU 快?
FPGA
、GPU与CPU——AI应用的硬件选择现场可编程门阵列(
FPGA
)为人工智能(AI)应用带来许多优势。图形处理单元(GPU)和传统中央处理单元(CPU)相比如何?
疯狂的泰码君
·
2024-01-27 14:32
FPGA
FPGA
联合 Maxlinear 迈凌 与 Elitestek 易灵思 - WPI 世平推出基于
FPGA
芯片的好用高效电源解决方案
近期WPI世平公司联合Maxlinear迈凌电源产品搭配Elitestek易灵思
FPGA
共同合作推出基于
FPGA
芯片的好用高效电源解决方案。
WPG大大通
·
2024-01-27 13:52
fpga开发
大大通
芯片烧录
人工智能
单片机
python机器学习实战|机器学习
入门笔记
3-Pandas基础知识
文章目录1.Pandas介绍2.案例知识点2.1创建DataFrame2.2创建日期3.DataFrame介绍3.1DataFrame属性3.2DataFrame设置索引3.3基本数据操作3.4DataFrame运算1.Pandas介绍开源的数据挖掘库,用于数据探索,封装了matplotlib,numpy2.案例知识点2.1创建DataFramepd.DataFrame(ndarray,index
小赵同学871
·
2024-01-27 11:40
机器学习实战入门笔记
python
机器学习
pandas
上位机图像处理和嵌入式模块部署(极致成本下的图像处理)
联系信箱:
[email protected]
】目前,大家都习惯了特定的图像处理方式,要么是windows上位机来处理,要么是armsoc来进行处理,要么是
fpga
或者是nvidiagpu来对图像进行处理
嵌入式-老费
·
2024-01-27 09:54
上位机图像处理和嵌入式模块部署
图像处理
人工智能
【机组】基于
FPGA
的32位算术逻辑运算单元的设计(EP2C5扩充选配类)
个人主页:SarapinesProgrammer系列专栏:《机组|模块单元实验》⏰诗赋清音:云生高巅梦远游,星光点缀碧海愁。山川深邃情难晤,剑气凌云志自修。目录一、实验目的二、实验要求三、实验说明四、实验步骤实验一不带进位位逻辑或运算实验实验二不带进位位加法运算实验实验三带进位的加法运算实验实验四数据输入通用寄存器实验五寄存器内容无进位位左移实验实验六寄存器内容无进位位右移实验实验七32位ALU实
Sarapines Programmer
·
2024-01-27 09:48
#
【机组】单元模块实验
FPGA设计
32位算术逻辑运算单元
EP2C5扩充选配类
灵活性与适应性
关键技术和实现细节
xilinx FIFO使用总结
XilinxFIFO使用总结FIFO是我们在
FPGA
开发中经常用到的模块,在数据缓存和跨时钟域同步等都会有涉及。在实际工程使用前,我们需要熟悉掌握FIFOIP的配置过程及时序特点。
wuzhirui志锐
·
2024-01-27 03:58
fpga
(野火征途 Altera EP4CE10)硬件说明
本着不浪费的想法,且通过记笔记来监督自己.
FPGA
FPGA
是一种可以重构电路的芯片,是一种硬件可重构的体系结构。通过编程,用户可以随时改变它的应用场景,它可以模拟CPU、GPU等硬件的各种并行运算。
一壶浊酒..
·
2024-01-26 23:01
fpga开发
Xilinx 7系列
FPGA
Multiboot介绍
https://zhuanlan.zhihu.com/p/46239005在远程更新的时候,有时候需要双镜像来保护设计的稳定性。在进行更新设计的时候,只更新一个镜像,另一个镜像在部署之前就测试过没问题并不再更新。当更新出错时,通过不被更新的镜像进行一些操作,可以将更新失败的数据重新写入Flash。这样即使更新出错,也能保证设计至少可以被远程恢复。Xilinx的双镜像方案成为Multiboot。本文
非鱼知乐
·
2024-01-26 18:10
vscode开发
FPGA
(1)---TEROS_HDL插件报错
一、TerosHDL:modelsim(vlog-66)报错Error:(vlog-66)Executionofvlib.exefailed解决办法:1.新建modelsim工程,并随意编译一个.v文件,将产生的work目录复制到modelsim安装路径下。2.再将vscode设置verilog>linting>modelsim>work的路径指定到此处。二、TerosHDL:modelsim(v
zidan1412
·
2024-01-26 12:31
FPGA
vscode
ide
编辑器
上一页
5
6
7
8
9
10
11
12
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他