E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA基础篇
java面试题
基础篇
-01-面向对象
面向对象对比与面向过程,是两种不同的处理问题的角度面向过程更注重于事情的每一个步骤,面向对象更注重事情有哪些参与者(对象),以及各自都需要些什么。比如洗衣机洗衣服面向过程会将任务拆分成一系列的步骤(也就是函数),1-打开洗衣机,2-放衣服,3-放洗衣粉,4-清洗,5-烘干面向对象会拆出人和洗衣机两个对象:人:打开洗衣机放衣服放洗衣粉。洗衣机:清洗烘干面向过程比较直接高效,而面向对象更易于复用、扩展
月光螳螂
·
2024-02-07 10:22
JAVA基础(吹毛求疵)
java
【项目实战】sass使用
基础篇
(上)
Sass是一种CSS预处理语言。CSS预处理语言是一种新的专门的编程语言,编译后形成正常的css文件,为css增加一些编程特性,无需考虑浏览器的兼容性(完全兼容css3),让css更加简洁、适应性更强,可读性更佳,更易于代码的维护等诸多好处。CSS预处理语言有Scss(Sass)和Less、Postcss。Scss和Sasssass一开始用的是一种缩进式的语法格式采用这种格式文件的后缀名是.sas
monkeysoft
·
2024-02-07 09:30
计算机网络入门
基础篇
——概述
参考视频教程:计算机网络微课堂.文章目录一、计算机网络在信息时代的作用二、因特网概述1.网络、互连网(互联网)和因特网2.因特网发展的三个阶段(1)发展时间线(2)因特网服务提供者ISP(InternetServiceProvider)(3)基于ISP的三层结构的因特网3.因特网的标准化工作4.因特网的组成三、三种交换方式:电路交换、分组交换和报文交换1.电路交换2.分组交换3.报文交换4.三种交
敲代码的xiaolang
·
2024-02-07 09:58
计算机网络
网络
网络协议
计算机网络
LabVIEW
FPGA
PCIe开发讲解-7.7节:上位机PC端Memory应用程序开发(LabVIEW/C调用DLL文件,神电提供lvlib库)
当
FPGA
硬件被系统识别成功后,我们就可以编写一个上位机PC端的应用程序来与之通信,比如用来监控下位机
FPGA
前面板上的控件值或者下发控制指令给
FPGA
了。
神电测控
·
2024-02-07 08:15
labview
fpga
pci-e
编程语言
嵌入式
PHP快速入门指南-
基础篇
二
一、前言本文是
基础篇
二,
基础篇
一:PHP快速入门指南-
基础篇
一PHP是一门服务端脚本语言,具有开发效率高,易上手,适合新手学习和使用等特点。
小彭手记
·
2024-02-07 07:58
后端
php
开发语言
后端
第12章:实践版OpenMIPS处理器设计与实现
12.1实践版OpenMIPS处理器的设计目标但在实际应用中,程序的体积可能非常大,指令存储器不能集成在
FPGA
内部了,一般使用
FPGA
芯片外部的Flash作为指令存储器,同理,一般使用
FPGA
芯片外部的
tanfuz
·
2024-02-07 07:26
自己动手写CPU阅读笔记
JTAG 标准IEEE STD 1149.1-2013学习笔记(一·)Test logic architecture、Instruction register以及Test data registers
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和SOC设计。关注公众号【集成电路设计教程】,拉你进“IC设计交流群”。
雪天鱼
·
2024-02-07 07:55
mysql入门到精通005-
基础篇
-约束
1、概述1.1概念约束是作用于表中字段上的规则,用于限制储存在表中的数据。1.2目的保证数据库中数据的正确性、有效性和完整性。1.3常见的约束分类一旦谈到外键,则至少涉及2张表约束是作用于表中字段上的,可以在创建表/修改表的时候添加约束2、演示2.1案例案例1:根据需求完成表结构的创建(关注约束条件)创建表结构:createtableuser(idintprimarykeyauto_increme
HainesFreeman
·
2024-02-07 06:49
mysql
mysql
数据库
【Java面试题汇总】Java
基础篇
——String+集合+泛型+IO+异常+反射(2023版)
导航:【黑马Java笔记+踩坑汇总】JavaSE+JavaWeb+SSM+SpringBoot+瑞吉外卖+SpringCloud+黑马旅游+谷粒商城+学成在线+设计模式+牛客面试题目录三、String3.1.String常量池3.2.请你说说String类3.3.newString("abc")创建了几个字符串对象?3.4.String、StringBuffer、Stringbuilder有什么区
程序员小海绵【vincewm】
·
2024-02-07 06:26
Java面试题汇总
Java学习路线
jvm
java
开发语言
1.3 Verilog 环境搭建详解教程
FPGA
开发环境有Xilinx公司的ISE(目前已停止更新),VIVADO;因特尔公司的QuartusII;ASIC开发环境有Synopsys公司的VCS;很多人也在用IcarusVerilog和GTKwave
二当家的素材网
·
2024-02-07 05:43
Verilog
教程
fpga开发
Verilog
【INTEL(ALTERA)】为什么在编译 HDMI 英特尔®
FPGA
IP设计示例 VHDL 变体时看到错误 (13879)?
说明由于英特尔®Quartus®PrimeProEdition软件版本23.2存在一个问题,您在编译HDMI英特尔®
FPGA
IP设计示例的VHDL变体时可能会看到以下错误:错误(13879):VHDL绑定指示
神仙约架
·
2024-02-07 04:25
INTEL(ALTERA)
FPGA
fpga开发
13879
HDMI
华为防火墙实验
基础篇
-1
拓扑图实验需求0)部署接口与安全区域连接PC1,web-manager的接口位于trust区域Server1位于DMZ区域,连接AR1的接口部署为untrust区域防火墙所有地址为.121)防火墙远程登录部署SSH登录,实现通过公网能够登录防火墙部署防火墙实现通过本机web方式登录防火墙2)防火墙网络服务配置FW-1作为DHCP服务器,对PC1分配地址其中PC1的MAC地址为AABB-CC00-0
SSR_ZZ
·
2024-02-07 01:46
华为防火墙USG实验
网络安全
DDD学习笔记---
基础篇
为什么DDD适合微服务?DDD是一种处理高度复杂领域的设计思想,它试图分离技术实现的复杂性,并围绕业务概念构建领域模型来控制业务的复杂性,以解决软件难以理解,难以演进的问题。DDD不是架构,而是一种架构设计方法论,它通过边界划分将复杂业务领域简单化,帮我们设计出清晰的领域和应用边界,可以很容易地实现架构演进。1.领域、子域、核心域、通用域和支撑域领域就是范围,范围即边界。领域可以进一步划分为子领域
激流勇进_
·
2024-02-07 00:44
领域驱动设计
程序人生
架构
微服务
01 C语言指针专题
参考链接:未摘抄:C/C++指针详解之
基础篇
(史上最全最易懂指针学习指南!!!!)
罗汉翔
·
2024-02-07 00:28
C/C++
c语言
开发语言
Python Qt GUI设计:QLineEdit和QTextEdit文本框类(
基础篇
—13)
QLineEdit和QTextEdit都是文本框类,QLineEdit类是单行文本框控件,可以输入单行字符串。QTextEdit类是多行文本框控件,可以显示多行文本内容,当文本内容超出控件显示范围时,可以显示水平个垂直滚动条。QTextEdit不仅可以显示文本还可以显示HTML文档。来看看两者的使用方法和区别吧~1、QLineEdit文本框类QLineEdit类中的常用方法如下表所示:定义输入掩码
不脱发的程序猿
·
2024-02-06 23:57
Vivado FIR IP核的使用
⭐️作者简介:小瑞同学,主要学习
FPGA
、信号处理、通信等。个人主页:小瑞同学的博客主页个人信条:越努力,越幸运!
hi小瑞同学
·
2024-02-06 20:09
#
Vivado
IP核配置
fpga开发
信号处理
matlab
信息与通信
vivado中IP核调用方法简介
、常用IP核调用方法案例2.1FIFOIP核2.2UARTIP核2.3DDR3IP核2.4PLLIP核2.5AXIGPIOIP核三、总结Vivado是Xilinx公司推出的一款集成化设计环境,可以用于
FPGA
Simuworld
·
2024-02-06 20:37
#
FPGA
fpga开发
vivado
IP核调用
Vivado Digilent IP核
最近在做
FPGA
的视频处理,学习中看见大佬使用现成的IP核会方便很多,其中就包括DynamicclockgeneratorIP核,根据视频分辨率不同产生动态时钟脉冲的IP核,可以说是相当的方便了,Dynamic
艾利芬特
·
2024-02-06 20:37
fpga开发
阿里云异构计算类云服务器介绍(GPU云服务器、
FPGA
云服务器等)
阿里云异构计算云服务器产品可为用户提供了软件与硬件结合的完整服务体系,助力您在人工智能业务中实现资源的灵活分配、弹性扩展、算力的提升以及成本的控制。异构计算类云产品包括GPU云服务器、神龙AI加速引擎AIACC、AI分布式训练通信优化库AIACC-ACSpeed、AI训练计算优化编译器AIACC-AGSpeed、集群极速部署工具FastGPU、GPU容器共享技术cGPU、弹性加速计算实例EAIS和
阿里云最新优惠和活动汇总
·
2024-02-06 20:28
word导出链接
java使用POI操作XWPFDocumen创建和读取OfficeWord文档
基础篇
https://www.cnblogs.com/mh-study/p/9747945.htmlword标签解析文档http
我不是彭于晏灬
·
2024-02-06 19:44
word
2018-04-15
FPGA
Kernel Log
AMDprintf我们在kernel中增加了#pragmaOPENCLEXTENSIONcl_amd_printf:enable,以便在kernel中通过printf函数进行debug,这是AMD的一个扩展。printf还可以直接打印出float4这样的向量,比如printf(“%v4f”,vec)。#pragmaOPENCLEXTENSIONcl_amd_printf:enable__kerne
七点水Plus
·
2024-02-06 18:14
FPGA
快速入门路径
适合新手的
FPGA
入门路径总体路径规划基础学习-verilog语言verilog语言学习,推荐verilog数字系统设计一书,讲解比较详实和全面。
zuoph
·
2024-02-06 18:14
FPGA+人工智能
电子技术
fpga开发
硬件工程
FPGA
-学习路径(更新中)
目前我还在入门
FPGA
,我想写下我的学习路径,仅供参考,希望帮到更多的人,也希望大家多多指教。
班花i
·
2024-02-06 18:14
FPGA
fpga
FPGA
学习笔记
FPGA
和ASIC
FPGA
(FieldProgrammableGateArray)现场可编程逻辑门阵列,ASIC(ApplicationSpecificIntegratedCircuit)即专用集成电路
橙橙养乐多
·
2024-02-06 18:11
fpga开发
学习
Web安全基础:第4节:服务端请求伪造:SSRF漏洞-
基础篇
1.SSRF简介SSRF(Server-SideRequestForgery,服务端请求伪造),是攻击者让服务端发起构造的指定请求链接造成的漏洞。由于存在防火墙的防护,导致攻击者无法直接入侵内网;这时攻击者可以以服务器为跳板发起一些网络请求,从而攻击内网的应用及获取内网数据。由于存在防火墙的防护,导致攻击者无法直接入侵内网;这时攻击者可以以服务器为跳板发起一些网络请求,从而攻击内网的应用及获取内网
花纵酒
·
2024-02-06 17:12
网络对抗技术
网络安全
Day14小年夜吃年夜饭(
基础篇
)
早上我们去了奥特莱斯,我们吃了好吃的中饭,有薯条,鸡翅。有小馒头,有菠萝包,叉烧下午我们去吃了年夜饭年夜饭有糖醋排骨,香酥鸡,蛤蜊炖蛋,炒草头,八宝饭,小排骨,糖醋小排,吃好后我和外公外婆一起坐公交车回家,真是个美好的一天!!等等,还没结束,今天我来介绍一下今天外婆家有谁?有外公,外婆和我睡在外婆家。
勾股定理的小天才2143
·
2024-02-06 17:30
程序员小白需要看哪些书
给大家推荐一份Java程序员必看的书单,豆瓣评分都挺不错的,每一本都值得去读,都值得去收藏,加油呀专题一:Java
基础篇
书单专题二:代码优化篇书单专题三:计算机网络篇书单专题四:操作系统&&计算机底层书单专题五
程序猿的果壳
·
2024-02-06 16:21
数字电路实验二:
FPGA
实验箱内置单脉冲测试、数码管基础测试、74LS197产生8421码循环测试信号、实现8421码->格雷码译码器、3-8译码器、设计改进实现48译码器a段显示译码电路
数字电路实验报告二实验环境与仪器实验环境实验时间:2022.11.10地点:教学大楼A412气温:22℃实验仪器示波器/逻辑分析仪MSO5354
FPGA
实验箱元器件目录第一组数字电路实验报告二参与者一、
thinkerhui
·
2024-02-06 16:12
硬件工程
数字电路实验1:4联装7段数码管管脚功能、传统实验箱非门延迟、
fpga
各种虚拟门特性及边沿检测器
软件工程学院目录第一组数字电路实验报告一一、实验室环境与仪器1.实验环境2.实验仪器二、实验内容(1)测量4联装7段数码管管脚功能(2)测量74LS00与非门管脚功能与门延迟(使用传统实验箱)(3)74LS197产生测试信号(使用
FPGA
thinkerhui
·
2024-02-06 16:41
硬件工程
Git学习笔记
Git学习笔记1
基础篇
1.1gitcommit(提交修改)-常用1.1.1简介git中的每个节点都是一个提交记录(提交记录非常轻量,可以快速地在这些提交记录之间切换!),可以通过命令在不同节点间切换。
车载操作系统---攻城狮
·
2024-02-06 15:12
开发工具
git
学习
github
SpringBoot-
基础篇
03
之前搭建了整个开发环境实现了登录注册,springBoot整合mybatis完成增删改查,今天完成分页查询,使用阿里云oss存储照片等资源,后期会尝试自己搭建分布式文件系统来实现。一,SpringBoot+Mybatis完成分页查询1,导入分页插件坐标,我们需要使用分页插件帮助我们实现分页查询:com.github.pagehelperpagehelper-spring-boot-starter1
小元祖
·
2024-02-06 14:38
日常开发笔记
spring
boot
后端
java
Redis(一)(
基础篇
)
1.Redis简单介绍Redis是一种键值型的NoSql数据库,这里有两个关键字:-键值型-NoSql其中**键值型**,是指Redis中存储的数据都是以key.value对的形式存储,而value的形式多种多样,可以是字符串.数值.甚至json:而NoSql则是相对于传统关系型数据库而言,有很大差异的一种数据库。对于存储的数据,没有类似Mysql那么严格的约束,比如唯一性,是否可以为null等等
xxxxxxxpp
·
2024-02-06 11:35
Redis
redis
数据库
缓存
spring
boot
后端
java
MySQL(一)(
基础篇
)
1.MySQL概述1.1数据库相关概念1.2启动停止以手动的通过指令启动停止,以管理员身份运行cmd,进入命令行执行如下指令:netstartmysql80netstopmysql801.3客户端连接mysql[-h127.0.0.1][-P3306]-uroot-p参数:-h:MySQL服务所在的主机IP-P:MySQL服务端口号,默认3306-u:MySQL数据库用户名-p:MySQL数据库用
xxxxxxxpp
·
2024-02-06 11:04
MySQL
mysql
数据库
vivado在线调试、在线抓波形方法
7、点击program下载到
FPGA
,双
千寻xun
·
2024-02-06 08:18
FPGA
fpga开发
【基于
FPGA
的可调数字钟设计】
基于
FPGA
的可调数字钟设计前言一、设计要求二、实现过程1.总体设计思想2.设计模块分析三、系统调试结语前言近年来由于美国对我国芯片行业的封锁,我国芯片行业迎来了一波发展的浪潮,
FPGA
这款小众而又实用的芯片也被划在制裁名单中
青柠味汽水
·
2024-02-06 08:48
fpga开发
VIVADO烧录之FLASH W25Q128JVSIQ
平台:vivado2017.4
FPGA
芯片:XC7K325T-2FFG676Flash芯片:w25q128jvsiq简言在使用vivado开发工具进行固化程序时需要注意在vivado自带的flash器件库中
逾越TAO
·
2024-02-06 08:48
FPGA
FLASH
fpga开发
Xilinx 黑金ZYNQ开发板AX7020,利用VIVADO进行
FPGA
程序烧录
参考黑金的AX7020开发板资料中的SDK实验篇PDF教程文件。(1)创建工程,步骤与SDK实验篇中的步骤一致;配置PS端时应该可以只选需要的加载方式,如QSPI或者SD,我目前是两种都勾选了,但是只用了QSPI方式。第一章,1.2.(1)-1.2.(11)00:00(2)通过“RunBlockAutomation”完成端口导出,连接FCLK_CLK0到M_AXI_GP0_ACLK,然后保存,创建
weixin_48793386
·
2024-02-06 08:18
FPGA
ZYNQ
fpga开发
FPGA
学习记录-Vivado工程创建、仿真、编译
目录前言工程创建工程仿真引脚配置编译前言本系列文章作为对特权同学《深入浅出玩转
FPGA
》课程学习的记录,对课程内容进行总结,比记录遇到的问题与解决办法,以此见证个人
FPGA
学习历程。
zoeybbb
·
2024-02-06 08:17
Vivado
FPGA
Xilinx
fpga开发
学习
基于
FPGA
的多功能数字时钟设计报告
作品基于intelCycloneIVEEP4CE10F17C8
FPGA
板卡,主要开发环境为QuartusⅡ,编程并实现了多功能温湿度电子钟。
马泽骞
·
2024-02-06 08:47
FPGA设计案列
fpga开发
vivado在远程服务器上完成本地设备的程序烧写和调试(vivado远程调试)
vivado远程调试目录1概述2本地设置3远程服务器设置1概述本文用于描述
FPGA
开发过程中,使用远程服务器时,直接在远程服务器连接到本地设备进行程序的烧写和调试的过程。
风中月隐
·
2024-02-06 08:47
FPGA
FPGA
VIVADO
烧写与调试
远程调试
服务器
【Verilog HDL设计】基于
FPGA
的HDMI协议实现v0.1
1协议简介HDMI协议常见用的有v1.4v2.0v2.1等版本,后两个版本基于v1.4版本发展而来,要想深入学习HDMI协议,从v1.4版本开始更容易上手。关于HDMIv1.4的协议内容,网上已经有很多前辈作了详细介绍,例如博主“芒果木有籽”的这篇“HDMI1.4协议详解”就讲解的很细致。但毕竟在一篇或者几篇博文中想要把一个协议没有遗漏的展现出来是非常困难的。更详细的协议内容协议详见《High-D
蚂蚁cd
·
2024-02-06 08:16
fpga开发
基于
FPGA
的可调数字钟设计
在此特别感谢哔站up主甘第发布的
FPGA
企业实训课(基于
FPGA
的数字钟设计)教学视频,让一个
FPGA
小白开始了第一个
FPGA
设计开发流程。
以安_wjf
·
2024-02-06 08:45
课程设计
fpga开发
在线逻辑分析仪的使用
待测设计(DesignUnderTest,DUT)就是用户逻辑,它和片内的在线逻辑分析仪都位于
FPGA
中。
m0_46521579
·
2024-02-06 08:14
ZYNQ
fpga开发
在 Vivado 将程序烧写固化到 flash
通常对
FPGA
下载程序时,会采用JTAG口下载,完成好HDL设计,并且验证无误后,对设计文件进行综合,布局布线以及生成比特流文件,而
FPGA
开发板要想工作,需要将该文件烧写进
FPGA
芯片中。
Linest-5
·
2024-02-06 08:44
Vivado
Vivado
flash
程序固化
Xilinx
fpga开发
Vivado-基于下载器的程序加载与烧写
VIVADO->OpenHardwareManager",如图所示:(3)采集卡上电,在菜单栏选择"Tools->AutoConnect",如图所示:(4)下载器连接电脑与采集卡成功,如图所示:(5)右键点击
FPGA
行走的路人啊
·
2024-02-06 08:13
开发工具的使用
xilinx
FPGA
在线调试方法总结(vivado+ila+vio)
本文主要介绍xilinx
FPGA
开发过程中常用的调试方法,包括ILA、VIO和TCL命令等等,详细介绍了如何使用。
jk_101
·
2024-02-06 08:13
FPGA
fpga开发
Vivado开发
FPGA
使用流程、教程 verilog(建立工程、编译文件到最终烧录的全流程)
目录一、概述二、工程创建三、添加设计文件并编译四、线上仿真五、布局布线六、生成比特流文件七、烧录一、概述vivado开发
FPGA
流程分为创建工程、添加设计文件、编译、线上仿真、布局布线(添加约束文件)、
xingxing点灯
·
2024-02-06 08:11
vivado
fpga开发
开发语言
【
FPGA
】Vivado 保姆级安装教程 | 从官网下载安装包开始到安装完毕 | 每步都有详细截图说明 | 支持无脑跟装
可跳转至Step5)Vivado介绍Step1:进入官网Step2:注册账号Step3:进入下载页面Step4:下载安装包Step5:安装Step6:等待软件安装完成安装完成Vivado介绍Vivado是
FPGA
柠檬叶子C
·
2024-02-06 08:11
FPGA玩板子记录
fpga开发
Vivado
FPGA
多功能数字时钟 基于Quartus实现设计与仿真 华南师范大学数电综设
专业:通信工程学号:__姓名:龚易乾___指导老师:电子与信息工程学院2023年2月有任何疑问可以联系邮箱:
[email protected]
项目仓库地址:https://github.com/CodeAlanqian/e-clockgithub仓库地址综合设计实验实验目的熟练掌握Quartus等EDA设计与仿真工具,掌握多路选择器、N进制计数器、显示译码电路、开关电路、按键等电路的设计和调试方法。加
CodeAlan
·
2024-02-06 08:41
FPGA
Quartus
多功能数字时钟
fpga开发
[
FPGA
开发工具使用总结]VIVADO在线调试(1)-信号抓取工具的使用
约束文件2.4两种方法的优点与缺点3在线调试方法3.1器件扫描设置3.2触发条件设置3.3触发窗口设置3.4采样过程控制4常见问题4.1时钟域的选择4.2缺少LTX文件4.3ILA无时钟参考文档1简介在
FPGA
蚂蚁cd
·
2024-02-06 08:41
FPGA开发工具使用总结
fpga开发
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他