E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习教程
XDMA IP学习
xilinxxdmaipcore官方手册PG195一XDMAIP概述Xilinx®DMA/BridgeSubsystemforPCIExpress®(PCIe®)(XDMA)是Xilinx公司2017年前后新推出的PCIe
FPGA
搬砖的MATTI
·
2023-07-15 05:26
PCIE
FPGA
pci-e
dma
fpga
XDMA IP学习2——细节补充+问题记录
FPGA
利用DDR等存储资源做数据缓存,XDMA的DMAcontroller将数据在上位机内存与
FPGA
内搬运。如下
搬砖的MATTI
·
2023-07-15 05:26
FPGA
PCIE
fpga开发
pci-e
学习
基于XDMA 中断模式的 PCIE 上位机与
FPGA
数据交互架构 提供工程源码和QT上位机源码
目录1、前言2、我已有的PCIE方案3、PCIE理论4、总体设计思路和方案图像产生、发送、缓存数据处理XDMA简介XDMA中断模式图像读取、输出、显示QT上位机及其源码5、vivado工程详解6、上板调试验证7、福利:工程代码的获取1、前言PCIE(PCIExpress)采用了目前业内流行的点对点串行连接,比起PCI以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线
9527华安
·
2023-07-15 05:24
FPGA
PCIE
中断模式通信
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
qt
XDMA
PCIE
【Quartus
FPGA
】EMIF DDR3 IP 仿真记录
EMIF(ExternalMemoryInterface)是Quartus平台提供的IP,用于实现高速存储器件接口与控制器。通过IntelQuartusPrime软件,可以很方便地实现EMIFIP电路。本文记录了使用EMIF实现DDR3控制器的仿真过程,软件平台为QuartusPrimePro21.3,器件型号为10CX220YF780E6G.目录1EMIFIP介绍2EMIFDDR3IP配置3EM
洋洋Young
·
2023-07-15 02:57
Quartus
FPGA
开发
fpga开发
紫光同创
FPGA
开发跳坑指南(一)—— 在线 debug
最近在调试公司一个项目的千兆以太网通信链路,项目用到紫光同创的
FPGA
,正好利用空余时间记录一下紫光同创
FPGA
的调试过程。
洋洋Young
·
2023-07-15 02:56
紫光同创
FPGA
开发与调试
fpga开发
紫光同创
FPGA
开发跳坑指南(三)—— 联合 Modelsim 仿真
Modelsim是
FPGA
开发中重要的EDA设计仿真工具,主要用于验证数字电路设计是否正确。紫光PangoDesignSuite开发套件支持联合Modelsim仿真,这里作简要的介绍。
洋洋Young
·
2023-07-15 02:56
紫光同创
FPGA
开发与调试
fpga开发
紫光同创
FPGA
开发跳坑指南(四)—— DDR3 控制器 IP 的使用
DDR3是一种大容量的存储器件,采用了预取技术和双边沿采样技术,以实现高速数据存储与读取,在视频处理中可以用来缓存1帧或多帧图像。目录一、紫光DDR3IP的安装二、紫光DDR3IP的配置三、DDR3IP的使用3.1DDR3写操作3.2DDR3读操作一、紫光DDR3IP的安装在PangoDesignSuit中,选择Tools->IPCompiler,菜单栏选择File->Update...,在弹出来
洋洋Young
·
2023-07-15 02:56
紫光同创
FPGA
开发与调试
fpga开发
FPGA
简介、工作原理、优势与劣势
一、
FPGA
简介
FPGA
(Field-ProgrammableGateArray)是一种基于可编程逻辑门阵列(PLA)和可编程交叉开关(PCS)的可编程逻辑器件。
Lightning-py
·
2023-07-14 23:27
fpga开发
SOPC之NiosⅡ系统(一)
1.基础概念1.1CPU软核与硬核简单来说CPU硬核就是在
FPGA
上的一颗硬件结构固定并且用户不能对其结构进行任何更改、只能进行编程控制的芯片。
STATEABC
·
2023-07-14 23:52
一般人学不会的FPGA
fpga开发
嵌入式硬件
远程升级flash三大原语使用(K7325T)
但是想做远程程序更新功能就必须这么干,通过串口或者网口或者什么其他通信接口将要更新的程序发送至
fpga
,
fpga
存储空间不够的话就暂存到ddr或者外置sram里,再按顺序操作flash烧入外部存储器的时钟管脚一般与
燎原星火*
·
2023-07-14 22:50
fpga开发
RISC-V开发与应用学习系列——序言
序言开源verilog编译器Icarus&wave查看工具gtkwave高云国产
FPGA
Windows下的Makefile工具和GCC交叉编译工具其他工具如今开源CPU架构RSIC-V如火如荼地流行开来
TimFang1990
·
2023-07-14 17:19
fpga开发
risc-v
如何向RT-Thread提交一个BSP?
一、前言今年6月,我在一款智能混合型的
FPGA
芯片上,完成了RT-Thread的移植,并向RT-Thread提交了一个完整的BSP,后续又根据审查意见进行了一些完善,最近(11.18)被合并到RT-Thread
嵌入式资讯精选
·
2023-07-14 17:38
java
github
git
嵌入式
go
基于
FPGA
的DDS在Gowin和combat开发板的实现
前言在全球市场中,Xilinx、Altera两大公司对
FPGA
的技术与市场占据绝对垄断地位。两家公司占有将近90%市场份额,专利达6000余项之多,而且这种垄断仍在加强。
ю.
·
2023-07-14 17:38
FPGA
fpga
verilog
Gowin
FPGA
学习记录——前言
好久没有写博客了,想想是不是又该写点啥东西了么,准备写点国产
FPGA
的使用经历吧得益于目前国内的政策对国产化芯片扶持,越来越要求核心器件能够自主可控,因此作为核心芯片
FPGA
,国产
FPGA
的势头也发展很快
十年老鸟
·
2023-07-14 17:03
Gowin
FPGA
fpga开发
Gowin
分享瑞芯微RK3568J与
FPGA
的PCIe通信案例,嵌入式必读!
ARM+
FPGA
架构有何种优势近年来,随着中国新基建、中国制造2025的持续推进,单ARM处理器越来越难满足工业现场的功能要求,特别是能源电力、工业控制、智慧医疗等行业通常需要ARM+
FPGA
架构的处理器平台来实现特定的功能
Tronlong创龙
·
2023-07-14 16:20
fpga开发
嵌入式硬件
硬件工程
arm开发
FPGA
概要
FPGA
构成要素IO块,逻辑块,连接块,开关块,布线通道构成。
小天才dhsb
·
2023-07-14 12:13
FPGA原理和结构——天野英晴
fpga开发
硬件架构
硬件工程
嵌入式硬件
FPGA
原理和结构
4.逻辑综合将RTL描述生成网表文件5.技术映射将网表文件映射到
FPGA
的实际逻辑元素(如查找表
小天才dhsb
·
2023-07-14 12:13
FPGA原理和结构——天野英晴
fpga开发
嵌入式硬件
硬件工程
硬件架构
FPGA
纯verilog实现UDP协议栈,sgmii接口SFP光口收发,提供工程源码和技术支持
AXISFIFOUDP协议栈1G/2.5GEthernetPCS/PMAorSGMII5、vivado工程详解6、上板调试验证并演示准备工作查看ARPUDP数据回环测试7、福利:工程代码的获取1、前言目前网上的
fpga
9527华安
·
2023-07-14 12:40
菜鸟FPGA以太网专题
fpga开发
udp
网络协议
sgmii
SFP
verilog
FPGA
——pwm呼吸灯
文章目录一、实验环境二、实验任务三、实验过程3.1verilog代码3.2引脚配置四、仿真4.1仿真代码4.2仿真结果五、实验结果六、总结一、实验环境quartus18.1modelsimvscodeCycloneIV开发板二、实验任务呼吸灯是指灯光在微电脑的控制之下完成由亮到暗的逐渐变化,感觉好像是人在呼吸。本次实验是使用开发板上的四个led灯实现1s间隔的呼吸灯。使4个led灯由暗到亮,再由亮
漠影zy
·
2023-07-14 12:36
fpga开发
FPGA
——静态数码管
文章目录一、实验环境二、实验原理三、实验任务四、实验过程4.1time_count模块4.2seg_led_static模块4.3top_seg_led_static模块4.4引脚配置五、仿真5.1仿真代码5.2仿真结果六、实验结果七、总结一、实验环境quartus18.1modelsimvscodeCycloneIV开发板二、实验原理我们使用的数码管是8段数码管,每段是由led组成。通过控制每段
漠影zy
·
2023-07-14 12:36
fpga开发
vivado 添加 pynq-z2板
以vivado2019.02版本为例1下载地址https://www.tulembedded.com/
FPGA
/ProductsPYNQ-Z2.html2.点击下载3.解压添加注:如果没有board_files
頔枫
·
2023-07-14 12:36
FPGA
fpga开发
FPGA
——点亮led灯
文章目录一、实验环境二、实验任务三、实验过程3.1编写verliog程序3.2引脚配置四、仿真4.1仿真代码4.2仿真结果五、实验结果六、总结一、实验环境quartus18.1vscodeCycloneIV开发板二、实验任务每间隔1S实现led灯的亮灭,实现流水灯的效果。三、实验过程3.1编写verliog程序//每间隔1S实现LED的亮灭moduleled(inputclk,inputrst_n
漠影zy
·
2023-07-14 12:06
fpga开发
数据采集专家----4通道AD采集子卡推荐
FMC136是一款4通道250MHz采样率16位AD采集FMC子卡,符合VITA57规范,可以作为一个理想的IO模块耦合至
FPGA
前端,4通道AD通过高带宽的FMC连接器(HPC)连接至
FPGA
从而大大降低了系统信号延迟
北京青翼科技
·
2023-07-14 12:06
fpga开发
自定义seg_decoder组件并创建Nios系统(一)
总线协议进行了大概的学习那么就可以将数码管译码器模块封装成符合Avalon-MM接口的组件创建一个基于NiosⅡ处理器的系统将数码管译码器组件添加至该系统中通过用户应用程序控制数码管显示字符0~F本实验基于LabcloudIntel
FPGA
STATEABC
·
2023-07-14 12:35
一般人学不会的FPGA
fpga开发
嵌入式硬件
FPGA
——按键控制led灯
文章目录一、实验环境二、实验任务三、系统设计四、实验过程4.1编写verilog代码4.2引脚配置五、仿真5.1仿真代码5.2仿真结果六、实验结果七、总结一、实验环境quartus18.1modelsimvscodeCycloneIV开发板二、实验任务使用开发板上的四个按键控制四个LED灯。按下不同的按键时,四个LED灯显示不同效果。三、系统设计四个按键外加时钟和复位信号作为输入,两个计数器模块分
漠影zy
·
2023-07-14 12:31
fpga开发
LoaRunner性能测试系统
学习教程
:MPM相关参数(7)
上期我们讲到LoaRunner性能测试MPM调优,这期我们讲LoaRunner性能测试MPM相关参数。MPM相关参数MPM模块常见的相关参数包括:MaxSpareServers、MinSpareServersServerLimit、StartServersThreadsPerChild、MaxConnectionsPerChildMaxRequestWorkers、ListenBackLogLis
川石信息
·
2023-07-14 08:13
【国产复旦微FMQL45教程】-Procise应用流程
本教程采用FMQL7045
FPGA
开发板来完成整个试验,板卡照片如下:具有丰富的接口资源,系统框图如下:本教程用于完成基于Vivado的FMQL45的LED实验,目标是能够将这款开发板PL端先跑起来。
FPGA技术联盟
·
2023-07-14 07:45
单片机
stm32
嵌入式硬件
【Verilog HDL】
FPGA
-testbench基础知识
欢迎来到
FPGA
专栏~testbench基础知识☆*o(≧▽≦)o*☆嗨~我是小夏与酒✨博客主页:小夏与酒的博客该系列文章专栏:
FPGA
学习之旅文章作者技术和水平有限,如果文中出现错误,希望大家能指正欢迎大家关注
小夏与酒
·
2023-07-14 06:44
FPGA学习之旅
fpga开发
Verilog
HDL
testbench
FPGA
Verilog语法
获取Xilinx
FPGA
芯片IDCODE的4种方法(支持任何
FPGA
型号)
文章目录方式1:官方文档方式2:一个头文件方式3:BSDL文件方法4:芯片IDCODE在线搜索网站Xilinx
FPGA
部分型号IDCODE汇总方式1:官方文档对于常用的Spartan-6系列可以在UG380
whik1194
·
2023-07-14 05:16
Xilinx
FPGA
IDCODE
ZYNQ
JTAG
BSDL
JLink配合OpenOCD实现Xilinx
FPGA
程序下载
文章目录@[toc]1.OpenOCD简介2.OpenOCD下载3.JLink与
FPGA
的连接4.JLink驱动更新5.bit文件下载6.bin文件固化7.自定义TCL脚本8.参考资料9.总结最近查资料时偶然了解到
whik1194
·
2023-07-14 05:11
ISE
Vivado
MicroBlaze系列教程
OpenOCD
FPGA
Xilinx
Vivado
Jlink
Blender基础入门
学习教程
Learning Blender from Scratch
Blender基础入门
学习教程
LearningBlenderfromScratch流派:电子学习|MP4|视频:h264,1280×720|音频:aac,48000Hz语言:英语+中英文字幕(根据原英文字幕机译更准确
云桥网络.
·
2023-07-14 02:13
CG技术学习素材资源
阿里云服务器架构X86计算、ARM、GPU/
FPGA
、裸金属和超级计算集群
X86计算、ARM计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、超级计算集群有什么区别?
gla2018
·
2023-07-13 19:27
阿里云服务器
fpga开发
阿里云
服务器
FPGA
学习笔记_ROM核调用与调试
FPGA
学习笔记ROM核调用与调试1.ROM存储器IP核的使用2.创建.mif文件3.Insystemmemorycontenteditor内存查看工具的使用4.SignaltapII工具使用5.Verilog
GloriaHuo
·
2023-07-13 19:19
FPGA学习笔记
fpga/cpld
rom
verilog
LoadRunner性能测试系统
学习教程
:工具介绍(上)
引言在使用LoadRunner进行性能测试时,需要先了解LoadRunner的工作原理、工作过程和内部结构,这样可以对其有一个整体的了解和概要的认识。主要包括以下内容:LoadRunner简介LoadRunner工作原理LoadRunner工作过程LoadRunner内部结构LoadRunner性能测试步骤LoadRunner简介LoadRunner是一种预测系统行为和性能的负载测试工具。以模拟上
川石课堂软件测试
·
2023-07-13 16:42
阿里云服务器架构X86_GPU_裸金属_超级计算集群详解
X86计算、ARM计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、超级计算集群有什么区别?
运维FUN
·
2023-07-13 16:15
阿里云
阿里云
服务器
架构
阿里云服务器架构x86、GPU、ARM、裸金属和超级计算集群说明
X86计算、ARM计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、超级计算集群有什么区别?
aliyunbaike
·
2023-07-13 15:00
阿里云ECS云服务器
阿里云
服务器
架构
蓝迪哥教你:嵌入式linux内核裁剪的具体过程和方法
前言还是说说在深圳近20年研发的感言:在深圳你会迷茫,因为你学得好多,LINUX,
FPGA
,ARM,RISC-V等嵌入式都要会,主要的原因是这个社会变化快,你不知道哪个行业说没有就没有研发了,所以我们只能活到老学到老
landyjzlai
·
2023-06-24 12:24
Zynq
嵌入式软件开发
linux
运维
服务器
嵌入式硬件
Python for虚幻引擎编辑器工具脚本
学习教程
PythonforUnrealEngineEditorToolsScriptingMP4|视频:h264,1280×720|音频:AAC,44.1KHz,2Ch语言:英语+中英文字幕(根据原英文字幕机译更准确)|时长:23节课(4h8m)|大小解压后:2.7GB含课程文件一步一步进入虚幻引擎的新编辑器PythonAPI,迈向生产力工具开发的新世界你会学到:用Python创建不真实的引擎工具和助手了
云桥网络.
·
2023-06-24 11:55
CG技术学习素材资源
python
ue4
虚幻引擎
Qt 系列
学习教程
(总目录) —— 模块、控件、类、源码解析
一、开始的开始1.安装软件1.1Qt5.15之前版本的安装与卸载1.2Qt5.15之后版本的在线安装与卸载2.新建工程-HelloWorld2.1创建项目及注意事项3.认识工程与软件工程:3.1.pro文件详解3.2main/widget.cpp/widget.h文件详解3.3ui_widget.h/widget.ui文件详解3.4qrc资源文件介绍与使用软件:3.5QtCreator介绍4.Qt
万俟淋曦
·
2023-06-24 07:01
Qt
开发语言
Qt
控件
源码
教程
FPGA
时序约束--实战篇(读懂Vivado时序报告)
目录一、新建工程二、时序报告分析1、打开时序报告界面2、时序报告界面介绍3、时序路径分析三、总结
FPGA
开发过程中,vivado和quartus等开发软件都会提供时序报告,以方便开发者判断自己的工程时序是否满足时序要求
FPGA狂飙
·
2023-06-24 06:03
FPGA时序约束
fpga开发
fpga时序约束
时序约束
fpga
xilinx
收藏有瘾
收藏了很多觉得好的资源,有文章、视频、
学习教程
等,几乎每天都在收藏,可不是每天都在消化收藏的那些资料,甚至几个月不看一眼。
·
2023-06-24 03:19
Python语言程序设计学习思维导图笔记-语法元素分析
Python
学习教程
Python语言程序设计语法元素分析包含Python程序的格式框架、命名与保留字、数据类型、语句与函数、Python程序的输入输出等几个部分,详见以下思维导图。语法元素分析
妖孽O汪佰
·
2023-06-24 01:16
FPGA
_学习_09_PWM呼吸灯
如果你需要用
FPGA
去实现三相电机的控制,PWM这一关是绕不过的。好在PWM的基本原理是比较简单的。所以原理部分本文就略过,本文基于PWM实现呼吸灯。
江湖上都叫我秋博
·
2023-06-24 00:04
FPGA
fpga开发
学习
PWM
呼吸灯
FPGA
_学习_11_IP核_RAM_乒乓操作
参考:
FPGA
中的乒乓操作思想_
fpga
中乒乓操作的原因_小林家的龙小年的博客-CSDN博客何为乒乓操作_fanyuandrj的博客-CSDN博客以下是本人理解:乒乓操作可以实现低速模块处理高速数据,这种处理方式可以实现数据的串并转换
江湖上都叫我秋博
·
2023-06-24 00:04
FPGA
fpga开发
学习
IP
RAM
乒乓
FPGA
_学习_12_IP核_FIFO
FIFO(FristInputFristOutput),即先入先出,也是一种存储器,一般做数据缓冲。FIFO和RAM的共同点在于都能存储数据、都有控制写和读的信号;不同点在于FIFO没有地址,所以不能任意指定读取某一个数据,数据只能按照数据输入的顺序输出,即先入先出,并且读写可以同时进行。如果数据把FIFO的深度写满了,数据将不能再进去,也不会覆盖原有的数据;读FIFO的数据也只能读一遍,读完一遍
江湖上都叫我秋博
·
2023-06-24 00:04
FPGA
fpga开发
学习
FPGA
_学习_10_IP核_PLL
下面按照截图路径打开这个veo文件,学习如何在
FPGA
程序中例化IP核(有点像C++你创建了一个类,然后你实例化一个)。
江湖上都叫我秋博
·
2023-06-24 00:03
FPGA
fpga开发
学习
09
FPGA
—利用状态机实现可乐售卖机(附代码)
1.理论
FPGA
是并行执行的,如果我们想要处理具有前后顺序的事件,就需要引入状态机。举个例子,将人看成
FPGA
,我们可以在散步的时候听歌和聊天这是并行执行的,但一天的行程安排却是以时间段前后执行的。
咖啡0糖
·
2023-06-23 21:45
FPGA_Xilinx
Spartan6基础入门
fpga开发
FPGA
—可乐机拓展训练题(状态机)
题目:以可乐机为背景,一瓶可乐的价格还是2.5元。用按键控制投币(加入按键消抖功能),可以投0.5元硬币和1元硬币,投入0.5元后亮一个灯,投入1元后亮2个灯,投入1.5元后亮3个灯,投入2元后亮4个灯,如果投币后10s不再继续进行投币操作则可乐机回到初始状态。投入2.5元后出可乐不找零,此时led灯实现单向流水操作,流水10s后自动停止;投入3元后出可乐找零,此时led灯实现双向流水操作,流水1
咖啡0糖
·
2023-06-23 21:45
FPGA_拓展练习
fpga开发
11
FPGA
数码管显示 (动、静都有)附代码
1.理论1.1显示原理由上图数码管接线可知数码管LED灯的所有阳级(正极)接公共端,故该数码管为共阳数码管。这六位数码管段阴级(负极)都并联,在阳极都给高电平的同时阴极拉低,数码管就会被点亮。数码管显示有分为静态显示和动态显示,静态显示特点是在同一时间上所有位显示是相同的数值,显示单一无法满足更多的需求。往往使用更加更多的是动态显示,程序设计会更加复杂。动态显示可以实现六位数码管上内容都不一样比如
咖啡0糖
·
2023-06-23 21:14
FPGA_Xilinx
Spartan6基础入门
fpga开发
嵌入式硬件
硬件工程
04
FPGA
组合逻辑—多路选择器(二选一)
多路选择器是
FPGA
内部的一个基本资源,主要用于内部信号的选通。2.实操实验目标:设计并实现2选1多路选择器,功能是通过选通控制信号S确定选通A路或B路作为信号输出。当
咖啡0糖
·
2023-06-23 21:14
FPGA_Xilinx
Spartan6基础入门
fpga开发
硬件工程
上一页
78
79
80
81
82
83
84
85
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他