E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA技术汇总
AMD
FPGA
设计优化宝典笔记(1)触发器
高亚军老师的这本书《AMD
FPGA
设计优化宝典》,他主要讲了两个东西:第一个东西是代码的良好风格;第二个是设计收敛等的本质。
徐丹FPGA之路
·
2024-02-13 09:13
FPGA
异构计算
fpga开发
笔记
AMD
FPGA
设计优化宝典笔记(2)亚稳态
一亚稳态亚稳态的产生是由于寄存器采样不满足建立时间或保持时间要求导致的,亚稳态的产生是无法避免的,我们能做的只是想办法降低其发生的频率。在跨时钟域设计中,由于时钟域存在跨域,如果不采取手段,则会有很大概率会引入亚稳态。今天看了亚稳态这一章,感觉印象最深刻的是,它对应的是异步的处理,也就是发送的寄存器的时钟是一个,接收寄存器的时钟是另外一个。1单bit的信号如果是一个单比特的信号,那么可以通过让接收
徐丹FPGA之路
·
2024-02-13 08:12
FPGA
异构计算
fpga开发
笔记
FPGA
_工程_基于rom的vga显示
一框图二代码修改moduleDisplay#(parameterH_DISP=1280,parameterV_DISP=1024,parameterH_lcd=12'd150,parameterV_lcd=12'd150,parameterLCD_SIZE=15'd10_000)(inputwireclk,inputwirerst_n,inputwire[11:0]lcd_xpos,//lcdho
哈呀_fpga
·
2024-02-12 18:44
fpga开发
fpga
图像处理
学习
信号处理
系统架构
vivado中关于mark_debug综合被优化的问题
vivado中关于mark_debug综合被优化的问题最近项目中到了
FPGA
验证阶段,使用vivado2010版本百度各种方法去探测想要debug的信号,一些简单的信号,直接在netlist中标记即可,
weixin_37639451
·
2024-02-12 16:10
vivado
AD9689 input clock not detect
网址如下:AD9689inputclocknotdetect-Q&A-High-SpeedADCs-EngineerZone(analog.com)Our
FPGA
boardhastwoAD9689,oneworksok
jjzw1990
·
2024-02-12 16:39
FPGA调试总结
fpga开发
JESD204B接口调试记录3 - 总结
六、
FPGA
工程里JESD204IP如何设置?七、传输层如何解包?
jjzw1990
·
2024-02-12 16:09
数字信号处理
fpga开发
【Vivado】JTAG连着
FPGA
启动失败问题
问题描述:Vivado2016以后的版本,JTAG连着
FPGA
并且VivadoHardwareManger打开的情况下,会出现上电后启动失败的问题。
jjzw1990
·
2024-02-12 16:08
vivado
一个Vivado仿真问题的debug
我最近在看Synopsys的MPHY仿真代码,想以此为参考写个能实现PWM-G1功能的MPHY,并应用于Pro
FPGA
原型验证平台。
jjzw1990
·
2024-02-12 16:37
FPGA调试总结
vivado
fpga开发
vivado
阿里集团基于 Fluid+JindoCache 加速大模型训练的实践
在计算方面,以GPU和
FPGA
等异构硬件为例,他们通过短周期的迭代和演进来适应不断变化的需求。阿里集团通过统一调度、统一资源池以及全面弹性等调度手段满足了复杂的计
阿里技术
·
2024-02-12 15:00
大模型
阿里巴巴
Fluid
JindoCache
开源
Vitis AI 集成
在设计时兼顾高效率和易用性,充分发挥了Xilinx
FPGA
和ACAP上AI加速的潜力。TVM中当
·
2024-02-12 12:42
人工智能
【Vitis/Vivado】在一台PC上同时调试多块
FPGA
开发板的方法
参考文献https://support.xilinx.com/s/article/75316?language=en_US问题描述需要对多个开发板之间的数据交互进行调试,而手头只有一台PC(和拓展坞),下文将介绍如何利用仅有的PC连接多个板卡进行单步调试。步骤连接多块开发板到电脑,启动开发板,如果接口不够可以用拓展坞或者只连接JTAG接口,在系统菜单里找到XilinxDesignTools,从中找
wjh776a68
·
2024-02-12 11:27
#
Xilinx入门
vitis
vivado
多板调试
FPGA
多板
Vivado用ILA抓波形保存为CSV文件
将ILA观察到的波形数据捕获为CSV文件,抓10次,把文件合并,把源文件删除运行方法:Vivado的Tclconsole窗口输入命令settcl_dirF:/KLD_
FPGA
/Code/simsettcl_filenameTCL_ILA_TRIG_V1.2
nomil9
·
2024-02-12 10:36
FPGA
fpga开发
卫星通讯领域
FPGA
关注技术:算法和图像方面(2)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有MVDR算法、高速基带芯片、RF芯片、毫米波有源相控阵天线、无线AI,以下做了一些基础的调研
徐丹FPGA之路
·
2024-02-11 17:12
FPGA
算法
fpga开发
算法
卫星通讯领域
FPGA
关注技术:算法和图像方面(4)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有5GNTN、多址技术、低轨通信卫星LEO,以下做了一些基础的调研:15GNTN来自《5GNTN
徐丹FPGA之路
·
2024-02-11 17:12
异构计算
算法
FPGA
fpga开发
算法
卫星通讯领域
FPGA
关注技术:算法和图像方面(1)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有LMS算法、RLS算法、LCMV算法、SAR图像处理,以下做了一些基础的调研:1LMS算法
徐丹FPGA之路
·
2024-02-11 17:42
FPGA
算法
fpga开发
算法
卫星通讯领域
FPGA
关注技术:算法和图像方面(3)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有通感融合、RNSS授时、惯导,以下做了一些基础的调研:1通感融合1)来自博鳌亚洲论坛·创新报告
徐丹FPGA之路
·
2024-02-11 17:12
FPGA
异构计算
算法
fpga开发
图像处理
算法
[从零开始学习
FPGA
编程-28]:进阶篇 - 基本组合电路-奇偶校验生成器(Verilog语言版本)
作者主页(文火冰糖的硅基工坊):文火冰糖(王文兵)的博客_文火冰糖的硅基工坊_CSDN博客本文网址:目录第1章奇偶校验生成器1.1什么是奇校验1.2Verilog语言描述
文火冰糖的硅基工坊
·
2024-02-11 08:14
从零开始学FPGA编程
fpga开发
组合电路
奇偶校验
verilog
fpga
需要掌握哪些基础知识?
个人根据自己的一些心得总结一下
fpga
需要掌握的基础知识,希望对你有帮助。
宸极FPGA_IC
·
2024-02-11 01:30
fpga开发
fpga
硬件工程
嵌入式硬件
java
stm32
13. 串口接收模块的项目应用案例
1.使用串口来控制LED灯工作状态使用串口发送指令到
FPGA
开发板,来控制第7课中第4个实验的开发板上的LED灯的工作状态。
Dale_e
·
2024-02-10 21:43
verilog学习
fpga开发
笔记
学习
经验分享
CPLD/
FPGA
/Verilog_如何写代码减少逻辑单元的使用数量
如何写代码减少逻辑单元的使用数量工作中遇到的问题,芯片级的资源有限制,没办法只能改进逻辑单元综合电路逻辑。一....尽量不要使用"大于""小于"这样的判断语句,这样会明显增加使用的逻辑单元数量.看一下报告,资源使用差别很大.例程:always@(posedgeclk)begincount1=count1+1;if(count1==10000000)feng=1;//no_ringelseif(co
Peter_hust
·
2024-02-10 09:11
Verilog
FPGA
verilog
FPGA工程
工作
芯片
Vitis AI 集成
在设计时兼顾高效率和易用性,充分发挥了Xilinx
FPGA
和ACAP上AI加速的潜力。T
HyperAI超神经
·
2024-02-10 08:33
TVM
人工智能
TVM
电力电子技术
5.0简介5.1基本斩波电路5.1.1降压斩波电路BuckChopper5.1.1.1小纹波近似5.1.2升压斩波电路11DC-DC变换器数字控制11.1基于单片机控制11.2基于DSP控制11.3基于
FPGA
万码无虫
·
2024-02-10 06:07
computer
单片机
AUTOSAR汽车电子嵌入式编程精讲300篇-基于
FPGA
和CAN协议2.0B的总线控制器研究与设计(续)
目录3.2寄存器管理模块3.2.1寄存器规划及设计3.2.2BasicCAN模式3.2.3PeliCAN模式
格图素书
·
2024-02-10 06:55
fpga开发
汽车
FPGA
实现ISP用于无人车、无人机配送的方案调研
查到一个always奥唯思公司做的用
FPGA
实现ISP的方案,采用易灵思钛金16nm的
FPGA
Ti60F225,通过MIPICSIRX采集图像传感器的数据,在
FPGA
内部经过一系列复杂的ISP运算后,再通过
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
异构计算
算法
fpga开发
无人机
平时积累的
FPGA
知识点(4)
回答:用emio或者gp接口,如果是控制
fpga
芯片外部信号,用mio。
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
fpga开发
数字IC实践项目(9)— Tang Nano 20K: I2C OLED Driver
写在前面的话硬件模块RTL电路和相关资源报告SSD1306OLED驱动芯片SSD1306I2C协议接口OLED驱动模块RTL综合实现总结写在前面的话之前在逛淘宝的时候偶然发现了TangNano20K,十分感慨国产
FPGA
IC_Brother
·
2024-02-09 22:35
数字IC经典电路设计和实践项目
fpga开发
verilog
OLED
Diamond软件的使用--(1)软件安装及配置
3.12版本64位官网链接(简单注册账户即可下载):https://www.latticesemi.com/en/Products/DesignSoftwareAndIP/
FPGA
andLDS/LatticeDiamond
zidan1412
·
2024-02-09 19:07
FPGA
fpga
Diamond3.5软件的使用--(2)新建工程并生成可烧录文件
相关参考:https://www.step
fpga
.com/doc/lattice_diamond%E7%9A%84%E4%BD%BF%E7%94%A8====1.新建工程并导入verilog文件===
zidan1412
·
2024-02-09 19:07
FPGA
fpga/cpld
vscode开发
FPGA
(0)--windows平台搭建
一、从官网下载安装VScodeDownloadVisualStudioCode-Mac,Linux,Windows二、安装配置插件1.安装Chinese(simplified)中文汉化包2.安装Verilog-HDL/systemVerilog插件(支持verilog语法)3.配置CTagsSupport插件(支持代码跳转)1)在github下载universalctags最新版本Release2
zidan1412
·
2024-02-09 19:35
FPGA
vscode
编辑器
VH6501CAN干扰仪CANDisturbance干扰测试
因为VH6501中的
FPGA
时钟频率是160Mhz,所以一个tick就是6.25ns,而CAN总线速率100kbi
LLLTM
·
2024-02-09 11:51
can
Quartus工程的qsf配置约束文件介绍
一、qsf文件概述qsf:QuartusSettingFile,是Quartus工程的配置文件;包含一个Quartus工程的所有约束,包括工程的软件版本信息、
FPGA
器件信息、引脚约分配、引脚电平分配,
GBXLUO
·
2024-02-09 09:02
FPGA
fpga开发
qsf
用pcimem读写x64平台下的PCIE外设寄存器
背景在之前的一篇文章用devmem2读写设备IO内存中,我介绍了devmem2这个通过读写/dev/mem文件实现从用户空间访问外设寄存器的工具,但是对于PCIE设备,特别是
FPGA
模拟出来的自定义PCIE
六个九十度
·
2024-02-09 05:11
驱动开发
linux软件
FPGA
_ip_pll
一pllip核简介pll即锁相环,可以对输入到
fpga
的时钟信号,进行分频,倍频,占空比的调整,从而输出期望的时钟。
哈呀_fpga
·
2024-02-08 23:24
fpga开发
tcp/ip
网络协议
图像处理
fpga
信号处理
系统架构
FPGA
_工程_基于Rom的VGA图像显示
一工程框图框图中,CLK_in,Vga_ctrl,Vga_pic模块已有,只需要对顶层模块进行修改,并将romip例化添加到Vga_pic模块的.v文件中,对Vga_pic的.v文件进行一定修改。二理论补充显示图像的方法:使用matlab将图像格式转化为,.mif数据文件,再使用.mif数据文件对Rom进行初始化。三信号Vga_pic模块修改后框图
哈呀_fpga
·
2024-02-08 23:24
fpga开发
fpga
学习
图像处理
信号处理
x系统架构
【
FPGA
开发】Modelsim和Vivado的使用
本篇文章包含的内容一、
FPGA
工程文件结构二、Modelsim的使用三、Vivado的使用3.1建立工程3.2分析RTLANALYSIS3.2.1`.xdc`约束(Constraints)文件的产生3.3
Include everything
·
2024-02-08 22:56
FPGA开发
fpga开发
【芯片设计- RTL 数字逻辑设计入门 番外篇 9 -- SOC 中PL端与PS端详细介绍】
之间的协同设计和开发工具ProgrammableLogicandProcessingSystem在系统级芯片(SoC)的上下文中,“PL”通常指的是可编程逻辑(ProgrammableLogic)部分,特别是在使用了
FPGA
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
PL
and
PS
【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)
【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)文章目录【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:51
fpga开发
课程设计
Xilinx
FPGA
——在线升级
同以前单片机在线升级的做法一样,本质就是通信+Flash操作+跳转。一、通信驱动我使用的是UDP有线传输,二、Flash芯片驱动规划Flash芯片的区域,一般bootloader放在起始位置,APP放在bootloader之后的空白区域。2.1Flash擦除我使用的是扇区擦除2.2Flash编程我使用的是页编程。三、ICAP原语跳转
仲南音
·
2024-02-08 15:45
FPAG
FPGA进阶——通信
fpga开发
精彩案例详解 | Samtec联合艾睿开发新型英特尔Agilex™ 5 E系列 SoC 开发套件
随着"智能边缘"性能的提升,这些计算由使用多核CPU、
FPGA
、SoC等的嵌入式设备实现。智能边缘和嵌入式计算应用结合了更快的速度和更低的功率密度。
SamtecChina2023
·
2024-02-08 13:26
fpga开发
AD9361纯逻辑控制从0到1连载4-AD9361数据接口
参考文件《AD9361InterfaceSpecv2.5.pdf》AD9361和
FPGA
的数据接口如下图中红色框标识。可以配置为CMOS模式和LVDS模式。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
FPGA
_简单工程_数码管静态显示
一理论数码管是一种半导体发光器件,基本单位是发光二极管。以六位八段数码管为例,每段需要一个端口信号,6+8=14位。74HC595芯片:8位串行输入,并行输出的位移缓存器,其内部具有8位移位寄存器和一个存储器,具有三态输出的功能。二电路开发板:使用开发板上6位8段数码管,74HC595芯片。驱动6位8段数码管00000000->FFFFFFFF,循环显示,间隔0.5s。三信号框图(层次化设计思想)
哈呀_fpga
·
2024-02-08 07:05
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
-VGA显示
一、VGA简介VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA标准输出数据的专用接口。VGA接口共有15针,分成3排,每排5个孔,显卡上应用最为广泛的接口类型,绝大多数显卡都带有此种接口。它传输红、绿、蓝模拟信号以及同步信号(水平和垂直信号)。VGA显示原理:VGA通过引脚的模拟电压(0V-0.714V)
weixin_47300459
·
2024-02-08 06:32
fpga开发
图像处理
硬件工程
ZYNQ——
FPGA
工程之VGA彩条显示
参考:https://blog.csdn.net/Taneeyo/article/details/115180568?spm=1001.2014.3001.5501https://www.bilibili.com/video/BV17U4y157gp?spm_id_from=333.999.0.0本文的工程下载链接:https://download.csdn.net/download/weixin
不缺席的阳光
·
2024-02-08 06:32
fpga
FPGA
—VGA 显示器显示彩条(附代码)
目录1.理论2.实操2.1顶层设计2.1.1模块框图2.1.2代码编写2.1.3仿真验证2.2时钟生成模块2.3VGA时序控制模块2.3.1模块框图2.3.2波形图绘制2.3.3代码编写2.3.4仿真验证2.4图像数据生成模块2.4.1模块框图2.4.2波形图绘制2.4.3代码编写3.总结1.理论VGA简介图像显示设备在日常生活中随处可见,例如家庭电视机、计算机显示屏幕等,这些设备能够显示数据图像
咖啡0糖
·
2024-02-08 06:00
FPGA_Xilinx
Spartan6野火实验
fpga开发
FPGA
的VGA显示基础实验
文章目录VGA介绍基本定义管脚定义VGA显示原理VGA通信协议VGA时序解析VGA显示字符实验准备建造工程运行结果VGA显示彩色条纹工程结果展示VGA显示彩色图片准备工程ROMIP核PLLIP核调用Verilog文件内容结果展示总结参考资料VGA介绍基本定义VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA
小艺的小依
·
2024-02-08 06:29
fpga开发
FPGA
学习记录:第28章 VGA显示器驱动设计与验证
硬件平台:CycloneIVEEP4CE10F17C8开发平台:QuartusII64-BitVersion13.0.1Build23206/12/2013SP1SJFullVersion开发板:野火征途pro实验项目:vga_colorbar实验模块:vga_ctrl学习心得:1.简单驱动设计的流程与方法2.各驱动模块之前的时序匹配。3.模块之间有闭环,牵一发而动全身,所以在分别设计各个模块时要
阿坤不咕
·
2024-02-08 06:59
FPGA
fpga开发
驱动开发
FPGA
_ip_Rom
一理论Rom存储类ip核,Rom是只读存储器的简称,是一种只能读出事先存储数据的固态半导体存储器。特性:一旦储存资料,就无法再将之改变或者删除,且资料不会因为电源关闭而消失。单端口Rom:双端口rom:二Romip核配置先进行初始化操作,.hex或者.mif格式。之后再调用,仿真。
哈呀_fpga
·
2024-02-08 06:28
fpga开发
图像处理
信号处理
tcp/ip
网络协议
网络
系统架构
FPGA
_工程_按键控制的基于Rom数码管显示
一信号框图:其中key_filterseg_595_dynamic均为已有模块,直接例化即可使用,rom_8*256模块,调用romip实现。Rom_ctrl模块需要重新编写。波形图:二代码modulekey_fliter#(parameterCNT_MAX=24'd9_999_999(inputwiresys_clk,inputwiresys_rst_n,inputwirekey1,inputw
哈呀_fpga
·
2024-02-08 06:28
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_vga显示
一VGA1.1VGAVGA是视频图像阵列,是一种使用模拟信号进行视频传输的标准协议。1.2VGA接引脚定义VGA分公母两种,RGB显示标准。1.3VGA显示器VGA显示器采用图像扫描的方式进行图像显示,将构成图像的像素点,在行同步信号与场同步信号的同步下,按照从上到下,从左到右的顺序扫描到显示屏上。二VGA时序标准三VGA显示模式
哈呀_fpga
·
2024-02-08 06:28
fpga开发
tcp/ip
网络协议
学习
图像处理
系统架构
FPGA
_时序逻辑_寄存器
二电路开发板:使用
fpga
开发板上key按键与led灯。原理图:key按键按下输出低电平。led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga开发
fpga
学习
图像处理
信号处理
系统架构
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他