E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA时序
FPGA
_计数与点灯_计数器
二电路开发板:使用
fpga
开发板上led灯。计数控制led灯在1秒内亮灭,如此反复。原理图:led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
学习
图像处理
fpga
信号处理
系统架构
FPGA
_计数与点灯_奇分频
一理论分频器,分为偶数分频,奇数分频,和计数器非常类似。分频器就是把输入信号频率变成倍数低于输入频率的输出信号。二电路开发板:输出信号输出至开发板拓展io口,使用示波器显示波形,检测信号频率。三信号框图:波形图:四代码moduledivider_six(inputwiresys_clk,inputwiresys_rst_n,outputwireclk_out);reg[2:0]cnt;//定义中间
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_简单工程_流水灯
二开发板:使用
fpga
开发板上led灯。在一定的时间间隔内依次亮起。原理图:led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_组合逻辑_全加器(层次化设计思想)
功能模块1功能模块1功能模块1二电路开发板:使用
fpga
开发板上key按键与led灯。使用2个按键表示2个输入数据位,1个按键表示进位信号,2个led分别表述
哈呀_fpga
·
2024-02-08 06:27
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_简单工程_VGA显示驱动器
一理论使用640*480@60显示模式,将数字信号转换位模拟信号,经由VGA进行显示。使用3GM723,3路高清视频编码芯片。3GM7123编码芯片:该芯片的主要功能是将RGB888的颜色数据转换成模拟的电压信号,然后进入到VGA接口的3个RGB接口。例如RGB888的数据,最后颜色数据就是24位,共有2*24中颜色,当然这种芯片也适用于RGB565,RGB555,RGB444等图像数据类型。二电
哈呀_fpga
·
2024-02-08 06:55
fpga开发
tcp/ip
网络协议
图像处理
fpga
系统架构
IDEA 推荐插件
grep-console输出日志换颜色MybatisLogFormat直接复制mybatis的日志成完整的SQLSequenceDiagram生成
时序
图
LaLaLa_OvO
·
2024-02-08 06:32
Java项目
java
【ADI PLL 】
时序
小结
要注意的是:在ADI的PLL产品中,大多数的
时序
图如图上所示,该图是错误的,正确的
时序
图如图下的图所示,LE的上升沿应跟Clock的上升沿对齐,而非
hcoolabc
·
2024-02-08 03:31
Cortex_M
硬件工程
FPGA
时钟资源与设计方法——Xilinx(Vivado)
目录1
FPGA
时钟资源2时钟设计方案1
FPGA
时钟资源1.时钟资源包括:时钟布线、时钟缓冲器(BUFG\BUFR\BUFIO)、时钟管理器(MMCM/PLL)。
CWNULT
·
2024-02-08 03:53
fpga开发
linuxptp的接口函数列举
这个系统框图是基于Linux操作系统的,纯
FPGA
的1588实现就不介绍了。硬件层:硬件层
就是个linux工程师
·
2024-02-08 02:53
IEEE
1588
嵌入式开发
linux
网络
Linux死机排查方法——内存日志
如果直接使用printk等打印排查问题,有可能会因为printk输出缓慢改变了系统运行的
时序
,导致问题无法复现,而且在中断里使用printk将大大降低系统性能。
Dokin丶
·
2024-02-08 01:15
Linux驱动
Linux
软件工具
linux
linux死机
linux死机排查
Swift Combine 管道 从入门到精通三
这本身就很复杂,但Combine的一些操作符还可能改变事件发生的
时序
——引入延迟、将多个值合并成一个值等等。由于这些比较复杂可能难以理解,因此函数响
AI架构师易筋
·
2024-02-07 23:13
iOS
swift
开发语言
ios
combine
channel
fpga
verilog需要注意的一些代码规范以及易错点
fpga
里面乘法符号*一个周期是算不出来的,所以例如data*3可用data+data+data代替,加法可在一个周期内算完,才会保证不出错误
一枚清澈愚蠢的研究生
·
2024-02-07 22:30
fpga
fpga开发
FPGA
学习笔记
组合逻辑定义wire
时序
逻辑定义reg有个信号特例也用reg没听清是什么if判断,如果if后面只有一条语句,可以不加beginend,如果有多条语句,要加beginend如果是在always里面赋值,那么需要写
一枚清澈愚蠢的研究生
·
2024-02-07 22:28
fpga开发
学习
51单片机基础:定时器
在介绍定时器之前我们先科普下几个知识:1,CPU
时序
的有关知识①振荡周期:为单片机提供定时信号的振荡源的周期(晶振周期或外加振荡周期)。②状态周期:2个振荡周期为1个状态周期,用S表示。
爱学C语音的猫
·
2024-02-07 21:41
51单片机编程应用
51单片机
嵌入式硬件
单片机
航芯ACM32G103开发板评测 05 0.96寸 IIC接口 OLED模块显示
2、你的语速别人得能接受:双方满足
时序
要求。一、IIC总线的信号类型1、开始信号:处理器让SCL时钟保持高电平,然后让SDA数据信号
End-ING
·
2024-02-07 21:30
上海航芯ACM32
开发板评测
C/C++
ACM32
开发板
分词算法HMM隐马尔可夫模型
前言在网上看了很多关于马尔可夫模型的资料,有很多文章写得不错,在此记录自己学习过程中的笔记一HMM隐马尔可夫模型隐马尔可夫模型(HiddenMarkovModel,HMM)是关于
时序
的概率模型,描述由一个隐藏的马尔可夫链随机生成不可观测的状态随机序列
曾飞廉
·
2024-02-07 15:24
时序
数据库m3db集群二进制部署
一、m3db集群二进制部署1、环境说明1)存储节点(包含种子节点)172.24.2.63~652)协调器节点172.24.2.622、安装前的准备(依次在所有节点操作)1)关闭防火墙$systemctlstatusfirewalld$systemctlstopfirewalld$systemctldisablefirewalld$systemctlstatusfirewalld2)关闭SELinu
长空~
·
2024-02-07 15:10
时序数据库
时序数据库
数据库
多维
时序
| MATLAB实现基于CNN-LSSVM卷积神经网络-最小二乘支持向量机多变量时间序列预测
多维
时序
|MATLAB实现基于CNN-LSSVM卷积神经网络-最小二乘支持向量机多变量时间序列预测目录多维
时序
|MATLAB实现基于CNN-LSSVM卷积神经网络-最小二乘支持向量机多变量时间序列预测预测效果基本介绍程序设计参考资料预测效果基本介绍
机器学习之心
·
2024-02-07 14:17
时序预测
CNN-LSSVM
卷积神经网络
最小二乘支持向量机
多变量时间序列预测
X310 和 子板,中心频率
X310XilinxKintex-7XC7K410T
FPGA
14bit200MS/sADC16bit800MS/sDACFrequencyrange:DC-6GHzwithsuitabledaughterboardUp160MHzbandwidthperchannelTwowide-bandwidthRFdaughterboardslotsOptionalGPSDOMultiplehigh-spe
东枫科技
·
2024-02-07 13:05
USRP
指南
fpga开发
FPGA
SDR
USRP
【芯片设计- RTL 数字逻辑设计入门 7 -- 同步复位与异步复位详细介绍】
文章目录复位的类型和划分同步复位综合后电路优缺点异步复位优缺点异步复位的
时序
分析(recoverytime/removaltime)异步复位,同步释放综合后电路优缺点转自:https://blog.csdn.net
CodingCos
·
2024-02-07 11:07
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
高级
FPGA
开发之基础协议PCIe(二)
高级
FPGA
开发之基础协议之PCIe(二)一、TLP报文类型在PCIe总线中,存储器读写、I/O读写和配置读写请求TLP主要由以下几类报文组成:1.1存储器读请求TLP和读完成TLP当PCIe主设备(RC
北京不北
·
2024-02-07 11:30
FPGA高级开发
fpga开发
PCIe
TLP
多维
时序
| Matlab实现RF-Adaboost随机森林结合Adaboost多变量时间序列预测
多维
时序
|Matlab实现RF-Adaboost随机森林结合Adaboost多变量时间序列预测目录多维
时序
|Matlab实现RF-Adaboost随机森林结合Adaboost多变量时间序列预测预测效果基本介绍程序设计参考资料预测效果基本介绍
机器学习之心
·
2024-02-07 11:27
时序预测
RF-Adaboost
随机森林
多变量时间序列预测
时序
预测 | Matlab实现基于LSTM长短期记忆神经网络的电力负荷预测模型
文章目录效果一览文章概述源码设计参考资料效果一览文章概述
时序
预测|Matlab实现基于LSTM长短期记忆神经网络的电力负荷预测模型LSTM(长短期记忆)是一种递归神经网络(RNN)的变体,它在序列数据建模方面表现出色
机器学习之心
·
2024-02-07 11:55
#
LSTM长短期记忆神经网络
LSTM
长短期记忆神经网络
电力负荷预测
GPIO输入输出
输出模式下可控制端口输出高低电平,用以驱动LED、控制蜂鸣器、模拟通信协议输出
时序
等。
刘景贤
·
2024-02-07 11:05
stm32
时序
数据库Influxdb查询多个字段_field同一时间的值,组成一条数据
Influxdb将表格数据多个字段_field从垂直列布局聚合成水平布局行字段。问题1、Influxdb是一种时间序列数据库,在我的项目中主要用来存储换热站的测点数据的。换热站有非常多的测点,我们用Flux语法去查询测点数据,返回的数据结构是每个测点字段对应的所有时间数据。from(bucket:"autodata")|>range(start:2023-04-11T06:34:16.000Z,s
小苹果1357
·
2024-02-07 09:07
Influxdb
数据库
Influxdb
LabVIEW
FPGA
PCIe开发讲解-7.7节:上位机PC端Memory应用程序开发(LabVIEW/C调用DLL文件,神电提供lvlib库)
当
FPGA
硬件被系统识别成功后,我们就可以编写一个上位机PC端的应用程序来与之通信,比如用来监控下位机
FPGA
前面板上的控件值或者下发控制指令给
FPGA
了。
神电测控
·
2024-02-07 08:15
labview
fpga
pci-e
编程语言
嵌入式
GEE——如何利用降水数据绘制指定区域长时间序列的降水分布图和提取每个月(逐月)的降水平均数据
这里我们首先要做的就是选择指定的数据,进行指定年份数据的筛选,然后进行长
时序
数据加载,然后提取研究区内每个月指定的降水平均值,最后进行下载到谷歌云盘。
此星光明
·
2024-02-07 08:52
GEE学习专栏
前端
javascript
开发语言
云计算
降水
逐月
长时序
第12章:实践版OpenMIPS处理器设计与实现
12.1实践版OpenMIPS处理器的设计目标但在实际应用中,程序的体积可能非常大,指令存储器不能集成在
FPGA
内部了,一般使用
FPGA
芯片外部的Flash作为指令存储器,同理,一般使用
FPGA
芯片外部的
tanfuz
·
2024-02-07 07:26
自己动手写CPU阅读笔记
JTAG 标准IEEE STD 1149.1-2013学习笔记(一·)Test logic architecture、Instruction register以及Test data registers
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和SOC设计。关注公众号【集成电路设计教程】,拉你进“IC设计交流群”。
雪天鱼
·
2024-02-07 07:55
1.3 Verilog 环境搭建详解教程
FPGA
开发环境有Xilinx公司的ISE(目前已停止更新),VIVADO;因特尔公司的QuartusII;ASIC开发环境有Synopsys公司的VCS;很多人也在用IcarusVerilog和GTKwave
二当家的素材网
·
2024-02-07 05:43
Verilog
教程
fpga开发
Verilog
【INTEL(ALTERA)】为什么在编译 HDMI 英特尔®
FPGA
IP设计示例 VHDL 变体时看到错误 (13879)?
说明由于英特尔®Quartus®PrimeProEdition软件版本23.2存在一个问题,您在编译HDMI英特尔®
FPGA
IP设计示例的VHDL变体时可能会看到以下错误:错误(13879):VHDL绑定指示
神仙约架
·
2024-02-07 04:25
INTEL(ALTERA)
FPGA
fpga开发
13879
HDMI
人生绕不开一台LCD1602,虽然它比较丑,接的线也比较多。#非标协议【上】
和单片机接线说明1.4LCD1602的指令说明2.LCD在一个位置显示一个字母的逻辑2.1在哪里显示2.2显示的是什么2.4如何解决D0到D7既要传输字符位置信息又要传输字符数据信息3.LCD1602写
时序
分析
马哥成长记
·
2024-02-07 04:44
学习嵌入式笔记
51单片机
c语言
嵌入式硬件
学习
“掌握温度,感知湿度,一触即知!”DHT11温湿度传感器,为您的生活增添一份关怀与精准。#非标协议【下】
#非标协议【下】前言预备知识1.DHT11温湿度传感器初识1.1产品概述1.2与51单片机接线1.3数据传送逻辑和数据格式2.发送
时序
检测DHT11温湿度传感器模块是否存在2.1发送
时序
检测模块是否存在核心思路
马哥成长记
·
2024-02-07 04:43
学习嵌入式笔记
单片机
51单片机
嵌入式硬件
c语言
学习
30分钟学会UML类图(转)
一般说来,在UML图中,只要掌握类图、用例图、
时序
图的使用,就能完成大部分的工作。也就是说,掌握UML的20%,就能做80%的事情。对于程序员来说,最频繁使用的莫过于类图。
走在路上的低级弟弟
·
2024-02-07 01:41
python绘制每日的
时序
图_Python-100-Days
Python-100天从新手到大师作者:骆昊说明:从项目上线到获得8w+星标以来,一直收到反馈说基础部分(前15天的内容)对新手来说是比较困难的,建议有配套视频进行讲解。最近把基础部分的内容重新创建了一个名为“Python-Core-50-Courses”的项目,用更为简单通俗的方式重写了这部分内容并附带了视频讲解,初学者可以关注下这个新项目。国内用户如果访问GitHub比较慢的话,也可以关注我的
weixin_39553423
·
2024-02-07 01:57
python绘制每日的时序图
闪婚的钓系老公太会撩》沈枝意商
时序
小说全文免费阅读(全章节)
闪婚的钓系老公太会撩》沈枝意商
时序
小说全文免费阅读(全章节)主角:沈枝意商
时序
简介:母胎单身了二十四年的沈枝意,突然闪婚了个高冷禁欲的大帅哥。
云轩书阁
·
2024-02-06 21:04
STA | 什么是
时序
图?
1逻辑图芯片设计离不开
时序
分析。
时序
分析的对象是如下图这种电路图。这种电路图被称为逻辑图。为了分析方便,用编号在图中标出各个节点。这样就能方便地指出不同的
时序
路线。
时序
分析针对的是一段段
时序
路线。
准备钟
·
2024-02-06 20:42
STA静态时序分析基础
STA
芯片设计
数字后端
STA | 什么是min period 最小时钟周期?
这是数字芯片设计
时序
分析之DRV的第6篇,更多DRV文章就在这里。什么是minperiod?Minperiod,也就是最小时钟周期,是DRV检查的一种。
准备钟
·
2024-02-06 20:11
STA之DRV
STA
DRV
芯片设计
数字后端
STA | 什么是Noise噪声检查?
这是数字芯片设计
时序
分析之DRV的第11篇,更多DRV文章就在这里。什么是噪声(Noise)?在SITiming这篇文章中,我们探讨了考虑串扰情况下的
时序
延时,其单位为时间(纳秒ns)。
准备钟
·
2024-02-06 20:11
STA之DRV
STA
DRV
芯片设计
数字后端
min pulse width 最小脉冲宽度
时序
单元对时钟的高电平和低电平的脉冲宽度有一定的要求,经过minpulsewidth检查可以获悉时钟信号的最小脉冲宽度是否满足了
时序
单元的要求。为什么会出现minpulsewidth的问题?
准备钟
·
2024-02-06 20:41
STA之DRV
STA
DRV
芯片设计
数字后端
STA | 什么是Cross Talk: SI Timing
时序
串扰?
本文主要介绍数字芯片设计
时序
分析中的串扰
时序
(SITiming)。什么是
时序
串扰?两根紧挨着的绕线(net)之间存在耦合电容,当一条线进行电平转换的过程中,另一条线也会受到相应的影响。
准备钟
·
2024-02-06 20:41
后端
STA | 什么是静态
时序
分析?
1.
时序
分析消费电子芯片的性能在不断提升。例如大家所熟知的手机芯片和电脑芯片,每年都在更新。要实现芯片性能的提升,在芯片设计中必须用到的技术是
时序
分析。
准备钟
·
2024-02-06 20:41
STA静态时序分析基础
STA
芯片设计
数字后端
Vivado FIR IP核的使用
⭐️作者简介:小瑞同学,主要学习
FPGA
、信号处理、通信等。个人主页:小瑞同学的博客主页个人信条:越努力,越幸运!
hi小瑞同学
·
2024-02-06 20:09
#
Vivado
IP核配置
fpga开发
信号处理
matlab
信息与通信
vivado中IP核调用方法简介
、常用IP核调用方法案例2.1FIFOIP核2.2UARTIP核2.3DDR3IP核2.4PLLIP核2.5AXIGPIOIP核三、总结Vivado是Xilinx公司推出的一款集成化设计环境,可以用于
FPGA
Simuworld
·
2024-02-06 20:37
#
FPGA
fpga开发
vivado
IP核调用
Vivado Digilent IP核
最近在做
FPGA
的视频处理,学习中看见大佬使用现成的IP核会方便很多,其中就包括DynamicclockgeneratorIP核,根据视频分辨率不同产生动态时钟脉冲的IP核,可以说是相当的方便了,Dynamic
艾利芬特
·
2024-02-06 20:37
fpga开发
阿里云异构计算类云服务器介绍(GPU云服务器、
FPGA
云服务器等)
阿里云异构计算云服务器产品可为用户提供了软件与硬件结合的完整服务体系,助力您在人工智能业务中实现资源的灵活分配、弹性扩展、算力的提升以及成本的控制。异构计算类云产品包括GPU云服务器、神龙AI加速引擎AIACC、AI分布式训练通信优化库AIACC-ACSpeed、AI训练计算优化编译器AIACC-AGSpeed、集群极速部署工具FastGPU、GPU容器共享技术cGPU、弹性加速计算实例EAIS和
阿里云最新优惠和活动汇总
·
2024-02-06 20:28
OTG -- ULPI接口芯片USB3318讲解(二)
目录前沿1初识USBPHY芯片2ULPI接口与USBPHY芯片3USB3318简介3.1USB3318引脚定义3.2USB3318与ULPI接口
时序
3.3STM32F407OTGHS如何驱动USB33183.4USB3318
binhaoPro
·
2024-02-06 20:23
OTG
单片机
嵌入式硬件
2018-04-15
FPGA
Kernel Log
AMDprintf我们在kernel中增加了#pragmaOPENCLEXTENSIONcl_amd_printf:enable,以便在kernel中通过printf函数进行debug,这是AMD的一个扩展。printf还可以直接打印出float4这样的向量,比如printf(“%v4f”,vec)。#pragmaOPENCLEXTENSIONcl_amd_printf:enable__kerne
七点水Plus
·
2024-02-06 18:14
FPGA
快速入门路径
适合新手的
FPGA
入门路径总体路径规划基础学习-verilog语言verilog语言学习,推荐verilog数字系统设计一书,讲解比较详实和全面。
zuoph
·
2024-02-06 18:14
FPGA+人工智能
电子技术
fpga开发
硬件工程
FPGA
-学习路径(更新中)
目前我还在入门
FPGA
,我想写下我的学习路径,仅供参考,希望帮到更多的人,也希望大家多多指教。
班花i
·
2024-02-06 18:14
FPGA
fpga
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他