E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA时序
10 中科院1区期刊优化算法|基于开普勒优化-卷积-双向长短期记忆网络-注意力
时序
预测Matlab程序KOA-CNN-BiLSTM-Attention
文章目录一、开普勒优化算法二、CNN卷积神经网络三、BiLSTM双向长短期记忆网络四、注意力机制五、KOA-CNN-BiLSTM-Attention时间序列数据预测模型六、获取方式一、开普勒优化算法基于物理学定律的启发,开普勒优化算法(KeplerOptimizationAlgorithm,KOA)是一种元启发式算法,灵感来源于开普勒的行星运动规律。该算法模拟行星在不同时间的位置和速度,每个行星代
机器不会学习CSJ
·
2024-02-20 21:59
时间序列预测
算法
网络
matlab
cnn
lstm
深度学习
数字信号处理基础----xilinx除法器IP使用
但在一些特殊情况下,希望采用乘除法,这时候在
FPGA
当中就需要专用的IP了。乘除法在
FPGA
当中实现起来是比较困难的一件事情。
black_pigeon
·
2024-02-20 21:27
FPGA数字信号处理
数字信号处理基础
补码
基于WOA优化CNN-LSTM-Attention的回归或
时序
算法,包含多种CNN-LSTM算法进行对比|Matlab
01基于WOA优化CNN-LSTM-Attention的回归或
时序
算法,包含多种CNN-LSTM算法进行对比|Matlab基础知识:基于WOA-CNN-LSTM-Attention的数据回归算法是一种利用深度学习技术来进行数据回归分析的方法
机器不会学习CSJ
·
2024-02-20 21:57
算法
深度学习
合泰HT32F52352红外NEC编码
红外遥控协议类型:①NEC编码②RC5③RC6NEC编码格式:①引导码②地址码③地址反码④控制码⑤控制码反码图1.NEC编码
时序
图图2.引导码及数据定义逻辑1:560us低1680us高逻辑0:560us
小瑞瑞-
·
2024-02-20 21:16
合泰
c语言
mcu
AT24C02存储器(I2C总线:电路规范、
时序
结构、数据帧)
存储器简介RAMSRAM(静态RAM),内部的存储结构是锁存器,是一个D触发器,用电路来存储数据,是所有存储器中最快的一个,一般用于电脑CPU高速缓存,单片机里面也是SRAM,比如定义的变量就存储在SRAM里面,特殊功能寄存器也是一种SRAM。它的容量较小成本较高。DRAM(动态RAM)用电容来存储数据,我们知道电容充完电后显示高电平,放完电后显示低电平。但是因为这个电容它集成度特别高所以容值特别
故山月白
·
2024-02-20 20:20
单片机原理
单片机
嵌入式软件
Proteus仿真之IIC通信(AT24C02)
IIC的
时序
图如下所示:我们需要看懂
时序
图中开始信号、数据传输、应答信号和停止信号。开始信号:SCL为高电平时,SDA出现下降沿信号。
小菜鸟派大星
·
2024-02-20 20:49
Proteus仿真
proteus
IIC通信
AT24C02
AT24C02(I2C总线)_AT24C02数据存储)
AT24C02(I2C总线)_AT24C02数据存储小白极客的51单片机笔记(自用)第一部分—存储器介绍第二部分—AT24C02存储芯片介绍第三部分—I2C总线介绍(重难点)I2C总线介绍I2C电路规范I2C
时序
结构
少年高川
·
2024-02-20 20:48
笔记
单片机
AT24C02与I2C总线(十一)
1、易失性存储器RAM2、非易失性存储器ROM3、存储器的简化模型二、AT24C021、AT24C02介绍2、引脚及应用电路3、内部结构框图三、I2C总线1、I2C总线介绍2、I2C电路规范3、I2C
时序
结构四
剑鞘的流苏
·
2024-02-20 20:48
51单片机学习
单片机
嵌入式硬件
51单片机
AT24C02(I2C总线)通信的学习
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言一、存储器介绍二、AT24C02芯片二、I2C总线I2C电路规范I2C
时序
结构I2C数据帧AT24C02数据帧总结前言学习AT24C02
OwnResponsibility
·
2024-02-20 20:44
学习
GEE案例——如何sentinel-2影像利用NDWI归一化水体指数进行长
时序
水域分析(2015-2023年滇池为例)
其中,利用归一化水体指数(NormalizedDifferenceWaterIndex,NDWI)来进行长
时序
水域分析是一种常见的方法。
此星光明
·
2024-02-20 20:43
GEE案例分析
前端
服务器
时序
sentinel
影像
JavaScript
面积
网络体系结构
协议包含三个要素:语法、语义和
时序
。语法是数据与控制信息的结构或者格式。语义是需要发出何种控制信息、执行何种动作或返回何种应答。
时序
关系是事件实现顺序的详细说明。协议与计算机的网络层次结构想对应。
turbolove
·
2024-02-20 20:11
计算机网络
计算机网络
基于WOA优化的Bi-LSTM多输入
时序
回归预测(Matlab)鲸鱼算法优化双向长短期神经网络
时序
回归预测
双向长短期神经网络(Bi-LSTM):四、完整程序下载:一、程序及算法内容介绍:基本内容:本代码基于Matlab平台编译,将WOA(鲸鱼优化算法)与Bi-LSTM(双向长短期记忆神经网络)结合,进行多输入数据
时序
回归预测输入训练的数据包含
神经网络与数学建模
·
2024-02-20 14:28
机器学习与神经网络
神经网络
matlab
回归
预测
时序
鲸鱼优化算法
深度学习
基于PSO优化的GRU多输入
时序
回归预测(Matlab)粒子群优化门控循环单元神经网络
时序
回归预测
目录一、程序及算法内容介绍:基本内容:亮点与优势:二、实际运行效果:三、部分程序:四、完整代码+数据分享下载:一、程序及算法内容介绍:基本内容:本代码基于Matlab平台编译,将PSO(粒子群算法)与GRU(门控循环单元神经网络)结合,进行多输入数据回归预测输入训练的数据包含8个特征,1个响应值,即通过8个输入值预测1个输出值(多变量回归预测,输入输出个数可自行指定)归一化训练数据,提升网络泛化性
神经网络与数学建模
·
2024-02-20 14:27
机器学习与神经网络
gru
回归
matlab
神经网络
预测
时序
粒子群算法
RNN循环神经网络原理理解
这种普通的神经网络模型对于很多问题是无能为力的,例如,在语言分析或者
时序
预测时就会遇到问题。我们要预测下一个单词是什么,一般需要用到前面的单词,因为一个句子
Andy_shenzl
·
2024-02-20 14:54
Deep
Learing
&
pytorch
rnn
深度学习
人工智能
时序
数据库TDengine窗口函数
selectts,lp_index,max(lp_value),lp_project_id,lp_variable_uri,lp_time_ticks,lp_value_type_value,lp_value,lp_unitfromweixingdata.tdm_lp_original_datawherelp_time_ticks>='2023-11-2712:38:41'andlp_time_t
qq_22905801
·
2024-02-20 12:56
Tdengine
时序数据库
tdengine
基于
FPGA
的I2C接口控制器(包含单字节和多字节读写)
1、概括 前文对IIC的
时序
做了详细的讲解,还有不懂的可以获取TI的IIC数据手册查看原理。通过手册需要知道的是IIC读、写数据都是以字节为单位,每次操作后接收方都需要进行应答。
电路_fpga
·
2024-02-20 12:51
FPGA
FPGA基础模块
fpga开发
【
FPGA
开发】HDMI通信协议解析及
FPGA
实现
原语:IO端口组件2.3IOB输入输出缓冲区2.4并转串原语`OSERDESE2`2.4.1`OSERDESE2`工作原理2.4.2`OSERDESE2`级联示意图2.4.3`OSERDESE2`工作
时序
图
Include everything
·
2024-02-20 12:51
FPGA开发
fpga开发
FPGA
时钟资源与设计方法——IO延迟约束(Vivado)
目录1I/O延迟约束简介2IO约束指令3输入延迟(InputDelay)4输出延迟(OutputDelay)1I/O延迟约束简介Vivado对整个工程的
时序
进行分析时,只能分析内部的
时序
信息,对于外部的
时序
信息
CWNULT
·
2024-02-20 12:19
fpga开发
Xilinx(AMD) 7系列
FPGA
配置引脚说明
xilinx7系列
FPGA
配置引脚下表详细描述了xilinx7系列
FPGA
所有配置引脚及其功能。
CWNULT
·
2024-02-20 12:19
加载配置篇
fpga开发
【
FPGA
】高云
FPGA
之数字钟实验->HC595驱动数码管
高云
FPGA
之IP核的使用1、设计定义2、设计输入2.1数码管译码显示2.274HC595驱动2.3主模块设计3、分析和综合4、功能仿真6.1hex8模块仿真6.2HC595模块5、布局布线6、
时序
仿真
凉开水白菜
·
2024-02-20 12:18
FPGA
fpga开发
高云
嵌入式 系统 开发 - 第一件事 “搭开发环境”
无论是对DSP,
FPGA
,或其他可编程芯片开发都要“搭开发环境”:懒得写太多字,画个图来扯淡吧!看看实际怎么搞的:)这张照片仅仅是老哥自己的一个DSP开发实际连结的搞法儿啊,上面的图是一个通用说明。
FOOLCODE
·
2024-02-20 12:42
DSP
数字信号处理芯片应用
FPGA
现场可编程门阵列芯片应用
fpga开发
FPGA
时钟资源与设计方法——时钟抖动(jitter)、时钟偏斜(skew)概念讲解
目录1时钟抖动(clockjitter)2时钟偏斜(clockskew)1时钟抖动(clockjitter)时钟抖动(Jitter):时钟抖动指的是时钟周期的不稳定性,即:时钟周期随着时间发生变化。时钟抖动是由于晶振本身稳定性导致的,跟晶振本身的工艺有关,所以在设计中无法避免它能带来的影响,通常只能在设计中留有一定的余量。2时钟偏斜(clockskew)时钟偏斜(skew):时钟偏斜指电路中源时钟
CWNULT
·
2024-02-20 12:40
fpga开发
(40)STM32——OV2640摄像头实验
目录学习目标运行结果内容OV2640特点
时序
帧输出
时序
配置DCMI特点信号DMA寄存器配置硬件连接代码总结学习目标今天我们要学习的是OV2640摄像头实验,采用的是DCMI接口,进行传输。
花园宝宝小点点
·
2024-02-20 11:24
STM32笔记
stm32
单片机
嵌入式硬件
问题:内存
时序
参数 CASLatency 是() #学习方法#微信#微信
问题:内存
时序
参数CASLatency是()A.行地址控制器延迟时间B.列地址至行地址延迟时间C.列地址控制器预充电时间D.列动态时间参考答案如图所示
一句歌词
·
2024-02-20 10:04
学习方法
excel
媒体
【MATLAB】BiGRU神经网络回归预测算法
该方法结合了双向模型和门控机制,旨在有效地捕捉时间序列数据中的
时序
关系和多变量之间的相互影响。
Lwcah
·
2024-02-20 09:32
MATLAB
回归预测算法
算法
matlab
神经网络
VPX信号处理卡设计原理图:9-基于DSP TMS320C6678+
FPGA
XC7V690T的6U VPX信号处理卡 信号处理 无线电通信
板卡采用一片TIDSPTMS320C6678和一片Xilinx公司Virtex7系列的
FPGA
XC7V690T-2FFG1761I作为主处理器,Xilinx的AritexXC7A200T作为辅助处理器。
hexiaoyan827
·
2024-02-20 08:53
fpga开发
VPX信号处理卡
信号处理
无线电通信领域
固态硬盘存储
2023IoTDBSummit:清安储能技术(重庆)有限公司高级Java工程师杨泰贤《IoTDB在清安云能源数据集成的解决方案》...
本次峰会汇集了超20位大咖嘉宾带来工业互联网行业、技术、应用方向的精彩议题,多位学术泰斗、企业代表、开发者,深度分享了工业物联网
时序
数据库IoTDB的技术创新、应用效果,与各行业标杆用户的落地实践、解决方案
Apache IoTDB
·
2024-02-20 07:25
iotdb
能源
多维
时序
| Matlab实现TCN-RVM时间卷积神经网络结合相关向量机多变量时间序列预测
多维
时序
|Matlab实现TCN-RVM时间卷积神经网络结合相关向量机多变量时间序列预测目录多维
时序
|Matlab实现TCN-RVM时间卷积神经网络结合相关向量机多变量时间序列预测效果一览基本介绍程序设计参考资料效果一览基本介绍
机器学习之心
·
2024-02-20 06:29
时序预测
TCN-RVM
时间卷积神经网络
相关向量机
多变量时间序列预测
多维
时序
| Matlab实现LSTM-Mutilhead-Attention长短期记忆神经网络融合多头注意力机制多变量时间序列预测模型
多维
时序
|Matlab实现LSTM-Mutilhead-Attention长短期记忆神经网络融合多头注意力机制多变量时间序列预测模型目录多维
时序
|Matlab实现LSTM-Mutilhead-Attention
机器学习之心
·
2024-02-20 06:21
时序预测
LSTM
Mutilhead
Attention
长短期记忆神经网络
融合多头注意力机制
多变量时间序列预测
CPU,GPU,ASIC和
FPGA
简介
在这个数字时代,了解CPU、GPU、ASIC和
FPGA
之间的区别对于优化整体性能至关重要。
audrey-luo
·
2024-02-20 05:17
服务器
DPU技术的进步:赋予未来创新力量
随着云计算和虚拟化技术的发展,网卡在功能和硬件结构方面也经历了四个阶段,即网卡、智能网卡、基于
FPGA
的DPU和DPUSoC网卡。
audrey-luo
·
2024-02-20 05:47
人工智能
网络
服务器
运维
AIGC
AI芯片的基础
的话是一个通用处理器,CPU按照逻辑可以分为三个模块:控制模块,运算模块,存储模块;其中控制单元有指令寄存器和指令译码器,根据用户预先编译好的程序,把指令集存储起来,再从指令寄存器取出来,用译码器解码后,按照确定的
时序
Jumi爱笑笑
·
2024-02-20 00:44
人工智能
FPGA
芯片定义及结构分析
点击蓝字关注我们关注、星标公众号,精彩内容每日送达来源:网络素材ai芯片技术架构有哪些?AI芯片的技术架构可以根据其设计方式和特点进行分类。以下是几种常见的AI芯片技术架构:GPU(图形处理器)架构:GPU最初是用于图形渲染和游戏处理的,但由于其高度并行的特性,逐渐被应用于深度学习计算。GPU架构采用多个计算单元(CUDA核心)进行并行计算,能够高效地执行浮点运算和矩阵计算。NVIDIA的Tens
Hack电子
·
2024-02-20 00:43
人工智能
架构
fpga开发
I2C通信
I2C
时序
基本单元:起始条件:SCL高电平期间,SDA从高电平切换到低电平终止条件:SCL高电平期间,SDA从低
热爱嵌入式的小许
·
2024-02-19 23:40
STM32单片机标准库
单片机
stm32
c语言
嵌入式硬件
学习
手把手教你实现pynq-z2条形码识别
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和SOC设计。关注公众号【集成电路设计教程】,拉你进“IC设计交流群”。
雪天鱼
·
2024-02-19 23:55
机器学习网格搜索超参数优化实战(随机森林) ##4
文章目录基于Kaggle电信用户流失案例数据(可在官网进行下载)数据预处理模块
时序
特征衍生第一轮网格搜索第二轮搜索第三轮搜索第四轮搜索第五轮搜索基于Kaggle电信用户流失案例数据(可在官网进行下载)导入库
恒c
·
2024-02-19 23:47
机器学习
随机森林
人工智能
【经验】STM32的一些细节
我的设计本意是:使用定时器T3以100us的周期来定时发送命令给
FPGA
。由于编码器出结果的最长时间为51us。因此,希望PWM中断要滞后于T3约60us。
梓德原
·
2024-02-19 20:50
fpga开发
单片机
stm32
物联网
嵌入式硬件
FPGA
中一些基本概念原理的区分
wire变量不能在always块或initial块中赋值,它们只能通过连续赋值“assign”语句连接到其他信号,1.2reg变量它主要用于表示
时序
逻辑中的寄
长安er
·
2024-02-19 19:37
fpga开发
AMD
FPGA
设计优化宝典笔记(5)低频全局复位与高扇出
亚军老师的这本书《AMD
FPGA
设计优化宝典》,他主要讲了两个东西:第一个东西是代码的良好风格;第二个是设计收敛等的本质。
徐丹FPGA之路
·
2024-02-19 19:36
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(11)
平时在
FPGA
群聊等积累的
FPGA
知识点,第11期:51可以把dcp文件封装到自己ip里吗?解释:不可以52fifo的异步复位要做异步复位同步释放吗?
徐丹FPGA之路
·
2024-02-19 19:06
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(6)
平时在
FPGA
群聊等积累的
FPGA
知识点,第六期:1万兆网接口,发三十万包,会出现掉几包的情况,为什么?原因:没做时钟约束,万兆网接口的实现,本质上都是高速serdes,用IP的话,IP会自带约束。
徐丹FPGA之路
·
2024-02-19 19:05
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(8)
平时在
FPGA
群聊等积累的
FPGA
知识点,第八期:21FFTIP核有遇到过FFTIP核测量频率不准确的问题吗?大部分情况下都是准的,偶尔偏差比较大,IP核输入的数据用matlab计算出的频率是对的。
徐丹FPGA之路
·
2024-02-19 19:05
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(9)
平时在
FPGA
群聊等积累的
FPGA
知识点,第9期:31ldpc的license是什么?
徐丹FPGA之路
·
2024-02-19 19:05
FPGA
fpga开发
笔记
基于飞腾ARM+
FPGA
国产化计算模块联合解决方案
联合解决方案概述随着特殊领域电子信息系统对自主创新需求的日益提升,需不断开展国产抗恶劣环境计算整机及模块产品的研制和升级。特殊领域电子信息系统的自主创新,是指依靠自身技术手段和安全机制,实现信息系统从硬件到软件的自主研发设计、生产、升级、维护的全程可控,其中特殊领域抗恶劣环境计算模块产品的自主创新是其中的重要组成部分。抗恶劣环境计算模块产品的自主研制,不仅要求处理器子系统的自主创新,还要求外围接口
深圳信迈科技DSP+ARM+FPGA
·
2024-02-19 19:34
飞腾+FPGA
网络
FPGA
转行ISP的探索之一:行业概览
ISP的行业位置最近看到一个分析,说
FPGA
的从业者将来转向ISP(ImageSignalProcess图像信号处理)是个不错的选择,可以适应智能汽车、AI等领域。
徐丹FPGA之路
·
2024-02-19 19:32
FPGA
异构计算
fpga开发
接口隔离原则
算法
FPGA
转行ISP的探索之二:技术路线和概念
ISP领域的概念1相机方面的概念1)DENOISE,图像去噪图像噪声按噪声与信号的关系可分为加性噪声和乘性噪声;按照产生原因可分为外部噪声和内部噪声;按照统计特性可分为平稳噪声和非平稳噪声;平稳噪声基于统计后的概率密度函数又可以分为:高斯噪声、泊松噪声、脉冲噪声、瑞利噪声。图像去噪的算法一般是滤波,比如空域滤波,变换域滤波,机器学习方法等,经常是用OpenCV的代码来写。2)CONTRAST,对比
徐丹FPGA之路
·
2024-02-19 19:32
FPGA
异构计算
算法
fpga开发
接口隔离原则
算法
基于
FPGA
的ECG信号滤波与心率计算verilog实现,包含testbench
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1ECG信号的特点与噪声4.2
FPGA
在ECG信号处理中的应用4.3ECG信号滤波原理4.4心率计算原理4.5
FPGA
在
简简单单做算法
·
2024-02-19 19:07
Verilog算法开发
#
通信工程
fpga开发
ECG信号
滤波
心率计算
上榜,拿下!
一、上榜墨天轮2023“年度
时序
数据库”1月31日,墨天轮发布2023年度数据库评选获奖名单,KaiwuDB上榜2023“年度
时序
数据库”。
·
2024-02-19 18:18
数据库
单片机学习笔记---AD/DA工作原理(含运算放大器的工作原理)
目录AD/DA介绍硬件电路模型硬件电路运算放大器DA原理T型电阻网络DA转换器PWM型DA转换器AD原理逐次逼近型AD转换器AD/DA性能指标XPT2046XPT2046
时序
AD/DA介绍AD(AnalogtoDigital
Vera工程师养成记
·
2024-02-19 14:39
51单片机学习笔记
单片机
学习
笔记
51单片机
mcu
物联网
嵌入式硬件
fpga
与lvds
低压差分信号LVDS(LowVoltageDifferentialSigna1)是由ANSI/TIA/EIA-644—1995定义的用于高速数据传输的物理层接口标准。它具有超高速(1.4Gb/s)、低功耗及低电磁辐射的特性,是在铜介质上实现千兆位级高速通信的优选方案;可用于服务器、可堆垒集线器、无线基站、ATM交换机及高分辨率显示等等,也可用于通用通信系统的设计。BLVDS(BusLVDS)是LV
fpga和matlab
·
2024-02-19 13:37
FPGA
板块10:FPGA接口开发
LVDS
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他