E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA时序
AUTOSAR汽车电子嵌入式编程精讲300篇-基于
FPGA
和CAN协议2.0B的总线控制器研究与设计(续)
目录3.2寄存器管理模块3.2.1寄存器规划及设计3.2.2BasicCAN模式3.2.3PeliCAN模式
格图素书
·
2024-02-10 06:55
fpga开发
汽车
up天赋玛雅第11次课作业
画完美推动四角形,填写13:28循环序,13:20共
时序
。图片发自App图片发自App图片发自App
天睿妈妈
·
2024-02-10 03:10
静态
时序
分析:静态
时序
分析的原理及其两种模式PBA、GBA
相关阅读静态
时序
分析https://blog.csdn.net/weixin_45791458/category_12567571.html?
日晨难再
·
2024-02-10 02:17
静态时序分析
STA
静态时序分析
数字IC
FPGA
实现ISP用于无人车、无人机配送的方案调研
查到一个always奥唯思公司做的用
FPGA
实现ISP的方案,采用易灵思钛金16nm的
FPGA
Ti60F225,通过MIPICSIRX采集图像传感器的数据,在
FPGA
内部经过一系列复杂的ISP运算后,再通过
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
异构计算
算法
fpga开发
无人机
平时积累的
FPGA
知识点(4)
回答:用emio或者gp接口,如果是控制
fpga
芯片外部信号,用mio。
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
fpga开发
数字IC实践项目(9)— Tang Nano 20K: I2C OLED Driver
写在前面的话硬件模块RTL电路和相关资源报告SSD1306OLED驱动芯片SSD1306I2C协议接口OLED驱动模块RTL综合实现总结写在前面的话之前在逛淘宝的时候偶然发现了TangNano20K,十分感慨国产
FPGA
IC_Brother
·
2024-02-09 22:35
数字IC经典电路设计和实践项目
fpga开发
verilog
OLED
STM32学习笔记——定时器
目录一、定时器功能概述1、基本定时器(TIM6&TIM7)工作原理
时序
2、通用计时器(TIM2&TIM3&TIM4&TIM5)时钟源外部时钟源模式1&2外部时钟源模式2外部时钟源模式1定时器的主模式输出输入捕获
通大侠
·
2024-02-09 21:30
stm32
学习
笔记
PointBeV:A Sparse Approach to BeV Predictions
这篇文章通过前景点筛选、由粗到精细化、窗口
时序
融合方式构建一种稀疏化表达的BEV特征表达。
m_buddy
·
2024-02-09 21:20
BEV
Perception
计算机视觉
Diamond软件的使用--(1)软件安装及配置
3.12版本64位官网链接(简单注册账户即可下载):https://www.latticesemi.com/en/Products/DesignSoftwareAndIP/
FPGA
andLDS/LatticeDiamond
zidan1412
·
2024-02-09 19:07
FPGA
fpga
Diamond3.5软件的使用--(2)新建工程并生成可烧录文件
相关参考:https://www.step
fpga
.com/doc/lattice_diamond%E7%9A%84%E4%BD%BF%E7%94%A8====1.新建工程并导入verilog文件===
zidan1412
·
2024-02-09 19:07
FPGA
fpga/cpld
vscode开发
FPGA
(0)--windows平台搭建
一、从官网下载安装VScodeDownloadVisualStudioCode-Mac,Linux,Windows二、安装配置插件1.安装Chinese(simplified)中文汉化包2.安装Verilog-HDL/systemVerilog插件(支持verilog语法)3.配置CTagsSupport插件(支持代码跳转)1)在github下载universalctags最新版本Release2
zidan1412
·
2024-02-09 19:35
FPGA
vscode
编辑器
VH6501CAN干扰仪CANDisturbance干扰测试
因为VH6501中的
FPGA
时钟频率是160Mhz,所以一个tick就是6.25ns,而CAN总线速率100kbi
LLLTM
·
2024-02-09 11:51
can
verilog语法学习_2.
时序
控制(延时控制 & 时间控制)
文章目录1.
时序
控制分类2.时延控制2.1常规时延2.2内嵌时延2.3两者区别:3.事件控制3.1一般事件3.2命名事件3.3敏感列表3.4电平敏感事件1.
时序
控制分类Verilog提供了2大类
时序
控制方法
这么神奇
·
2024-02-09 09:05
verilog
verilog
Verilog学习笔记(3)——赋值、
时序
控制
时序
控制通过时延控制和事件控制两种方式实现。时延控制可以分为常规时延与内嵌时延。事件控制主要分为边沿触发事件控制与电平敏感事件控制。文章目录3.1Veril
FPGA 学习工
·
2024-02-09 09:34
Verilog学习
verilog
fpga
Quartus工程的qsf配置约束文件介绍
一、qsf文件概述qsf:QuartusSettingFile,是Quartus工程的配置文件;包含一个Quartus工程的所有约束,包括工程的软件版本信息、
FPGA
器件信息、引脚约分配、引脚电平分配,
GBXLUO
·
2024-02-09 09:02
FPGA
fpga开发
qsf
3.2 Verilog 时延
寄存器的时延也是可以控制的,这部分在
时序
控制里加以说明。连续赋值时延一般可分为普通赋值时延、隐式时延、声明时延。下面3个例子实现的功能是等效的,分别对应3种不同连续赋值时延的写法。
二当家的素材网
·
2024-02-09 09:58
Verilog
教程
fpga开发
STM32控制JQ8400语音播报模块
串口两线操作接收引脚TX串口两线操作发送引脚GND电源地引脚DC-5V电源引脚,3.3-5VDAC-RDAC输出右声道引脚DAC-LDAC输出左声道引脚SPK-喇叭-引脚SPK+喇叭+引脚二、一线操作(1)
时序
图
KINO32
·
2024-02-09 07:41
STM32
stm32
嵌入式硬件
单片机
浅析下开源
时序
数据库VictoriaMetrics的存储机制
VictoriaMetrics是一个快速高效且可扩展的监控解决方案和
时序
数据库,可以作为Prometheus的长期远端存储,具备的特性有:-支持prometheus查询api,同时实现了一个metricsql
大铁憨
·
2024-02-09 07:03
UML基础(附绘制教程)
文章目录前言uml基本概念常见的uml图包括那些类图(classdiagram)例子基础类图样式类之间的关系泛化关系实现关系关联关系聚合关系组合关系依赖关系用例图(usercasediagram)
时序
图
shark-chili
·
2024-02-09 06:30
软件工程
java
软件工程师
uml
软件开发
PlateUML绘制UML图教程
PlantUML是一款强大的工具,通过简单的文本描述,能够生成UML图,包括类图、
时序
图、用例图等。PlantUML是一款强大的工具,用于绘制UML图和其他类型的图表,包括系统架构图。
Damon小智
·
2024-02-09 05:27
实用教程
uml
用pcimem读写x64平台下的PCIE外设寄存器
背景在之前的一篇文章用devmem2读写设备IO内存中,我介绍了devmem2这个通过读写/dev/mem文件实现从用户空间访问外设寄存器的工具,但是对于PCIE设备,特别是
FPGA
模拟出来的自定义PCIE
六个九十度
·
2024-02-09 05:11
驱动开发
linux软件
单片机学习笔记---DS1302实时时钟工作原理
目录DS1302介绍学会读芯片手册(DS1302芯片手册)封装引脚定义电源部分时钟部分通信部分总结列表内部结构图电源控制部分时钟控制部分寄存器部分访问部分寄存器部分的详细定义命令字
时序
的定义单字节读单字节写提前预告
Vera一笔画人生~
·
2024-02-09 02:20
51单片机学习笔记
单片机
学习
笔记
【lesson48】进程通信之system V(信号量)
让不同的进程看到了同一份资源,但是也带来了一些问题,比如共享内存会带来一些
时序
问题,造成数据不一致问题。
(unstoppable)
·
2024-02-08 23:34
linux
数据库
Linux
system
V
进程通信
友人且从容
三月春风,只念一声,便温暖了
时序
。图片发自App春风不知归路,天边聚散云中,朝为新绿,暮作花红,花花叶叶亦醉清芳。无须寻东风,共赏此时景。别来相聚应无异,去年今日方相宜。
迟迟君无题
·
2024-02-08 23:59
FPGA
_ip_pll
一pllip核简介pll即锁相环,可以对输入到
fpga
的时钟信号,进行分频,倍频,占空比的调整,从而输出期望的时钟。
哈呀_fpga
·
2024-02-08 23:24
fpga开发
tcp/ip
网络协议
图像处理
fpga
信号处理
系统架构
FPGA
_工程_基于Rom的VGA图像显示
一工程框图框图中,CLK_in,Vga_ctrl,Vga_pic模块已有,只需要对顶层模块进行修改,并将romip例化添加到Vga_pic模块的.v文件中,对Vga_pic的.v文件进行一定修改。二理论补充显示图像的方法:使用matlab将图像格式转化为,.mif数据文件,再使用.mif数据文件对Rom进行初始化。三信号Vga_pic模块修改后框图
哈呀_fpga
·
2024-02-08 23:24
fpga开发
fpga
学习
图像处理
信号处理
x系统架构
嵌入式——CAN(1)
1.低速CAN2.高速CAN三、CAN协议层1.数据帧2.位
时序
3.数据同步过程(1)硬件同步(2)再同步补:硬件同步和再同步规则4.CAN总线仲裁(1)数据帧和遥控帧的优先级(2)标准
CXDNW
·
2024-02-08 22:05
单片机
嵌入式硬件
笔记
stm32
CAN
通讯协议
STM32——LCD(1)认识
液晶控制构成三、液晶面板的控制信号1.LCD接口信号分类2.控制信号(1)RGB信号线(2)同步时钟信号CLK(3)水平同步信号HSYNC(4)垂直同步信号VSYNC(5)数据使能信号DE四、液晶数据传输
时序
五
CXDNW
·
2024-02-08 22:04
stm32
嵌入式硬件
单片机
笔记
LCD
【
FPGA
开发】Modelsim和Vivado的使用
本篇文章包含的内容一、
FPGA
工程文件结构二、Modelsim的使用三、Vivado的使用3.1建立工程3.2分析RTLANALYSIS3.2.1`.xdc`约束(Constraints)文件的产生3.3
Include everything
·
2024-02-08 22:56
FPGA开发
fpga开发
【芯片设计- RTL 数字逻辑设计入门 番外篇 9 -- SOC 中PL端与PS端详细介绍】
之间的协同设计和开发工具ProgrammableLogicandProcessingSystem在系统级芯片(SoC)的上下文中,“PL”通常指的是可编程逻辑(ProgrammableLogic)部分,特别是在使用了
FPGA
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
PL
and
PS
STM32TIM定时器(1)
文章目录前言一、介绍部分TIM简介了解定时器类型基本定时器框图通用定时器框图高级定时器框图定时器级联关系所需简化定时器中断流程图
时序
部分预分频器
时序
计数器
时序
无影子寄存器计数器
时序
有影子寄存器计数器
时序
时钟树二
CC Cian
·
2024-02-08 15:55
STM32学习记录
stm32
单片机
嵌入式硬件
【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)
【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)文章目录【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:51
fpga开发
课程设计
08 阻塞赋值与非阻塞赋值详解
1.阻塞赋值与非阻塞赋值阻塞赋值与非阻塞赋值只存在于
时序
逻辑中//阻塞赋值与非阻塞赋值只有在
时序
逻辑中才有区别always@(*)case{a,b,c}0:out=8'b0000_0001;//此处既不是阻塞赋值
Dale_e
·
2024-02-08 15:47
verilog学习
fpga开发
笔记
经验分享
学习
Xilinx
FPGA
——在线升级
同以前单片机在线升级的做法一样,本质就是通信+Flash操作+跳转。一、通信驱动我使用的是UDP有线传输,二、Flash芯片驱动规划Flash芯片的区域,一般bootloader放在起始位置,APP放在bootloader之后的空白区域。2.1Flash擦除我使用的是扇区擦除2.2Flash编程我使用的是页编程。三、ICAP原语跳转
仲南音
·
2024-02-08 15:45
FPAG
FPGA进阶——通信
fpga开发
python毕设选题 - 基于时间序列的股票预测于分析
文章目录1简介2时间序列的由来2.1四种模型的名称:3数据预览4理论公式4.1协方差4.2相关系数4.3scikit-learn计算相关性5金融数据的
时序
分析5.1数据概况5.2序列变化情况计算最后1简介
DanCheng-studio
·
2024-02-08 14:04
毕业设计
python
毕设
精彩案例详解 | Samtec联合艾睿开发新型英特尔Agilex™ 5 E系列 SoC 开发套件
随着"智能边缘"性能的提升,这些计算由使用多核CPU、
FPGA
、SoC等的嵌入式设备实现。智能边缘和嵌入式计算应用结合了更快的速度和更低的功率密度。
SamtecChina2023
·
2024-02-08 13:26
fpga开发
WifiConfigStore初始化读取-Android13
WifiConfigStore初始化读取1、StoreData创建并注册2、WifiConfigStore读取2.1文件读取流程2.2
时序
图2.3日志1、StoreData创建并注册packages/modules
xhBruce
·
2024-02-08 11:10
Android
#
WiFI
Android
WiFi
匆匆
时序
匆匆,弹指一挥间,到新单位已经四年,也就是说在新的单位不知不觉已经过去了1460天。算一算,已经是我参加工作的第35个年头,人生易老,匆匆之间,岁月不饶人啊。
独坐静听山
·
2024-02-08 10:39
Python环境下基于最大离散重叠小波变换和支持向量回归的金融时间序列预测
由于金融市场受多种因素影响且各影响因素间也存在一定复杂动态交互关系,导致金融时间序列成为一个具有非平稳性、
时序
相关性等特征的复杂系统,更加准确地把握金融时间序列的走势风向能够引导投资者正确的投资行为,相关的预测研究成为近几年的研究重点
哥廷根数学学派
·
2024-02-08 10:04
信号处理
深度学习
小波分析
python
回归
金融
AD9361纯逻辑控制从0到1连载4-AD9361数据接口
参考文件《AD9361InterfaceSpecv2.5.pdf》AD9361和
FPGA
的数据接口如下图中红色框标识。可以配置为CMOS模式和LVDS模式。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
FPGA
_简单工程_数码管静态显示
一理论数码管是一种半导体发光器件,基本单位是发光二极管。以六位八段数码管为例,每段需要一个端口信号,6+8=14位。74HC595芯片:8位串行输入,并行输出的位移缓存器,其内部具有8位移位寄存器和一个存储器,具有三态输出的功能。二电路开发板:使用开发板上6位8段数码管,74HC595芯片。驱动6位8段数码管00000000->FFFFFFFF,循环显示,间隔0.5s。三信号框图(层次化设计思想)
哈呀_fpga
·
2024-02-08 07:05
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
-VGA显示
一、VGA简介VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA标准输出数据的专用接口。VGA接口共有15针,分成3排,每排5个孔,显卡上应用最为广泛的接口类型,绝大多数显卡都带有此种接口。它传输红、绿、蓝模拟信号以及同步信号(水平和垂直信号)。VGA显示原理:VGA通过引脚的模拟电压(0V-0.714V)
weixin_47300459
·
2024-02-08 06:32
fpga开发
图像处理
硬件工程
ZYNQ——
FPGA
工程之VGA彩条显示
参考:https://blog.csdn.net/Taneeyo/article/details/115180568?spm=1001.2014.3001.5501https://www.bilibili.com/video/BV17U4y157gp?spm_id_from=333.999.0.0本文的工程下载链接:https://download.csdn.net/download/weixin
不缺席的阳光
·
2024-02-08 06:32
fpga
FPGA
—VGA 显示器显示彩条(附代码)
目录1.理论2.实操2.1顶层设计2.1.1模块框图2.1.2代码编写2.1.3仿真验证2.2时钟生成模块2.3VGA
时序
控制模块2.3.1模块框图2.3.2波形图绘制2.3.3代码编写2.3.4仿真验证
咖啡0糖
·
2024-02-08 06:00
FPGA_Xilinx
Spartan6野火实验
fpga开发
FPGA
的VGA显示基础实验
文章目录VGA介绍基本定义管脚定义VGA显示原理VGA通信协议VGA
时序
解析VGA显示字符实验准备建造工程运行结果VGA显示彩色条纹工程结果展示VGA显示彩色图片准备工程ROMIP核PLLIP核调用Verilog
小艺的小依
·
2024-02-08 06:29
fpga开发
FPGA
学习记录:第28章 VGA显示器驱动设计与验证
BitVersion13.0.1Build23206/12/2013SP1SJFullVersion开发板:野火征途pro实验项目:vga_colorbar实验模块:vga_ctrl学习心得:1.简单驱动设计的流程与方法2.各驱动模块之前的
时序
匹配
阿坤不咕
·
2024-02-08 06:59
FPGA
fpga开发
驱动开发
FPGA
_ip_Rom
一理论Rom存储类ip核,Rom是只读存储器的简称,是一种只能读出事先存储数据的固态半导体存储器。特性:一旦储存资料,就无法再将之改变或者删除,且资料不会因为电源关闭而消失。单端口Rom:双端口rom:二Romip核配置先进行初始化操作,.hex或者.mif格式。之后再调用,仿真。
哈呀_fpga
·
2024-02-08 06:28
fpga开发
图像处理
信号处理
tcp/ip
网络协议
网络
系统架构
FPGA
_工程_按键控制的基于Rom数码管显示
一信号框图:其中key_filterseg_595_dynamic均为已有模块,直接例化即可使用,rom_8*256模块,调用romip实现。Rom_ctrl模块需要重新编写。波形图:二代码modulekey_fliter#(parameterCNT_MAX=24'd9_999_999(inputwiresys_clk,inputwiresys_rst_n,inputwirekey1,inputw
哈呀_fpga
·
2024-02-08 06:28
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_vga显示
二VGA
时序
标准三VGA显示模式
哈呀_fpga
·
2024-02-08 06:28
fpga开发
tcp/ip
网络协议
学习
图像处理
系统架构
FPGA
_
时序
逻辑_寄存器
二电路开发板:使用
fpga
开发板上key按键与led灯。原理图:key按键按下输出低电平。led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga开发
fpga
学习
图像处理
信号处理
系统架构
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他