E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA时序
Intel 与 Yocto 项目的深度融合:全面解析与平台对比
Intel作为x86架构的领导者,在Yocto生态中投入了大量资源,为其嵌入式处理器、
FPGA
和AI加速硬件提供了完整的支持。
嵌入式Jerry
·
2025-02-04 19:52
Yocto
linux
嵌入式硬件
eureka
容器
docker
基于
FPGA
的 CNN 卷积神经网络整体实现
基于
FPGA
的CNN卷积神经网络整体实现介绍卷积神经网络(CNN)是一种强大的深度学习架构,广泛用于图像识别、物体检测和自然语言处理等领域。
鱼弦
·
2025-02-04 18:37
人工智能时代
fpga开发
cnn
人工智能
半导体测试基础:术语表
英文术语中文术语中文解释ACTesting交流测试通过设定符合器件交流规格的
时序
参数(边沿位置)和信号格式,执行功能测试序列,确保器件满足所有
时序
规格。
2501_90489382
·
2025-02-04 15:19
科技
单片机
嵌入式硬件
I²C
时序
模拟 (SN8P2711)
在没有硬件I2C的情况下,通过GPIO模拟I2C的
时序
。考虑到SN8P2711的架构,可能需要用C语言或者汇编来写,但通常C更常见。
手搓芯片
·
2025-02-04 11:13
单片机
c语言
算法
基于BiGRU的预测模型及其Python和MATLAB实现
传统的机器学习算法往往无法很好地捕捉数据中的
时序
信息和上下文关系,因此深度学习中的循环神经网络(RNN)逐渐成为解决这一问题的重要工具。
追蜻蜓追累了
·
2025-02-04 03:10
机器学习
深度学习
cnn
lstm
神经网络
gru
回归算法
FPGA
电机控制
随着现在电力电子技术、微电子技术和电机控制理论技术的发展,电机控制器的发展经过了一下几个阶段:1、模拟电路控制阶段:优点:模拟控制器响应速度快,调速范围宽等。缺点:需要的元器件多,设计复杂,调试困难,并且难以实现复杂的电机控制算法。2、单片机(MCU)控制阶段:优点:单片机价格便宜,易于控制,广泛应用于低端电机控制领域。缺点:单片机采用RISC流水总线结构、且资源有限,开发周期长,运算处理慢,实时
SCSS-L
·
2025-02-03 23:36
FPGA控制电机
FPGA
之 SOPC 系列(七)NIOS II 高级技术
FPGA
之SOPC系列(七)NIOSII高级技术今天给大侠带来今天带来
FPGA
之SOPC系列第七篇,NIOSII高级技术,希望对各位大侠的学习有参考价值,话不多说,上货。
FPGA技术江湖
·
2025-02-03 23:06
FPGA项目开发经验分享
FPGA学习系列
fpga
sopc
nios
ii
nios ii FIFO读取
FPGA
数据交互实验1
实验所用板子为altera经典的DE2板子,
FPGA
为CycloneII:EP2C35F672C6,quartus版本为13.01.建立工程,导入管脚图DE2_pin_assignments.csv文件
尼德兰的喵
·
2025-02-03 22:05
FPGA相关
EDA工具使用笔记
NiOS
ii
altera
quartus
硬件
fpga
【教程4>第5章>第22节】基于
FPGA
的Gardner环实现——时偏误差检测模块
欢迎订阅
FPGA
/MATLAB/Simulink系列教程《★教程1:matlab入门100例》《★教程2:
fpga
入门100例》《★教程3:simulink入门60例》《★教程4:
FPGA
/MATLAB
fpga和matlab
·
2025-02-03 00:26
#
fpga开发
Gardner环
时偏误差检测
教程4
软考高项笔记 信息技术及其发展
网络协议由三个要素组成,分别是语义、语法和
时序
。语义:解释控制信息每个部分的含义,它规定了需要发出何种控制信息,完成的动作以及做出什么样的响应。
·
2025-02-02 22:15
人工智能
DiffuEraser: 一种基于扩散模型的视频修复技术
然而,这些方法在处理大范围遮挡时常常会遇到模糊和
时序
不一致的问题,这凸显了增强生成能力模型的重要性。近期,由于扩散模型在图像和视频生成方面展现出了卓越的性能,已成为一种重要的技术。
扫地僧985
·
2025-02-02 15:01
音视频
LSTM 网络在强化学习中的应用
LSTM网络在强化学习中的应用关键词:LSTM、强化学习、
时序
依赖、长期记忆、深度Q网络、策略梯度、Actor-Critic摘要:本文深入探讨了长短期记忆(LSTM)网络在强化学习领域的应用。
AI天才研究院
·
2025-02-02 14:23
LLM大模型落地实战指南
AI大模型应用入门实战与进阶
计算科学
神经计算
深度学习
神经网络
大数据
人工智能
大型语言模型
AI
AGI
LLM
Java
Python
架构设计
Agent
RPA
基于能量检测的语音信号端点检测
FPGA
实现
基于能量检测的语音信号端点检测
FPGA
实现介绍语音信号端点检测(VoiceActivityDetection,VAD)是语音处理中的一个重要步骤,用于确定语音信号的起始和结束点。
鱼弦
·
2025-02-02 13:42
人工智能时代
fpga开发
QUARTUS II 编译报错:top level design entity “...” is undefined 解决方法
topleveldesignentity“...”isundefined解决方法【下载地址】QUARTUSII编译报错topleveldesignentity...isundefined解决方法分享在使用QUARTUSII进行
FPGA
邴洁沫Edna
·
2025-02-02 10:26
基于
FPGA
的BT656解码
概述BT656全称为“ITU-RBT.656-4”或简称“BT656”,是一种用于数字视频传输的接口标准。它规定了数字视频信号的编码方式、传输格式以及接口电气特性。在物理层面上,BT656接口通常包含10根线(在某些应用中可能略有不同,但标准配置为10根)。这些线分别用于传输视频数据、同步信号、控制信号等,确保了视频信号的完整性和准确性。硬件功能描述BT656标准传输使用的11根线,其中一个为时钟
Eidolon_li
·
2025-02-02 10:24
基于FPGA的视频接口驱动
fpga开发
pytorch实现循环神经网络
网络类型优势适用场景RNN计算简单,适用于短
时序
列语音、文本处理(短序列)LSTM适用于长序列,能记忆长期信息
纠结哥_Shrek
·
2025-02-02 10:50
pytorch
rnn
深度学习
PCB行业龙头企业*IoTDB | 利用 IoTDB 替换HBase,打破查询功能局限性
其中,
时序
数据主要产生于生产设备采集的运行参数(温度、压力等)和检验设备采集的产品批次信息。
Apache IoTDB
·
2025-02-02 09:48
用户案例
数据库
大数据
人工智能
数据分析
java
IoTDB 入门教程 基础篇①——
时序
数据库为什么选IoTDB ?
时序
数据库,博主已经用过很多,从最早的InfluxDB,到后期的TDengine,以及现在的IoTDB。最早是没得选,只能用InfluxDB。后面是有的选,换了TDengine。
小康师兄
·
2025-02-02 09:47
Apache
IoTDB
入门教程
iotdb
时序数据库
数据库
TsFile
Apache
IoTDB
【51单片机实验笔记】中断篇(二) 定时器与中断
目录前言晶振概述
时序
概述定时器概述工作方式寄存器(TMOD)定时器配置流程初值的简便算法微秒级定时中断的注意事项T2定时器概述定时器2控制寄存器(T2CON)定时器2模式寄存器(T2MOD)定时器2配置软件实现
悬铃木下的青春
·
2025-02-01 15:03
51单片机
51单片机
笔记
嵌入式硬件
在K8s中部署动态nfs存储provisioner
为了后续给虚拟机里的K8s集群安装可用的metrics和logs监控系统(metrics和logs的
时序
数据库需要永久存储),特为K8s集群提供基于nfs的文件服务器一台,并安装nfsprovisioner
超级阿飞
·
2025-01-31 06:24
k8s
cluster
kubernetes
容器
云原生
nfs
[创业之路-269]:《创业讨论会》- 系统之韵:从麻雀到5G系统的共通性探索
从系统的角度,麻雀、人体系统、企业系统、软硬件系统、软件系统、通信系统、5G系统是类似的:都有:内在看不见的规律、外在显性各种现象都是:输入、处理、输出都是:静态、要素、组成、结构、组织都是:运行、场景、流程、
时序
都是
文火冰糖的硅基工坊
·
2025-01-30 16:28
创业之路
创业
架构
FPGA
密码锁
功能1.输入密码:十个拨码开关输入0-9密码(改进可以用矩阵键盘),4位密码,每输入一位,密码滚动进入显示。2.开锁:按下开锁键开始成功灯亮。3.关锁:按下关锁键,关锁灯灭。4.修改密码:开锁状态下才可以修改密码,长按开锁键,灯闪一次后密码修改成功。展示:B站模块基本需要下面几个模块来进行compare_num密码对比num_in输入的密码num_reg已经设置的密码-close关锁ant_ok确
海大干饭人
·
2025-01-30 12:22
FPGA学习
fpga
FPGA
实现带阻滤波器:代码与技术要点详解
本文还有配套的精品资源,点击获取简介:在电子工程领域,
FPGA
技术被广泛应用于数字信号处理中,能够实现高度定制化和高效的带阻滤波器。
weixin_42601702
·
2025-01-30 12:51
I2C协议与
FPGA
开发教程_VHDL/Verilog实现
本文还有配套的精品资源,点击获取简介:本压缩包文件包含了I2C协议的学习资料,特别是针对
FPGA
开发的实验教程。
侯昂
·
2025-01-30 12:50
fpga
学习入门 串口rs232回环
奇偶检验位这里是省略了做好回环后可以使用上位机做回环测试,top文件写的方式就是将rx(
fpga
端)接受到的模块(pc端)tx发送出去,这两个端口用杜邦线连接,同理模块的rx连接
fpga
的tx,看上位机接收区是否是你发送的即可测试代码正确
杨龙龙yll
·
2025-01-30 11:46
fpga
FPGA
开发工作需求明确:关键要点与实践方法
FPGA
开发工作需求明确:关键要点与实践方法一、需求明确的重要性在
FPGA
开发领域,明确的需求是项目成功的基石。
FPGA
开发往往涉及复杂的硬件逻辑设计、高速信号处理以及与其他系统的协同工作。
whik1194
·
2025-01-30 11:46
fpga开发
802.15.4 LrWpanCsmaCa NS3代码2-入网、状态机切换和数据收发等流程
、状态机切换、时隙/非时隙版CSMACA和数据收发等流程文章目录一、入网流程二、数据收发流程2.1数据传输2.2状态机切换2.3发送和接收流程2.3.1发送处理:2.3.2接收处理:2.3.3数据收发
时序
图
wenxin-
·
2025-01-30 09:03
网络协议
信息与通信
NS3
WPAN
CSMA/CA
0. 金融资产组合模型进化全图鉴
前言0.1专栏主旨本专栏【金融资产组合模型进化论】以马科维茨资产组合模型为起点,带领读者一步步感受、体验金融资产组合模型的优化、进化的演变,目标是能让所有读者都能看明白的金融资产组合模型理论+因子理论+
时序
模型
AI量金术师
·
2025-01-29 21:59
金融资产组合模型进化论
人工智能
金融
python
大数据
机器学习
Lustre v6 语法 -
时序
表达式
概述Lustrev6语法中,与
时序
表达式有关的运算,包括->(followedby),pre(previous),fby,current,when,merge。
fdtsaid
·
2025-01-29 20:49
Lustre
v6
语言教程
Lustre
Scade
MBSE
时序
约束优先级_静态
时序
分析圣经翻译计划——附录A:SDC
本附录将介绍1.7版本的SDC格式,此格式主要用于指定设计的
时序
约束。它不包含任何特定工具的命令,例如链接(link)和编译(compile)。它是一个文本文件,可以手写或由程序创建,并由程序读取。
祈盟
·
2025-01-29 05:06
时序约束优先级
FPGA
实现光纤通信(3)——光纤8b/10b编码数据回环
前言光纤通信属于高速串行通信,具有较高的数据传输速率,通常用于服务器以及通信设备之间用于高速数据交换,对于xilinx7系列的
FPGA
,内部具有集成的高速接口用于实现光纤通信。
得之坦然,失之淡然。
·
2025-01-29 00:17
FPGA学习笔记
fpga开发
开源
数码管扫描显示verilog_如何开始Xilinx
FPGA
开发之旅 第二课 EGO1数码管与键盘
借此东风,为了让更多的老师与学生熟悉了解Xilinx,更好的入门学习
FPGA
知识,我们的师资培训直播已开设EGO1专题直播,欢迎新老朋友跟踪关注。
weixin_39869959
·
2025-01-28 21:19
数码管扫描显示verilog
FPGA
入门学习之Vivado-数码管驱动设计实验
在本篇文章中,我们将介绍如何使用Vivado软件进行
FPGA
的数码管驱动设计实验。数码管是一种常见的输出设备,用于显示数字或字符等信息。
ZdqDeveloper
·
2025-01-28 20:45
fpga开发
学习
FPGA
基于
FPGA
的简易 OFDM 系统 Verilog 实现
基于
FPGA
的简易OFDM系统Verilog实现介绍OFDM(正交频分复用)是一种广泛应用于无线通信系统的多载波调制技术,用于提升数据传输效率和抗干扰能力。
鱼弦
·
2025-01-28 13:21
人工智能时代
fpga开发
Xilinx AXI DMA驱动与Petalinux集成实战指南
本文还有配套的精品资源,点击获取简介:AXIDMA是Xilinx为
FPGA
设计的高性能DMA控制器,用于片上存储器与外设间高速数据传输。
Nate Hillick
·
2025-01-28 09:29
基于Zookeeper的临时顺序节点实现分布式锁
在前面的文章中,已经给出基于kazoo操作zk的逻辑,接下来利用zk的临
时序
列节点机制实现分布式锁,分布式锁场景使用非常广,在读写方面都非常适合,个人认为比基于redis实现的分布式锁更具可靠性(但性能方面
yield-bytes
·
2025-01-28 07:40
Zookeeper
【超详细教程(附源码)】基于 ARM Cortex-M3 处理器与
FPGA
的实时人脸检测 SOC
项目描述我们采用ARMCortex-M3软核及
FPGA
构成了轻量级的实时人脸检测SOC,通过ov56
Walker_Lau
·
2025-01-27 13:01
arm
fpga
人脸识别
人工智能
机器学习
《基于
FPGA
的Cortex-M3软核基本SOC设计及外设开发详解》
基于
FPGA
的Cortex-M3软核基本SOC设计实现基于
FPGA
的Cortex-M3软核基本SOC,系统外设包括GPIO和UART串口。
HWxuYnO
·
2025-01-27 13:00
fpga开发
程序人生
FPGA
GTP 4K30Hz SDI视频的接收,处理及发送的实现笔记
1,硬件实现框架SDI的视频数据经M22564接收后转为差分信号输入到
FPGA
,
FPGA
经过处理后通过M22428转为同轴信号输出。
qsj_csdn
·
2025-01-27 10:18
fpga
组合逻辑电路与
时序
逻辑电路的区别
组合逻辑电路和
时序
逻辑电路是数字电路设计中的两个基本类型,它们在功能和结构上有明显的区别。
@Luminescence
·
2025-01-27 07:27
数字电路
数电
FPGA
实现图像处理算法的创新点
以下是
FPGA
(现场可编程门阵列)实现图像处理算法的一些创新点:一、并行处理能力大规模并行运算创新点描述:
FPGA
具有丰富的逻辑资源,可以构建大量的并行处理单元。
芯作者
·
2025-01-26 22:22
DD:日记
1024程序员节
硬件工程
图像处理
人工智能
PCIE模式配置
对于VU系列
FPGA
,当DMA/BridgeSubsystemforPCIExpressIP配置为Bridge模式时,等同于K7系列中的AXIMemoryMappedToPCIExpressIP。
yundanfengqing_nuc
·
2025-01-26 21:48
fpga开发
基于CNN+Transformer混合模型实现交通流量
时序
预测(PyTorch版)
前言系列专栏:【深度学习:算法项目实战】✨︎涉及医疗健康、财经金融、商业零售、食品饮料、运动健身、交通运输、环境科学、社交媒体以及文本和图像处理等诸多领域,讨论了各种复杂的深度神经网络思想,如卷积神经网络、循环神经网络、生成对抗网络、门控循环单元、长短期记忆、自然语言处理、深度强化学习、大型语言模型和迁移学习。随着城市化进程的加速,交通流量预测成为城市交通管理与规划中的关键任务。准确的交通流量预测
矩阵猫咪
·
2025-01-26 16:34
cnn
transformer
pytorch
卷积神经网络
深度学习
立创逻辑派
FPGA
-G1开发板,搭载国产高云GW2A-LV18,融合GD32F303的M4内核。提供入门资料和近百款模块移植案例、步骤清晰的教程帮助初学者更快地掌握
FPGA
基础知识。
简介:立创逻辑派
FPGA
-G1开发板,搭载国产高云GW2A-LV18,融合GD32F303的M4内核。提供入门资料和近百款模块移植案例、步骤清晰的教程帮助初学者更快地掌握
FPGA
基础知识。
嵌入式程序员小刘
·
2025-01-26 14:53
fpga开发
开源
物联网
嵌入式硬件
stm32
单片机
iot
FPGA
使用 CLOCK_DEDICATED_ROUTE 约束
使用CLOCK_DEDICATED_ROUTE约束CLOCK_DEDICATED_ROUTE约束通常在从一个时钟区域中的时钟缓存驱动到另一个时钟区域中的MMCM或PLL时使用。默认情况下,CLOCK_DEDICATED_ROUTE约束设置为TRUE,并且缓存/MMCM或PLL对必须布局在相同的时钟区域中。注释:在使用UltraScale器件工作时,勿在端口直接驱动的网络上应用CLOCK_DEDIC
cckkppll
·
2025-01-26 14:51
fpga开发
G
FPGA
N - 腾讯开源的图形修复算法修复算法
G
FPGA
N是腾讯开源的人脸修复算法,它利用预先训练好的面部修复算法,并且封装了各种丰富多样的先验因素进行盲脸(blindface)修复,可以对老照片进行很好的修复。
小众AI
·
2025-01-25 18:44
AI开源
开源
算法
人工智能
【AI+可视化工具】实现流程图快速生成
代码绘制流程图的工具有很多,以下是一些常用的工具:Mermaid:Mermaid是一个基于Markdown的图表语言,可以生成各种类型的图表,包括流程图、
时序
图、甘特图等。
Unity青子
·
2025-01-25 10:11
问题解决(软件疑难杂症)
深度学习
Mermaid
Formality:
时序
变换(三)(相位反转)
spm=1001.2014.3001.5482一、引言
时序
变换在DesignComp
日晨难再
·
2025-01-25 04:59
Synopsys
#
Formality
数字IC
硬件工程
Influxdb 架构
InfluxDB是一款专门处理高写入和查询负载的
时序
数据库,用于存储大规模的
时序
数据并进行实时分析,其架构特点可以归纳为以下几点:一、核心组件数据摄取组件:负责接收用户写入的数据,并将其分片到不同的摄取器中
王小工
·
2025-01-25 01:05
数据库
架构
FPGA
在空间领域应用的权衡之道
去年10月30日,紫光国微在投资者关系活动中表示,对
FPGA
产品的国产化率以及未来价格压力趋势的答复是,除了个别品类外,
FPGA
领域已基本完成国产化替代。
forgeda
·
2025-01-24 19:21
EDA硬件辅助验证
fpga开发
硬件架构
嵌入式硬件
EDA硬件辅助验证
故障注入测试
SEU
Emulation
商业航天
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他