E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA时序
STM32——OLED(2)
目录一、OLED显示屏介绍引脚说明:二、OLED驱动1.基本认识2.OLED驱动原理及过程三、SSD1306工作
时序
(8080
时序
)1.8080并口读/写过程2.SSD1306工作
时序
(8080
时序
)四
CXDNW
·
2024-02-12 08:07
stm32
嵌入式硬件
单片机
笔记
OLED
单片机学习笔记---AT24C02(I2C总线)
目录有关储存器的介绍存储器的简介存储器简化模型AT24C02介绍AT24C02引脚及应用电路I2C总线介绍I2C电路规范开漏输出模式和弱上拉模式其中一个设备的内部结构I2C通信是怎么实现的I2C
时序
结构起始条件和终止条件发送一个字节接收一个字节发送应答和接收应答
Vera工程师养成记
·
2024-02-12 06:48
51单片机学习笔记
单片机
51单片机
stm32
mcu
物联网
嵌入式硬件
学习
跨时钟域异步处理方法
时序
分析的基础在与同步电路(SynchronousCircuit),即
时序
分析是针对同步电路进行的。
Followex
·
2024-02-12 06:46
SoC/ASIC设计原理
#
lint
SpyGlass
CDC
Questa_CDC
硬件架构
嵌入式硬件
电路的
时序
分析
时序
(Timing),就是3种路径上的延时是否满足寄存器的要求,因此分析工具会先辨认出一个设计中有哪些路径,然后将每条路径进行
时序
分析。路径的端点只
Followex
·
2024-02-12 06:46
SoC/ASIC设计原理
fpga开发
【软件设计与体系结构】用例图、类图、
时序
图
引入:(将【泛化】的实线改为虚线则表示【实现】)(一条实线加一个菱形表示【聚合】)1、用例图1.用例图组成1.1图形符号1.2用例名称1.3参与者参与者所代表的角色有:人、硬件设备,或甚至是另一个系统。例如:如果你在银行工作,你可能是一个贷款员,如果你在该银行有存款,那么你同时也扮演一名顾客的角色。所以,一个参与者的一个实例代表以一种特定的方式与系统进行单独的交互。注意:尽管在模型中使用参与者,但
嗯诺
·
2024-02-12 02:59
笔记
静态
时序
分析:工艺库的特征化条件和工作条件
相关阅读静态
时序
分析https://blog.csdn.net/weixin_45791458/category_12567571.html?
日晨难再
·
2024-02-11 22:42
静态时序分析
静态时序分析
STA
数字IC
SMA-CEEMDAN
时序
分解 | Matlab实现利用黏菌优化算法优化CEEMDAN时间序列信号分解
✅作者简介:热爱科研的Matlab仿真开发者,修心和技术同步精进,代码获取、论文复现及科研仿真合作可私信。个人主页:Matlab科研工作室个人信条:格物致知。更多Matlab完整代码及仿真定制内容点击智能优化算法神经网络预测雷达通信无线传感器电力系统信号处理图像处理路径规划元胞自动机无人机内容介绍摘要本文提出了一种基于黏菌算法优化完备经验变模态的信号去噪方法,称为SMA-CEEMDAN。该方法将黏
天天Matlab代码科研顾问
·
2024-02-11 21:38
信号处理
matlab
算法
开发语言
刻意练习训练营感想(1)
刻意练习是我刻意要加入的班级,目的就是通过刻意练习让时间管理,自我管理有
时序
性。最近跟风了李笑来老师的一些系列,有了些做回学生的感觉,对教与学也有跟过去不同的浅见,我觉得这是好事,那就继续刻意下去!
笔墨重阳Alex
·
2024-02-11 18:54
卫星通讯领域
FPGA
关注技术:算法和图像方面(2)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有MVDR算法、高速基带芯片、RF芯片、毫米波有源相控阵天线、无线AI,以下做了一些基础的调研
徐丹FPGA之路
·
2024-02-11 17:12
FPGA
算法
fpga开发
算法
卫星通讯领域
FPGA
关注技术:算法和图像方面(4)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有5GNTN、多址技术、低轨通信卫星LEO,以下做了一些基础的调研:15GNTN来自《5GNTN
徐丹FPGA之路
·
2024-02-11 17:12
异构计算
算法
FPGA
fpga开发
算法
卫星通讯领域
FPGA
关注技术:算法和图像方面(1)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有LMS算法、RLS算法、LCMV算法、SAR图像处理,以下做了一些基础的调研:1LMS算法
徐丹FPGA之路
·
2024-02-11 17:42
FPGA
算法
fpga开发
算法
卫星通讯领域
FPGA
关注技术:算法和图像方面(3)
最近关注的公众号提到了从事移动通信、卫星通讯等领域的
FPGA
、ASIC、信号处理算法等工程师可能需要关注的技术,有通感融合、RNSS授时、惯导,以下做了一些基础的调研:1通感融合1)来自博鳌亚洲论坛·创新报告
徐丹FPGA之路
·
2024-02-11 17:12
FPGA
异构计算
算法
fpga开发
图像处理
算法
[从零开始学习
FPGA
编程-28]:进阶篇 - 基本组合电路-奇偶校验生成器(Verilog语言版本)
作者主页(文火冰糖的硅基工坊):文火冰糖(王文兵)的博客_文火冰糖的硅基工坊_CSDN博客本文网址:目录第1章奇偶校验生成器1.1什么是奇校验1.2Verilog语言描述
文火冰糖的硅基工坊
·
2024-02-11 08:14
从零开始学FPGA编程
fpga开发
组合电路
奇偶校验
verilog
fpga
需要掌握哪些基础知识?
个人根据自己的一些心得总结一下
fpga
需要掌握的基础知识,希望对你有帮助。
宸极FPGA_IC
·
2024-02-11 01:30
fpga开发
fpga
硬件工程
嵌入式硬件
java
stm32
13. 串口接收模块的项目应用案例
1.使用串口来控制LED灯工作状态使用串口发送指令到
FPGA
开发板,来控制第7课中第4个实验的开发板上的LED灯的工作状态。
Dale_e
·
2024-02-10 21:43
verilog学习
fpga开发
笔记
学习
经验分享
STM32 GPIO
GeneralPurposeInputOutput)通用输入输出口·可配置为8种输入输出模式·引脚电平:0V~3.3V,部分引脚可容忍5V(FT)·输出模式下可控制端口输出高低电平,用以驱动LED、控制蜂鸣器、模拟通信协议输出
时序
等
调试Bug小能手
·
2024-02-10 19:47
stm32
prometheus监控系统
prometheus介绍Prometheus是一款
时序
(timeserier)数据库,但它的功能却并不止于TSDB,而是一款设计用于进行目标(Target)监控的关键组件;集合生态系统内的其他组件,例如
ʀᴇʟɪᴇʏ
·
2024-02-10 19:46
Go
1024程序员节
云原生
服务发现
golang
prometheus
GPIO结构
GeneralPurposeInputOutput)通用输入输出口可配置为8种输入输出模式引脚电平:0V~3.3V,部分引脚可容忍5V输出模式下可控制端口输出高低电平,用以驱动LED、控制蜂鸣器、模拟通信协议输出
时序
等输入模式下可读取端口的高低电平或电压
JY940
·
2024-02-10 18:22
STM32
单片机
嵌入式硬件
【期末UML速成】UML各种类图、
时序
图、用例图+UML2面向对象分析与设计(第2版)谭火彬编著电子PDF+电子习题
《UML2面向对象分析与设计(第2版)谭火彬编著》+UML复习资料链接:谭火彬教材电子版+UML选择填空大题试卷资料(保有用)UML基础1.1UML是什么?UML(统一建模语言)是一种用于软件系统建模的标准化语言,它提供了一套丰富的符号和图表,用于描述软件系统的结构、行为和交互。UML通过图形化的方式帮助软件工程师和其他利益相关者更好地理解、设计、可视化和通信软件系统的各个方面。1.2UML的优势
阿贵学长
·
2024-02-10 18:17
uml
pdf
(全网最全)微型计算机原理与接口技术第六版课后习题答案-周荷琴,冯焕清-第6章I/O接口和并行接口芯片8255A-中国科学技术大学出版社
答:CPU和外设之间的信息交换存在以下一些问题:速度不匹配;信号电平不匹配;信号格式不匹配;
时序
不匹配。
㱘郳
·
2024-02-10 11:56
计算机接口技术
计算机外设
汇编
从入门到实战,32节时间序列实战课!
时间序列的出现是为了解决带有时间戳,并考虑了数据点之间的时间相关性的数据,相信大家在学习
时序
中遇到了不少的难点。
机器学习与AI生成创作
·
2024-02-10 11:52
人工智能
机器学习
ICCV 2023 | 8篇论文看扩散模型diffusion用于图像检测任务:动作检测、目标检测、异常检测、deepfake检测...
1、动作检测DiffTAD:TemporalActionDetectionwithProposalDenoisingDiffusion基于扩散方法提出一种新的
时序
动作检测(TAD)算法,简称DiffTAD
机器学习与AI生成创作
·
2024-02-10 11:20
目标检测
人工智能
计算机视觉
CPLD/
FPGA
/Verilog_如何写代码减少逻辑单元的使用数量
如何写代码减少逻辑单元的使用数量工作中遇到的问题,芯片级的资源有限制,没办法只能改进逻辑单元综合电路逻辑。一....尽量不要使用"大于""小于"这样的判断语句,这样会明显增加使用的逻辑单元数量.看一下报告,资源使用差别很大.例程:always@(posedgeclk)begincount1=count1+1;if(count1==10000000)feng=1;//no_ringelseif(co
Peter_hust
·
2024-02-10 09:11
Verilog
FPGA
verilog
FPGA工程
工作
芯片
Vitis AI 集成
在设计时兼顾高效率和易用性,充分发挥了Xilinx
FPGA
和ACAP上AI加速的潜力。T
HyperAI超神经
·
2024-02-10 08:33
TVM
人工智能
TVM
夜天之书 #95 GreptimeDB 社群观察报告
GreptimeDB是格睿科技(Greptime)公司研发的一款开源
时序
数据库,其源代码[1]在GitHub平台公开发布。
_tison
·
2024-02-10 08:54
【OpenHarmony硬件操作】风扇与温湿度模块
文章目录前言一、串行通信是什么二、I²C2.1I²C是什么2.2I²C涉及到的线2.3I²C的
时序
三、风扇的操作3.1关于pcf85743.2风扇的接口函数IO拓展芯片的定义初始化PCF8574初始化IO
人才程序员
·
2024-02-10 06:09
OpenHarmony物联网
c
c++
单片机
物联网
iot
openharmony
harmonyos
如何零基础学习嵌入式开发?
需要了解微处理器架构、外设
时序
以及电路原理,并能根据数据手册完成外设驱动开发。同时需要掌握C语言,能够根据系统要求设计软件程序。嵌入式系统资源有限,开发工作比较困难。
科联学妹
·
2024-02-10 06:10
物联网
单片机
iot
AAAI 2024
时序
和时空论文总结
AAAI今年共有12100篇投稿(MainTechnicalTrack),有9862篇经过严格审稿,共录取了2342篇论文,录取率23.75%。12月19日,为AAAI2024camera-ready的截止日期,AAAI24效率很高,也很快放出了录取论文的标题和作者。AAAI2024将在2024年2月20日到27日于加拿大温哥华举行。本文总结了2024AAAI上有关时空数据(spatial-tem
STLearner
·
2024-02-10 06:38
时空数据
数据挖掘
论文阅读
智慧城市
机器学习
深度学习
pytorch
python
电力电子技术
5.0简介5.1基本斩波电路5.1.1降压斩波电路BuckChopper5.1.1.1小纹波近似5.1.2升压斩波电路11DC-DC变换器数字控制11.1基于单片机控制11.2基于DSP控制11.3基于
FPGA
万码无虫
·
2024-02-10 06:07
computer
单片机
WWW 2024 | 时间序列(Time Series)和时空数据(Spatial-Temporal)论文总结
时间序列Topic:
时序
预测,异常检测,时域频域,大模型等时空数据Topic
STLearner
·
2024-02-10 06:06
时空数据
人工智能
机器学习
深度学习
数据挖掘
智慧城市
论文阅读
AUTOSAR汽车电子嵌入式编程精讲300篇-基于
FPGA
和CAN协议2.0B的总线控制器研究与设计(续)
目录3.2寄存器管理模块3.2.1寄存器规划及设计3.2.2BasicCAN模式3.2.3PeliCAN模式
格图素书
·
2024-02-10 06:55
fpga开发
汽车
up天赋玛雅第11次课作业
画完美推动四角形,填写13:28循环序,13:20共
时序
。图片发自App图片发自App图片发自App
天睿妈妈
·
2024-02-10 03:10
静态
时序
分析:静态
时序
分析的原理及其两种模式PBA、GBA
相关阅读静态
时序
分析https://blog.csdn.net/weixin_45791458/category_12567571.html?
日晨难再
·
2024-02-10 02:17
静态时序分析
STA
静态时序分析
数字IC
FPGA
实现ISP用于无人车、无人机配送的方案调研
查到一个always奥唯思公司做的用
FPGA
实现ISP的方案,采用易灵思钛金16nm的
FPGA
Ti60F225,通过MIPICSIRX采集图像传感器的数据,在
FPGA
内部经过一系列复杂的ISP运算后,再通过
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
异构计算
算法
fpga开发
无人机
平时积累的
FPGA
知识点(4)
回答:用emio或者gp接口,如果是控制
fpga
芯片外部信号,用mio。
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
fpga开发
数字IC实践项目(9)— Tang Nano 20K: I2C OLED Driver
写在前面的话硬件模块RTL电路和相关资源报告SSD1306OLED驱动芯片SSD1306I2C协议接口OLED驱动模块RTL综合实现总结写在前面的话之前在逛淘宝的时候偶然发现了TangNano20K,十分感慨国产
FPGA
IC_Brother
·
2024-02-09 22:35
数字IC经典电路设计和实践项目
fpga开发
verilog
OLED
STM32学习笔记——定时器
目录一、定时器功能概述1、基本定时器(TIM6&TIM7)工作原理
时序
2、通用计时器(TIM2&TIM3&TIM4&TIM5)时钟源外部时钟源模式1&2外部时钟源模式2外部时钟源模式1定时器的主模式输出输入捕获
通大侠
·
2024-02-09 21:30
stm32
学习
笔记
PointBeV:A Sparse Approach to BeV Predictions
这篇文章通过前景点筛选、由粗到精细化、窗口
时序
融合方式构建一种稀疏化表达的BEV特征表达。
m_buddy
·
2024-02-09 21:20
BEV
Perception
计算机视觉
Diamond软件的使用--(1)软件安装及配置
3.12版本64位官网链接(简单注册账户即可下载):https://www.latticesemi.com/en/Products/DesignSoftwareAndIP/
FPGA
andLDS/LatticeDiamond
zidan1412
·
2024-02-09 19:07
FPGA
fpga
Diamond3.5软件的使用--(2)新建工程并生成可烧录文件
相关参考:https://www.step
fpga
.com/doc/lattice_diamond%E7%9A%84%E4%BD%BF%E7%94%A8====1.新建工程并导入verilog文件===
zidan1412
·
2024-02-09 19:07
FPGA
fpga/cpld
vscode开发
FPGA
(0)--windows平台搭建
一、从官网下载安装VScodeDownloadVisualStudioCode-Mac,Linux,Windows二、安装配置插件1.安装Chinese(simplified)中文汉化包2.安装Verilog-HDL/systemVerilog插件(支持verilog语法)3.配置CTagsSupport插件(支持代码跳转)1)在github下载universalctags最新版本Release2
zidan1412
·
2024-02-09 19:35
FPGA
vscode
编辑器
VH6501CAN干扰仪CANDisturbance干扰测试
因为VH6501中的
FPGA
时钟频率是160Mhz,所以一个tick就是6.25ns,而CAN总线速率100kbi
LLLTM
·
2024-02-09 11:51
can
verilog语法学习_2.
时序
控制(延时控制 & 时间控制)
文章目录1.
时序
控制分类2.时延控制2.1常规时延2.2内嵌时延2.3两者区别:3.事件控制3.1一般事件3.2命名事件3.3敏感列表3.4电平敏感事件1.
时序
控制分类Verilog提供了2大类
时序
控制方法
这么神奇
·
2024-02-09 09:05
verilog
verilog
Verilog学习笔记(3)——赋值、
时序
控制
时序
控制通过时延控制和事件控制两种方式实现。时延控制可以分为常规时延与内嵌时延。事件控制主要分为边沿触发事件控制与电平敏感事件控制。文章目录3.1Veril
FPGA 学习工
·
2024-02-09 09:34
Verilog学习
verilog
fpga
Quartus工程的qsf配置约束文件介绍
一、qsf文件概述qsf:QuartusSettingFile,是Quartus工程的配置文件;包含一个Quartus工程的所有约束,包括工程的软件版本信息、
FPGA
器件信息、引脚约分配、引脚电平分配,
GBXLUO
·
2024-02-09 09:02
FPGA
fpga开发
qsf
3.2 Verilog 时延
寄存器的时延也是可以控制的,这部分在
时序
控制里加以说明。连续赋值时延一般可分为普通赋值时延、隐式时延、声明时延。下面3个例子实现的功能是等效的,分别对应3种不同连续赋值时延的写法。
二当家的素材网
·
2024-02-09 09:58
Verilog
教程
fpga开发
STM32控制JQ8400语音播报模块
串口两线操作接收引脚TX串口两线操作发送引脚GND电源地引脚DC-5V电源引脚,3.3-5VDAC-RDAC输出右声道引脚DAC-LDAC输出左声道引脚SPK-喇叭-引脚SPK+喇叭+引脚二、一线操作(1)
时序
图
KINO32
·
2024-02-09 07:41
STM32
stm32
嵌入式硬件
单片机
浅析下开源
时序
数据库VictoriaMetrics的存储机制
VictoriaMetrics是一个快速高效且可扩展的监控解决方案和
时序
数据库,可以作为Prometheus的长期远端存储,具备的特性有:-支持prometheus查询api,同时实现了一个metricsql
大铁憨
·
2024-02-09 07:03
UML基础(附绘制教程)
文章目录前言uml基本概念常见的uml图包括那些类图(classdiagram)例子基础类图样式类之间的关系泛化关系实现关系关联关系聚合关系组合关系依赖关系用例图(usercasediagram)
时序
图
shark-chili
·
2024-02-09 06:30
软件工程
java
软件工程师
uml
软件开发
PlateUML绘制UML图教程
PlantUML是一款强大的工具,通过简单的文本描述,能够生成UML图,包括类图、
时序
图、用例图等。PlantUML是一款强大的工具,用于绘制UML图和其他类型的图表,包括系统架构图。
Damon小智
·
2024-02-09 05:27
实用教程
uml
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他