E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA笔试题
FPGA
实现ISP用于无人车、无人机配送的方案调研
查到一个always奥唯思公司做的用
FPGA
实现ISP的方案,采用易灵思钛金16nm的
FPGA
Ti60F225,通过MIPICSIRX采集图像传感器的数据,在
FPGA
内部经过一系列复杂的ISP运算后,再通过
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
异构计算
算法
fpga开发
无人机
平时积累的
FPGA
知识点(4)
回答:用emio或者gp接口,如果是控制
fpga
芯片外部信号,用mio。
徐丹FPGA之路
·
2024-02-10 00:35
FPGA
fpga开发
数字IC实践项目(9)— Tang Nano 20K: I2C OLED Driver
写在前面的话硬件模块RTL电路和相关资源报告SSD1306OLED驱动芯片SSD1306I2C协议接口OLED驱动模块RTL综合实现总结写在前面的话之前在逛淘宝的时候偶然发现了TangNano20K,十分感慨国产
FPGA
IC_Brother
·
2024-02-09 22:35
数字IC经典电路设计和实践项目
fpga开发
verilog
OLED
C语言
笔试题
之求出二叉树的最大深度(递归解决)
实例要求:1、给定一个二叉树root,返回其最大深度;2、二叉树的最大深度是指从根节点到最远叶子节点的最长路径上的节点数;案例展示:实例分析:1、判断根节点是否为空;2、分别递归处理左右子树;3、每递归一次,自动计数一次,直到遍历二叉树完成;示例代码:/***Definitionforabinarytreenode.*structTreeNode{*intval;*structTreeNode*l
少年维克多
·
2024-02-09 21:00
C语言学习系列
笔试题
C语言练习题系列
c语言
开发语言
C语言
笔试题
之求出三角形的最大周长
实例要求:1、给定由一些正数(代表长度)组成的数组nums;2、返回由其中三个长度组成的、面积不为零的三角形的最大周长;3、如果不能形成任何面积不为零的三角形,返回0;案例展示:实例分析:1、引入qsort函数和自定义cmp函数解决问题;2、对所有的元素快速排序后,取最大的三个边长,并判断是否满足三角形周长;3、若满足条件就返回最大周长,不满足则返回0;qsort函数:voidqsort(void
少年维克多
·
2024-02-09 21:30
C语言学习系列
笔试题
C语言练习题系列
c语言
算法
数据结构
C语言
笔试题
之二进制求和
实例要求:给定2个二进制字符串a和b,以二进制字符串的形式返回它们的和;案例展示:实例分析:1、利用strlen函数分别求出二进制字符串a和b的长度;2、结果字符串长度为较长输入字符串加1,再加上终止符’\0’;3、进位标志为carry=sum/2,结果集为sum%2+'0';4、最后返回结果字符串的起始地址;示例代码:char*addBinary(char*a,char*b){intlen_a=
少年维克多
·
2024-02-09 21:30
C语言学习系列
笔试题
C语言练习题系列
c语言
开发语言
C语言
笔试题
之两数相加(多次反转链表实现)
实例要求:1、给定两个非空链表(l1和l2)来代表两个非负整数;2、数字最高位位于链表开始位置;3、它们的每个节点只存储一位数字;4、将这两数相加会返回一个新的链表;案例展示:实例分析:1、编写反转链表函数,反转链表l1和l2;2、创建虚拟头节点;3、新建节点表示当前节点指针;4、计算进位和取个位数;5、连接新节点和更新当前节点指针;6、反转链表,得到最终结果;7、释放虚拟头节点的内存;示例代码:
少年维克多
·
2024-02-09 21:59
笔试题
C语言练习题系列
C语言学习系列
c语言
链表
开发语言
Diamond软件的使用--(1)软件安装及配置
3.12版本64位官网链接(简单注册账户即可下载):https://www.latticesemi.com/en/Products/DesignSoftwareAndIP/
FPGA
andLDS/LatticeDiamond
zidan1412
·
2024-02-09 19:07
FPGA
fpga
Diamond3.5软件的使用--(2)新建工程并生成可烧录文件
相关参考:https://www.step
fpga
.com/doc/lattice_diamond%E7%9A%84%E4%BD%BF%E7%94%A8====1.新建工程并导入verilog文件===
zidan1412
·
2024-02-09 19:07
FPGA
fpga/cpld
vscode开发
FPGA
(0)--windows平台搭建
一、从官网下载安装VScodeDownloadVisualStudioCode-Mac,Linux,Windows二、安装配置插件1.安装Chinese(simplified)中文汉化包2.安装Verilog-HDL/systemVerilog插件(支持verilog语法)3.配置CTagsSupport插件(支持代码跳转)1)在github下载universalctags最新版本Release2
zidan1412
·
2024-02-09 19:35
FPGA
vscode
编辑器
VH6501CAN干扰仪CANDisturbance干扰测试
因为VH6501中的
FPGA
时钟频率是160Mhz,所以一个tick就是6.25ns,而CAN总线速率100kbi
LLLTM
·
2024-02-09 11:51
can
Quartus工程的qsf配置约束文件介绍
一、qsf文件概述qsf:QuartusSettingFile,是Quartus工程的配置文件;包含一个Quartus工程的所有约束,包括工程的软件版本信息、
FPGA
器件信息、引脚约分配、引脚电平分配,
GBXLUO
·
2024-02-09 09:02
FPGA
fpga开发
qsf
C语言之动态内存管理
常见的动态内存的错误对NULL直接的解引用操作对动态开辟空间的越界访问对非动态开辟内存使用free释放使用free释放一块动态开辟内存的一部分对同一块动态内存多次释放动态开辟内存忘记释放(内存泄露)5.动态内存经典
笔试题
分析题目
凡人多烦事~
·
2024-02-09 07:50
C语言知识
c语言
开发语言
用pcimem读写x64平台下的PCIE外设寄存器
背景在之前的一篇文章用devmem2读写设备IO内存中,我介绍了devmem2这个通过读写/dev/mem文件实现从用户空间访问外设寄存器的工具,但是对于PCIE设备,特别是
FPGA
模拟出来的自定义PCIE
六个九十度
·
2024-02-09 05:11
驱动开发
linux软件
FPGA
_ip_pll
一pllip核简介pll即锁相环,可以对输入到
fpga
的时钟信号,进行分频,倍频,占空比的调整,从而输出期望的时钟。
哈呀_fpga
·
2024-02-08 23:24
fpga开发
tcp/ip
网络协议
图像处理
fpga
信号处理
系统架构
FPGA
_工程_基于Rom的VGA图像显示
一工程框图框图中,CLK_in,Vga_ctrl,Vga_pic模块已有,只需要对顶层模块进行修改,并将romip例化添加到Vga_pic模块的.v文件中,对Vga_pic的.v文件进行一定修改。二理论补充显示图像的方法:使用matlab将图像格式转化为,.mif数据文件,再使用.mif数据文件对Rom进行初始化。三信号Vga_pic模块修改后框图
哈呀_fpga
·
2024-02-08 23:24
fpga开发
fpga
学习
图像处理
信号处理
x系统架构
【
FPGA
开发】Modelsim和Vivado的使用
本篇文章包含的内容一、
FPGA
工程文件结构二、Modelsim的使用三、Vivado的使用3.1建立工程3.2分析RTLANALYSIS3.2.1`.xdc`约束(Constraints)文件的产生3.3
Include everything
·
2024-02-08 22:56
FPGA开发
fpga开发
C语言
笔试题
之实现C库函数 strstr()(设置标志位)
实例要求:1、请你实现C库函数strstr()(stdio.h&string.h),请在haystack字符串中找出needle字符串的第一个匹配项的下标(下标从0开始);2、函数声明:intstrStr(char*haystack,char*needle);参数:1、haystack-->被检索的字符串;2、needle-->haystack字符串内要匹配的子字符串;返回值:1、函数strStr
少年维克多
·
2024-02-08 18:12
笔试题
C语言练习题系列
C语言学习系列
c语言
开发语言
【芯片设计- RTL 数字逻辑设计入门 番外篇 9 -- SOC 中PL端与PS端详细介绍】
之间的协同设计和开发工具ProgrammableLogicandProcessingSystem在系统级芯片(SoC)的上下文中,“PL”通常指的是可编程逻辑(ProgrammableLogic)部分,特别是在使用了
FPGA
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
PL
and
PS
【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)
【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)文章目录【毕业设计】42基于
FPGA
的LCD1602控制器设计仿真与实现(原理图+仿真+源代码+论文)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:51
fpga开发
课程设计
Xilinx
FPGA
——在线升级
同以前单片机在线升级的做法一样,本质就是通信+Flash操作+跳转。一、通信驱动我使用的是UDP有线传输,二、Flash芯片驱动规划Flash芯片的区域,一般bootloader放在起始位置,APP放在bootloader之后的空白区域。2.1Flash擦除我使用的是扇区擦除2.2Flash编程我使用的是页编程。三、ICAP原语跳转
仲南音
·
2024-02-08 15:45
FPAG
FPGA进阶——通信
fpga开发
精彩案例详解 | Samtec联合艾睿开发新型英特尔Agilex™ 5 E系列 SoC 开发套件
随着"智能边缘"性能的提升,这些计算由使用多核CPU、
FPGA
、SoC等的嵌入式设备实现。智能边缘和嵌入式计算应用结合了更快的速度和更低的功率密度。
SamtecChina2023
·
2024-02-08 13:26
fpga开发
第二讲:数据结构 AcWing 826. 单链表
代码看图更好理解推荐一下y总的刷题网站数组模拟链表笔试的题目大部分大部分涉及到链表都是十万级别的用数组的方式创建链表速度很快,不会超时,而如果用new一个结构体的话大部分就是比较慢的所以不建议使用数组模拟单链表单链表在
笔试题
中用的最多是领接表领接表最多的应用是存储数和图双链表最多的应用就是来优化某些问题假设当前的节点我们可以用
橘子味的茶二
·
2024-02-08 09:23
acwing算法基础
数据结构
AD9361纯逻辑控制从0到1连载4-AD9361数据接口
参考文件《AD9361InterfaceSpecv2.5.pdf》AD9361和
FPGA
的数据接口如下图中红色框标识。可以配置为CMOS模式和LVDS模式。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
FPGA
_简单工程_数码管静态显示
一理论数码管是一种半导体发光器件,基本单位是发光二极管。以六位八段数码管为例,每段需要一个端口信号,6+8=14位。74HC595芯片:8位串行输入,并行输出的位移缓存器,其内部具有8位移位寄存器和一个存储器,具有三态输出的功能。二电路开发板:使用开发板上6位8段数码管,74HC595芯片。驱动6位8段数码管00000000->FFFFFFFF,循环显示,间隔0.5s。三信号框图(层次化设计思想)
哈呀_fpga
·
2024-02-08 07:05
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
-VGA显示
一、VGA简介VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA标准输出数据的专用接口。VGA接口共有15针,分成3排,每排5个孔,显卡上应用最为广泛的接口类型,绝大多数显卡都带有此种接口。它传输红、绿、蓝模拟信号以及同步信号(水平和垂直信号)。VGA显示原理:VGA通过引脚的模拟电压(0V-0.714V)
weixin_47300459
·
2024-02-08 06:32
fpga开发
图像处理
硬件工程
ZYNQ——
FPGA
工程之VGA彩条显示
参考:https://blog.csdn.net/Taneeyo/article/details/115180568?spm=1001.2014.3001.5501https://www.bilibili.com/video/BV17U4y157gp?spm_id_from=333.999.0.0本文的工程下载链接:https://download.csdn.net/download/weixin
不缺席的阳光
·
2024-02-08 06:32
fpga
FPGA
—VGA 显示器显示彩条(附代码)
目录1.理论2.实操2.1顶层设计2.1.1模块框图2.1.2代码编写2.1.3仿真验证2.2时钟生成模块2.3VGA时序控制模块2.3.1模块框图2.3.2波形图绘制2.3.3代码编写2.3.4仿真验证2.4图像数据生成模块2.4.1模块框图2.4.2波形图绘制2.4.3代码编写3.总结1.理论VGA简介图像显示设备在日常生活中随处可见,例如家庭电视机、计算机显示屏幕等,这些设备能够显示数据图像
咖啡0糖
·
2024-02-08 06:00
FPGA_Xilinx
Spartan6野火实验
fpga开发
FPGA
的VGA显示基础实验
文章目录VGA介绍基本定义管脚定义VGA显示原理VGA通信协议VGA时序解析VGA显示字符实验准备建造工程运行结果VGA显示彩色条纹工程结果展示VGA显示彩色图片准备工程ROMIP核PLLIP核调用Verilog文件内容结果展示总结参考资料VGA介绍基本定义VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA
小艺的小依
·
2024-02-08 06:29
fpga开发
FPGA
学习记录:第28章 VGA显示器驱动设计与验证
硬件平台:CycloneIVEEP4CE10F17C8开发平台:QuartusII64-BitVersion13.0.1Build23206/12/2013SP1SJFullVersion开发板:野火征途pro实验项目:vga_colorbar实验模块:vga_ctrl学习心得:1.简单驱动设计的流程与方法2.各驱动模块之前的时序匹配。3.模块之间有闭环,牵一发而动全身,所以在分别设计各个模块时要
阿坤不咕
·
2024-02-08 06:59
FPGA
fpga开发
驱动开发
FPGA
_ip_Rom
一理论Rom存储类ip核,Rom是只读存储器的简称,是一种只能读出事先存储数据的固态半导体存储器。特性:一旦储存资料,就无法再将之改变或者删除,且资料不会因为电源关闭而消失。单端口Rom:双端口rom:二Romip核配置先进行初始化操作,.hex或者.mif格式。之后再调用,仿真。
哈呀_fpga
·
2024-02-08 06:28
fpga开发
图像处理
信号处理
tcp/ip
网络协议
网络
系统架构
FPGA
_工程_按键控制的基于Rom数码管显示
一信号框图:其中key_filterseg_595_dynamic均为已有模块,直接例化即可使用,rom_8*256模块,调用romip实现。Rom_ctrl模块需要重新编写。波形图:二代码modulekey_fliter#(parameterCNT_MAX=24'd9_999_999(inputwiresys_clk,inputwiresys_rst_n,inputwirekey1,inputw
哈呀_fpga
·
2024-02-08 06:28
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_vga显示
一VGA1.1VGAVGA是视频图像阵列,是一种使用模拟信号进行视频传输的标准协议。1.2VGA接引脚定义VGA分公母两种,RGB显示标准。1.3VGA显示器VGA显示器采用图像扫描的方式进行图像显示,将构成图像的像素点,在行同步信号与场同步信号的同步下,按照从上到下,从左到右的顺序扫描到显示屏上。二VGA时序标准三VGA显示模式
哈呀_fpga
·
2024-02-08 06:28
fpga开发
tcp/ip
网络协议
学习
图像处理
系统架构
FPGA
_时序逻辑_寄存器
二电路开发板:使用
fpga
开发板上key按键与led灯。原理图:key按键按下输出低电平。led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_计数与点灯_计数器
二电路开发板:使用
fpga
开发板上led灯。计数控制led灯在1秒内亮灭,如此反复。原理图:led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
学习
图像处理
fpga
信号处理
系统架构
FPGA
_计数与点灯_奇分频
一理论分频器,分为偶数分频,奇数分频,和计数器非常类似。分频器就是把输入信号频率变成倍数低于输入频率的输出信号。二电路开发板:输出信号输出至开发板拓展io口,使用示波器显示波形,检测信号频率。三信号框图:波形图:四代码moduledivider_six(inputwiresys_clk,inputwiresys_rst_n,outputwireclk_out);reg[2:0]cnt;//定义中间
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_简单工程_流水灯
二开发板:使用
fpga
开发板上led灯。在一定的时间间隔内依次亮起。原理图:led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_组合逻辑_全加器(层次化设计思想)
功能模块1功能模块1功能模块1二电路开发板:使用
fpga
开发板上key按键与led灯。使用2个按键表示2个输入数据位,1个按键表示进位信号,2个led分别表述
哈呀_fpga
·
2024-02-08 06:27
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_简单工程_VGA显示驱动器
一理论使用640*480@60显示模式,将数字信号转换位模拟信号,经由VGA进行显示。使用3GM723,3路高清视频编码芯片。3GM7123编码芯片:该芯片的主要功能是将RGB888的颜色数据转换成模拟的电压信号,然后进入到VGA接口的3个RGB接口。例如RGB888的数据,最后颜色数据就是24位,共有2*24中颜色,当然这种芯片也适用于RGB565,RGB555,RGB444等图像数据类型。二电
哈呀_fpga
·
2024-02-08 06:55
fpga开发
tcp/ip
网络协议
图像处理
fpga
系统架构
FPGA
时钟资源与设计方法——Xilinx(Vivado)
目录1
FPGA
时钟资源2时钟设计方案1
FPGA
时钟资源1.时钟资源包括:时钟布线、时钟缓冲器(BUFG\BUFR\BUFIO)、时钟管理器(MMCM/PLL)。
CWNULT
·
2024-02-08 03:53
fpga开发
linuxptp的接口函数列举
这个系统框图是基于Linux操作系统的,纯
FPGA
的1588实现就不介绍了。硬件层:硬件层
就是个linux工程师
·
2024-02-08 02:53
IEEE
1588
嵌入式开发
linux
网络
【C++】C++的简要介绍
文章目录1.什么是C++2.C++的发展史3.C++的重要性3.1语言的使用广泛度3.2在工作领域3.3在校招领域3.3.1岗位需求3.3.2
笔试题
3.3.3面试题4.如何学习C++4.1别人怎么学?
李 昕 泽
·
2024-02-07 22:22
C++
c++
开发语言
数据结构
算法
c语言
fpga
verilog需要注意的一些代码规范以及易错点
fpga
里面乘法符号*一个周期是算不出来的,所以例如data*3可用data+data+data代替,加法可在一个周期内算完,才会保证不出错误
一枚清澈愚蠢的研究生
·
2024-02-07 22:30
fpga
fpga开发
FPGA
学习笔记
组合逻辑定义wire时序逻辑定义reg有个信号特例也用reg没听清是什么if判断,如果if后面只有一条语句,可以不加beginend,如果有多条语句,要加beginend如果是在always里面赋值,那么需要写reg如果是在assign里面赋值,,就可以不写reg例如outoutreg[3:0]led;在always里面赋值变量的赋值都是在时钟上升沿进行的,复位一般是高电平,所以在下降沿复位,复位
一枚清澈愚蠢的研究生
·
2024-02-07 22:28
fpga开发
学习
美团面试题(外包实战
笔试题
)
首先第一道阿里让我用arr=[3,[[7,[1,5]],4],8,[6]];将他转化为一个平铺的数组,并将他转化为从小大的顺序排列方法一functionflattenAndSort(array){returnarray.reduce((result,element)=>{//如果元素是数组,则递归调用flattenAndSortif(Array.isArray(element)){console.
编代码的小王
·
2024-02-07 22:56
前端
javascript
面试
一些性价比较高的证书
笔试题
目比较简单,一次拿证的可能性很高。不过考完证之后需要去旅行社或者导游中心挂证才可以带团,还有一笔额外的花销。✔3✔司法考试要求本科毕业,新入学的学生还需要时法律专业的。法律从业资格,如
元气阿姨崔美花
·
2024-02-07 20:33
动态内存管理(2)
文章目录4.几个经典的
笔试题
4.1题目14.2题目24.3题目34.4题目45.C/C++程序的内存开辟6.动态通讯录7.柔性数组7.1柔性数组的特点7.2柔性数组的使用7.3柔性数组的优势4.几个经典的
笔试题
waves浪游
·
2024-02-07 14:26
C语言
算法
c++
开发语言
c语言
X310 和 子板,中心频率
X310XilinxKintex-7XC7K410T
FPGA
14bit200MS/sADC16bit800MS/sDACFrequencyrange:DC-6GHzwithsuitabledaughterboardUp160MHzbandwidthperchannelTwowide-bandwidthRFdaughterboardslotsOptionalGPSDOMultiplehigh-spe
东枫科技
·
2024-02-07 13:05
USRP
指南
fpga开发
FPGA
SDR
USRP
【转载】搞笑给力的计算机与中国文学合体
笔试题
!
一、选择题(皆为单选)1,以下谁是二进制思想的最早提出者?a,伏羲;b,姬昌;c,莱布尼茨;d,柏拉图。2,以下哪个概念和公孙龙的《指物论》中的“指”字含义相近?a,变量;b,数组;c,对象;d,指针。3,蔺相如,司马相如;魏无忌,长孙无忌。下列哪一组对应关系与此类似?a,PHP,Python;b,JSP,servlet;c,java,javascript;d,C,C++。4,秦始皇吞并六国采用了
weixin_30314631
·
2024-02-07 11:07
操作系统
c/c++
php
高级
FPGA
开发之基础协议PCIe(二)
高级
FPGA
开发之基础协议之PCIe(二)一、TLP报文类型在PCIe总线中,存储器读写、I/O读写和配置读写请求TLP主要由以下几类报文组成:1.1存储器读请求TLP和读完成TLP当PCIe主设备(RC
北京不北
·
2024-02-07 11:30
FPGA高级开发
fpga开发
PCIe
TLP
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他