E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA算法设计
Xilinx 黑金ZYNQ开发板AX7020,利用VIVADO进行
FPGA
程序烧录
参考黑金的AX7020开发板资料中的SDK实验篇PDF教程文件。(1)创建工程,步骤与SDK实验篇中的步骤一致;配置PS端时应该可以只选需要的加载方式,如QSPI或者SD,我目前是两种都勾选了,但是只用了QSPI方式。第一章,1.2.(1)-1.2.(11)00:00(2)通过“RunBlockAutomation”完成端口导出,连接FCLK_CLK0到M_AXI_GP0_ACLK,然后保存,创建
weixin_48793386
·
2024-02-06 08:18
FPGA
ZYNQ
fpga开发
FPGA
学习记录-Vivado工程创建、仿真、编译
目录前言工程创建工程仿真引脚配置编译前言本系列文章作为对特权同学《深入浅出玩转
FPGA
》课程学习的记录,对课程内容进行总结,比记录遇到的问题与解决办法,以此见证个人
FPGA
学习历程。
zoeybbb
·
2024-02-06 08:17
Vivado
FPGA
Xilinx
fpga开发
学习
基于
FPGA
的多功能数字时钟设计报告
作品基于intelCycloneIVEEP4CE10F17C8
FPGA
板卡,主要开发环境为QuartusⅡ,编程并实现了多功能温湿度电子钟。
马泽骞
·
2024-02-06 08:47
FPGA设计案列
fpga开发
vivado在远程服务器上完成本地设备的程序烧写和调试(vivado远程调试)
vivado远程调试目录1概述2本地设置3远程服务器设置1概述本文用于描述
FPGA
开发过程中,使用远程服务器时,直接在远程服务器连接到本地设备进行程序的烧写和调试的过程。
风中月隐
·
2024-02-06 08:47
FPGA
FPGA
VIVADO
烧写与调试
远程调试
服务器
【Verilog HDL设计】基于
FPGA
的HDMI协议实现v0.1
1协议简介HDMI协议常见用的有v1.4v2.0v2.1等版本,后两个版本基于v1.4版本发展而来,要想深入学习HDMI协议,从v1.4版本开始更容易上手。关于HDMIv1.4的协议内容,网上已经有很多前辈作了详细介绍,例如博主“芒果木有籽”的这篇“HDMI1.4协议详解”就讲解的很细致。但毕竟在一篇或者几篇博文中想要把一个协议没有遗漏的展现出来是非常困难的。更详细的协议内容协议详见《High-D
蚂蚁cd
·
2024-02-06 08:16
fpga开发
基于
FPGA
的可调数字钟设计
在此特别感谢哔站up主甘第发布的
FPGA
企业实训课(基于
FPGA
的数字钟设计)教学视频,让一个
FPGA
小白开始了第一个
FPGA
设计开发流程。
以安_wjf
·
2024-02-06 08:45
课程设计
fpga开发
在线逻辑分析仪的使用
待测设计(DesignUnderTest,DUT)就是用户逻辑,它和片内的在线逻辑分析仪都位于
FPGA
中。
m0_46521579
·
2024-02-06 08:14
ZYNQ
fpga开发
在 Vivado 将程序烧写固化到 flash
通常对
FPGA
下载程序时,会采用JTAG口下载,完成好HDL设计,并且验证无误后,对设计文件进行综合,布局布线以及生成比特流文件,而
FPGA
开发板要想工作,需要将该文件烧写进
FPGA
芯片中。
Linest-5
·
2024-02-06 08:44
Vivado
Vivado
flash
程序固化
Xilinx
fpga开发
Vivado-基于下载器的程序加载与烧写
VIVADO->OpenHardwareManager",如图所示:(3)采集卡上电,在菜单栏选择"Tools->AutoConnect",如图所示:(4)下载器连接电脑与采集卡成功,如图所示:(5)右键点击
FPGA
行走的路人啊
·
2024-02-06 08:13
开发工具的使用
xilinx
FPGA
在线调试方法总结(vivado+ila+vio)
本文主要介绍xilinx
FPGA
开发过程中常用的调试方法,包括ILA、VIO和TCL命令等等,详细介绍了如何使用。
jk_101
·
2024-02-06 08:13
FPGA
fpga开发
Vivado开发
FPGA
使用流程、教程 verilog(建立工程、编译文件到最终烧录的全流程)
目录一、概述二、工程创建三、添加设计文件并编译四、线上仿真五、布局布线六、生成比特流文件七、烧录一、概述vivado开发
FPGA
流程分为创建工程、添加设计文件、编译、线上仿真、布局布线(添加约束文件)、
xingxing点灯
·
2024-02-06 08:11
vivado
fpga开发
开发语言
【
FPGA
】Vivado 保姆级安装教程 | 从官网下载安装包开始到安装完毕 | 每步都有详细截图说明 | 支持无脑跟装
可跳转至Step5)Vivado介绍Step1:进入官网Step2:注册账号Step3:进入下载页面Step4:下载安装包Step5:安装Step6:等待软件安装完成安装完成Vivado介绍Vivado是
FPGA
柠檬叶子C
·
2024-02-06 08:11
FPGA玩板子记录
fpga开发
Vivado
FPGA
多功能数字时钟 基于Quartus实现设计与仿真 华南师范大学数电综设
专业:通信工程学号:__姓名:龚易乾___指导老师:电子与信息工程学院2023年2月有任何疑问可以联系邮箱:
[email protected]
项目仓库地址:https://github.com/CodeAlanqian/e-clockgithub仓库地址综合设计实验实验目的熟练掌握Quartus等EDA设计与仿真工具,掌握多路选择器、N进制计数器、显示译码电路、开关电路、按键等电路的设计和调试方法。加
CodeAlan
·
2024-02-06 08:41
FPGA
Quartus
多功能数字时钟
fpga开发
[
FPGA
开发工具使用总结]VIVADO在线调试(1)-信号抓取工具的使用
约束文件2.4两种方法的优点与缺点3在线调试方法3.1器件扫描设置3.2触发条件设置3.3触发窗口设置3.4采样过程控制4常见问题4.1时钟域的选择4.2缺少LTX文件4.3ILA无时钟参考文档1简介在
FPGA
蚂蚁cd
·
2024-02-06 08:41
FPGA开发工具使用总结
fpga开发
FPGA
编程入门:Quartus II 设计1位全加器
FPGA
编程入门:QuartusII设计1位全加器一、半加器和1位全加器原理(一)半加器(二)1位全加器二、实验目的三、QuartusII设计半加器(一)新建工程(二)创建原理图(三)将设计项目设置成可调用的元件
一只特立独行的猪 ️
·
2024-02-06 07:06
FPGA学习笔记
fpga开发
【调试小诀窍】SD卡镜像启动过程中如何第一时间获取
FPGA
配置状态?以及如何定位
FPGA
配置失败原因?
如果用户参考Intel教程EmbeddedLinuxBeginnersGuide制作SD卡image,那么
FPGA
配置文件(.rbf)是在uboot阶段被加载。
Terasic友晶科技
·
2024-02-06 07:36
【soc
fpga
开发】
fpga开发
arm开发
soc
fpga
如何将SD卡众多文件打包成一个.img文件方便Windows的Windisk32工具一键烧写?
相信不少SOC
FPGA
用户在第一次设计SD卡image时都参考过Intel的经典教程EmbeddedLinuxBeginnerSGuide,教程里面演示制作SD卡image时,需要将SD卡手动分成3分区
Terasic友晶科技
·
2024-02-06 07:36
【soc
fpga
开发】
fpga开发
arm开发
linux
soc
fpga
开发
【
FPGA
开源项目分享】街机弹球机的模拟
今天继续康奈尔大学
FPGA
课程ECE5760的典型案例分享——街机弹球机的模拟。
Terasic友晶科技
·
2024-02-06 07:05
【FPGA开源项目分享】
fpga开发
【友晶科技】基于
FPGA
的贪吃蛇游戏设计(八)——状态机设计
1.状态机理论知识Verilog语言可以依靠不同的always语句块实现硬件电路的并行执行,但在实际工程中,不仅需要并行执行电路,偶尔也会遇到需要串行执行的电路。这时候可以选择有限状态机FSM(FiniteStateMachine)来实现。状态机由状态寄存器和组合逻辑电路构成,能够根据控制信号按照预先设定的状态进行状态转移,是协调相关信号动作、完成特定操作的控制中心。有限状态机主要分为2大类:Me
Terasic友晶科技
·
2024-02-06 07:35
DE10-Standard
DE1-SOC
DE2-115
fpga开发
科技
游戏
【友晶科技】基于
FPGA
和ADV7123的VGA彩条显示(DE10-Standard、DE1-SOC、DE2-115)
前面推送过《基于权电阻网络的VGA彩条显示》文章,里面介绍的是DE0-CV和DE10-Lite开发板基于权电阻网络的VGA彩条显示的设计。今天将介绍DE10-Standard开发板基于ADV7123芯片(替换权电阻网络)的VGA彩条显示的设计。下面我们先从ADV7123芯片开始讲解。(关于VGA接口定义、行同步和场同步、分辨率、像素时钟计算等相关知识参见《基于权电阻网络的VGA彩条显示》,此篇不再
Terasic友晶科技
·
2024-02-06 07:35
DE2-115
DE10-Standard
DE1-SOC
fpga开发
科技
当复古游戏遇上
FPGA
又能擦出怎样的火花?
MiSTer是一个由来自世界各地游戏爱好者开发的免费开源项目,其主要目标是使用现代硬件(
FPGA
开发板)重新创建各
Terasic友晶科技
·
2024-02-06 07:35
【FPGA开源项目分享】
DE10-Nano
fpga开发
游戏
【友晶科技】基于
FPGA
的贪吃蛇游戏设计(二)——数码管驱动模块
共阴极数码管是7个LED的阴极端一起接地,每个阳极端单独连接到控制端(比如接到
FPGA
的GPIOpin)。共阴极数
Terasic友晶科技
·
2024-02-06 07:05
DE10-Standard
DE2-115
DE1-SOC
fpga开发
游戏
【友晶】基于
FPGA
的贪吃蛇游戏设计(七)——食物(苹果)的产生
食物产生模块完成的任务是:每次初始化就给定一个食物坐标比如(24,10),然后蛇运动的过程中用蛇头坐标跟食物坐标对比是否重合来判断是否吃掉了食物,如果相同食物就被吃掉,然后由随机数产生新的食物坐标。单元划分蛇要吃掉的食物大小为16*16个像素(蛇头大小也是16*16,蛇身每一节大小也是16*16)。显示器分辨率是640*480,假设16*16算作一个单元,那么640*480可以看作是40*30个单
Terasic友晶科技
·
2024-02-06 07:05
DE10-Standard
DE1-SOC
DE2-115
fpga开发
游戏
科技
1位全加器设计—— 原理图与VHDL设计初步
文章目录一、实验背景二、实验过程总结一、实验背景通过1位全加器的详细设计,掌握原理图输入以及Verilog的两种设计方法二、实验过程实验软件:quartusII13.0modelslimse10.2实验硬件:
FPGA
贪睡的小孩
·
2024-02-06 07:03
基于
FPGA
的图像最近邻插值算法verilog实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览将
FPGA
数据导入matlab显示图片,效果如下:2.算法运行软件版本vivado2019.2
简简单单做算法
·
2024-02-06 07:01
Verilog算法开发
#
图像算法
matlab
fpga开发
图像最近邻插值
FPGA
编程入门——实现一位全加器
FPGA
编程入门——实现一位全加器文章目录
FPGA
编程入门——实现一位全加器实验目的一位全加器原理图实现一位全加器仿真验证烧录运行实验目的1、首先基于Quartus软件采用原理图输入方法完成一个1位全加器的设计
Flydreamss
·
2024-02-06 07:59
fpga开发
University Program VWF仿真步骤__全加器
本教程将以全加器为例,选择DE2-115开发板的CycloneIVEP4CE115F29C7
FPGA
,使用QuartusLitev18.1,循序渐进的介绍如何创建Quartus工程,并使用QuartusPrime
Terasic友晶科技
·
2024-02-06 07:28
工具篇
fpga开发
仿真
tinyriscv verilator分支移植到正点原子达芬奇开发板
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和数字IC设计。关注公众号【集成电路设计教程】,获取更多学习资料,并拉你进“IC设计交流群”。
雪天鱼
·
2024-02-05 23:23
【2022杭电多校1】2022“杭电杯”中国大学生
算法设计
超级联赛(1)
2022“杭电杯”中国大学生
算法设计
超级联赛(1)hdu7138-71491001String利用exkmp把s的每个后缀与s的lcp求出来设后缀[i,n][i,n][i,n]和sss的lcplcplcp
andyc_03
·
2024-02-05 21:08
算法
acm
实现二叉树各种遍历算法
目录前言一、题目1.二叉树的各种遍历过程及遍历
算法设计
。2.实现二叉树各种遍历算法总结前言提示:记得关注我哦!!!一、题目1.二叉树的各种遍历过程及遍历
算法设计
。
程序员飞鸟
·
2024-02-05 20:42
数据结构
算法
数据结构
c语言
C语言代码优化艺术:深入细节,提升效率与性能的实践指南
然而,实现高性能的C程序不仅需要掌握
算法设计
和数据结构选择,还需要对编译器行为有深刻理解,并充分利用硬件资源。本篇将详细探讨一系列关键的C语言代码优化策略。
极客代码
·
2024-02-05 20:57
玩转C语言
c语言
【MATLAB源码-第135期】基于matlab的变色龙群优化算法CSA)机器人栅格路径规划,输出做短路径图和适应度曲线。
这种生物的特性激发了
算法设计
者创造出一种模仿变色龙行为特征的算法,用于解决复杂的优化问题。为了深入解析变色龙群优化算
Matlab程序猿
·
2024-02-05 17:36
机器人路径规划
栅格路径规划
启发式算法
matlab
算法
机器人
【MATLAB源码-第136期】基于matlab的变色龙群优化算法CSA)无人机三维路径规划,输出做短路径图和适应度曲线
这种生物的特性激发了
算法设计
者创造出一种模仿变色龙行为特征的算法,用于解决复杂的优化问题。为了深入解析变色龙群优化算
Matlab程序猿
·
2024-02-05 17:35
启发式算法
机器人路径规划
栅格路径规划
matlab
算法
开发语言
算法设计
思想--分治法
分治法:核心思想,1.分解,把大问题分解为多个规模更小的同一类型的问题。2.求解在问题规模足够小时,立即得到结果。3.合并依据所有分解后问题的解,进行综合处理,得到一个属于大问题的解。正确性证明数学归纳法通过分治实现的算法,用数学归纳法来证明正确性。数学归纳法的证明:初始时,问题规模足够小时,算法目标可以实现。对于给定规模为k的算法输入,依据数学归纳法,输入规模小于k的情形下,算法目标均可以实现。
raindayinrain
·
2024-02-05 15:55
2.1.数据结构与算法
算法
分治
设计思想
FPGA
高端项目:IMX327 MIPI 视频解码 USB3.0 UVC 输出,提供
FPGA
开发板+2套工程源码+技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的MIPI编解码方案3、本MIPICSI-RXIP介绍4、个人
FPGA
高端图像处理开发板简介5、详细设计方案设计原理框图IMX327及其配置MIPICSIRX
9527华安
·
2024-02-05 11:35
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
音视频
IMX327
MIPI
CSI
RX
USB3.0
UVC
FPGA
开发
Quartus13.0使用编译下载:添加引脚:#----------------LED----------------#set_location_assignmentPIN_K2-toled_out[11]set_location_assignmentPIN_J1-toled_out[10]set_location_assignmentPIN_J2-toled_out[9]set_location
Kyro Qu
·
2024-02-05 11:03
FPGA
fpga开发
leetcode 460: LFU缓存
题目描述:请你为最不经常使用(LFU)缓存
算法设计
并实现数据结构。
coding_diamond
·
2024-02-05 06:24
LeetCode练习
编程练习
缓存
leetcode
算法
【实战干货】
FPGA
实现ARP协议,细节全解析!(包含源工程文件)
1、系统概括 本文主要实现通过
FPGA
实现ARP协议的接收和发送,按键按下后,
FPGA
会向PC端发送ARP请求指令,PC会对
FPGA
发送ARP应答。
电路_fpga
·
2024-02-05 05:20
FPGA
以太网
fpga开发
GMII与RGMII接口相互转换(包含源工程文件)
这段时间通过
FPGA
把ARP、ICMP、UDP协议全部通过
FPGA
实现了一遍,本来本文打算记录一下arp协议的,但在此之前应该先解决RGMII接口与GMII接口的转换问题。
电路_fpga
·
2024-02-05 05:50
FPGA
以太网
xilix原语
fpga开发
基于
FPGA
的高效除法器
FPGA
可以通过除号直接实现除法,但是当除数或被除数位宽较大时,计算会变得缓慢,导致时序约束不能通过。此时可以通过在除法IP中加入流水线来提高最大时钟频率,这种方式提高时钟频率也很有限。
电路_fpga
·
2024-02-05 05:20
FPGA
FPGA基础模块
fpga开发
FPGA
学习笔记_Quartus II_In system sources and probes editor(ISSP)调试工具的使用
FPGA
学习笔记QuartusIIprimeStandardEdition—Insystemsourcesandprobeseditor(ISSP)调试工具的使用QuartusII的老版本跟新版本的Insystemsourcesandprobeseditor
GloriaHuo
·
2024-02-05 01:47
FPGA学习笔记
fpga/cpld
Quartus IP学习之ISSP(In-System Sources & Probes)
一、ISSPIP概要:ISSP:In-SystemSources&ProbesIntel
FPGA
IP作用:分为In-SystemSources与In-SystemProbesn-SystemSources
GBXLUO
·
2024-02-05 01:45
FPGA
Quartus
IP系列
fpga开发
ISSP
对半网格搜索HalvingSearchCV
对半网格搜索的概念对半网格搜索
算法设计
了一个精妙的流程,可以很好的权衡子集的大小与计算效率问题,我们来看具体的流程:1、首先从全数据集中无放回随机抽样出一个很小的子集d0d_0d0,并在d0d_0d0上验证全部参数组合的性能
恒c
·
2024-02-04 23:31
python
机器学习
人工智能
【工作周志】240108-240114
A:https://www.cnblogs.com/lazypigwhy/p/10450406.html
FPGA
通过CPU远程升级方案_bitstream.config.timer_cfg-CSDN博客
茶茶酱和FPGA
·
2024-02-04 22:23
工作记录
AI换脸
vd_source=faa4615f3c71b2b526ed2b1f48a70b2c特征易于使用的渐变图形用户界面支持图片、视频、目录输入达成场景特定(人脸识别)视频工具修剪人脸增强器(G
FPGA
N、
小乔与周瑜
·
2024-02-04 21:09
单链表ADT模板简单应用
算法设计
:单链表的逆置
并在此基础上,使用单链表ADT的基本操作,设计并实现单链表的简单
算法设计
。内容:(1)请使用模板设计单链表的抽象数据类型。(由于该环境目前仅支持单文件的编译,故将所有内容都集中在一个源文件内。
Biggoose-wl
·
2024-02-04 20:30
LOG_DHU数据结构
数据结构
c++
3 顺序表ADT模板简单应用
算法设计
:线性表的合并
3顺序表ADT模板简单应用
算法设计
:线性表的合并作者:冯向阳时间限制:1S章节:DS:线性表截止日期:2022-06-3023:55:00问题描述:目的:使用自行设计的顺序表ADT或STL中的vector
杨骅麟(Patrick Young)
·
2024-02-04 20:59
东华大学数据结构OJ
c++
信息安全专业毕业设计最新最全选题精华汇总-持续更新中
以下是学长精心整理的一些选题:基于密码学的数据加密
算法设计
与实现网络流
HaiLang_IT
·
2024-02-04 19:32
毕业设计选题
信息安全毕业设计选题
毕设选题教程
信息安全专业毕业设计选题
毕业设计选题教程
网络安全毕业设计选题
网络安全
信息安全
毕业设计选题
毕业设计
数据结构中的时间复杂度和空间复杂度基础
目录数据结构数据结构中的基本名词数据数据对象数据元素数据项数据类型数据对象、数据元素和数据项之间的关系数据结构及分类逻辑结构物理结构算法算法的特点
算法设计
上的要求算法效率的衡量时间复杂度大O渐进表示法最坏情况和平均情况常见的时间复杂度计算常数阶线性阶求和倍数对数阶次方阶等差数列
EPSDA
·
2024-02-04 18:55
数据结构
C语言分析数据结构
数据结构
测开外传之 数据结构与算法(Java语言描述)
对于一个好的
算法设计
,需要从
shanmao001
·
2024-02-04 17:41
算法
程序人生
功能测试
python
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他