E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA软核
机器学习-分类模型-非线性模型
支持向量机(SVM)通过核函数处理非线性分类(如RBF
核
)小样本非线性数据svm.SVCK近邻(K-NearestNeighbors)基于局部相似性,无需训练模型小数据量,特征空间均匀neighbors.KNeighborsClassifier
恸流失
·
2025-03-25 01:17
数据分析
机器学习
分类
人工智能
Python 学习 第五册 深度学习 第1章 什么是深度学习
机器学习与深度学习1.1.1人工智能1.1.2机器学习1.1.3从数据中学习表示1.1.4深度学习之“深度”1.1.5用三张图理解深度学习的工作原理1.2深度学习之前:机器学习简史1.2.1概率建模1.2.2
核
方法
weixin_38135241
·
2025-03-24 18:25
python
学习
深度学习
人工智能
【操作系统】Operating System Conceptions第二章知识整理总结
同时通过比较和对比整体、分层、微
核
、模块化和混合策略操作系统的不同设计,向我们展示了macOS、Android、Windows三种不同的操作
guozhirourou
·
2025-03-24 12:34
Operating
System
Conceptions阅读
Operating
System
Conceptions
庖丁解java(一篇文章学java)
请看下文...关于决定开始写博文的介绍(一切故事的起点源于这一次反省)中小技术公司的
软
扩展(微服务扩展是否有必要?)-CSDN博客SpringCloud(
庖丁解java
·
2025-03-24 09:42
java
开发语言
spring
boot
后端
【ZYNQ开发】使用xilfs库实现对于SD卡的读写
Xilffs库与Xilinx的硬件IP
核
(如SD/SDIO控制器)紧密集成,提供文件读写、目录管理等基本操作。该库具有轻量级、可配
辣个蓝人QEX
·
2025-03-24 08:31
ZYNQ
MPSoC
ZYNQ
MPSoC
arm开发
Xilffs
FATFS
文件IO
金鼎量化助手中的板块与成份股如何实时联动以及股票代码与股
软
联动
在专栏之前的文章中有介绍板块强度的作用,使用了哪些参考指标等,下面介绍金鼎量化助手板块强度页面中的板块与成份个股的联动以及如何实现个股与股
软
:如同花顺、通达信之间的联动。
wxqq_541182238
·
2025-03-23 22:29
金鼎量化助手
经验分享
笔记
其他
人工智能
卷积神经网络 - 理解卷积
核
的尺寸 k×k×Cin
卷积神经网络中,每个卷积
核
的尺寸为k×k×Cin,这一设计的核心原因在于多通道输入的数据结构和跨通道特征整合的需求。
谦亨有终
·
2025-03-23 22:26
AI学习笔记
cnn
人工智能
神经网络
深度学习
机器学习
Xilinx系ZYNQ学习笔记(二)ZYNQ入门及点亮LED灯
系列文章目录文章目录系列文章目录前言简单介绍简称xc7z020型号
FPGA
ZYNQ实操通用IO点亮LED灯硬件逻辑基础前言简单入门一下ZYNQ是何种架构,如何编程,至于深入了解应该要分开深入学习Linux
贾saisai
·
2025-03-23 17:50
FPGA学习
学习
笔记
fpga开发
【第1章>第6节】CMAC小脑模型神经网络的理论学习与MATLAB仿真
网络结构2.2CMAC地址映射2.3学习过程3.CMAC网络的MATLAB编程实现4.分辨率,重叠度,学习率对CMAC网络的训练性能影响分析4.1分辨率4.2重叠度4.3学习率5.视频操作步骤演示欢迎订阅
FPGA
fpga和matlab
·
2025-03-23 15:54
#
第1章·神经网络
学习
matlab
CMAC
小脑模型神经网络
人工智能
Matlab实现SSA-HKELM麻雀算法(SSA)优化混合
核
极限学习机多变量回归预测的详细项目实例
目录Mstlsb实她TTS-HKFLM麻雀算法(TTS)优化混合
核
极限学习机多变量回归预测她详细项目实例1项目背景介绍...1项目目标她意义...1目标...1意义...2项目挑战及解决方案...2挑战
nantangyuxi
·
2025-03-23 09:44
MATLAB
算法
matlab
回归
人工智能
数据挖掘
开发语言
深度学习
Kotlin关键字总结
2、
软
关键字:这些关键字可以在它们不起作用的上下文中用作标识符。3、修饰符关键字:这些关键字也可以在代码中用作标识符。一、硬关键字:as一一用于做类型转换或为import语句指定别名as?
萌新洛尘
·
2025-03-23 05:00
android
Kotlin
kotlin
如何使用JSON输出解析器解析语言模型的输出
核
vaidfl
·
2025-03-23 04:25
json
语言模型
easyui
python
软件工程课程作业
DevOps是为了填补开发端和运维端之间的信息鸿沟,改善团队之间的协作关系;突出重视软件开发人员和运维人员的沟通合作,通过自动化流程来使得
软
cfjybgkmf
·
2025-03-23 04:48
软件工程课程作业
软件工程
opencv对图像处理
腐蚀、膨胀:腐蚀:求局部最小值,原图高亮部分被蚕食膨胀:求局部最大值,原图高亮部分部分扩张img=cv.imread(path)kenel=np.ones((5,5),np.uint8)#创建
核
结构img2
syfirst1111
·
2025-03-23 03:16
图像处理
opencv
计算机视觉
一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)
文章目录一切皆是映射:实现神经网络的硬件加速技术:GPU、ASIC(专用集成电路)和
FPGA
(现场可编程门阵列)1.背景介绍2.核心概念与联系3.核心算法原理&具体操作步骤3.1算法原理概述3.2算法步骤详解
AI天才研究院
·
2025-03-23 02:36
AI大模型企业级应用开发实战
DeepSeek
R1
&
大数据AI人工智能大模型
计算科学
神经计算
深度学习
神经网络
大数据
人工智能
大型语言模型
AI
AGI
LLM
Java
Python
架构设计
Agent
RPA
Fpga
-流水灯代码详解
moduleflowled(inputsys_clk50,inputrst_n,outputreg[3:0]led);reg[23:0]cnt;always@(posedgesys_clk50ornegedgerst_n)beginif(!rst_n)cnt<=24'd0;elseif(cnt<24'd10000000)cnt<=cnt+1'b1;elsecnt<=24'd0;endalways@
一顿吃一锅
·
2025-03-23 01:59
fpga开发
FPGA
实战1-流水灯实验verilog
1.实验要求(1)设计一个流水灯的实验,实现12位流水灯的依次点亮,(2)流水灯的流转时间是(500ms/2Hz),(3)系统时钟位50MHz,(4)定义12个寄存器ledtemp保存12个状态,(5)寄存器的初始值位12'b0000_0000_0001,(6)当移位到12‘b1000_0000_0000时,ledtemp的值回到12'b0000_0000_0001,2.设计代码//coding/
马志高
·
2025-03-23 01:56
FPGA
fpga开发
《南京日报》专题报道 | 耘瞳科技“工业之眼”加码“中国智造”
机器人已不再是科幻电影里的遥远想象,他们就像人类的“同事”,在工地上忙着贴砖、刷墙、搬运、检测;在体育训练场上帮助运动员矫正姿势;在医院里帮助医生发现帕金森早期征兆,在智慧工厂里与人类分工协作……作为南京市机器人产业“一
核
多翼
耘瞳科技
·
2025-03-22 17:04
科技
鸿蒙开发工程师简历项目撰写全攻略
「4+1」结构:项目背景(业务价值)+技术架构(鸿蒙特性)+核心实现(技术难点)+个人贡献(量化成果)+附加价值(延伸影响)二、鸿蒙特色技术点提炼技巧鸿蒙核心技术技术维度具体实现案例量化成果示例分布式
软
总线自定义协议实现家电设备低功耗连接连接成功率从
谢道韫689
·
2025-03-22 12:53
鸿蒙随笔
harmonyos
华为
大语言模型学习路线:从入门到实战
适应人群已掌握Python基础具备基本的深度学习知识学习步骤本路线将通过四个
核
大模型官方资料
·
2025-03-22 10:05
语言模型
学习
人工智能
产品经理
自然语言处理
搜索引擎
向量检索、检索增强生成(RAG)、大语言模型及相关系统架构——典型面试问题及简要答案
核
快撑死的鱼
·
2025-03-22 05:13
算法工程师宝典(面试
学习最新技术必备)
语言模型
系统架构
面试
PXI PXIe控制器:4Link架构+16GB带宽,兼容主流机箱,设计文件涵盖原理图、PCB和
FPGA
源码,实现可直接制板,高带宽PXI PXIe控制器,4Link架构,兼容主流机箱,提供设计文件、
PXIPXIe控制器4Link架构16GB带宽兼容主流PXIe机箱设计文件原理图&PCB
FPGA
源码可直接制板ID:8245999662600997605浪里个浪里个浪001PXI和PXIe控制器是一种用于测量和自动化测试的高性能仪器
suRQWcVNi
·
2025-03-22 02:50
fpga开发
程序人生
PXI/PXIe控制器 4Link架构 16GB带宽 兼容主流PXIe机箱 设计文件 原理图&PCB
FPGA
源码 可直
原理图&PCB
FPGA
源码可直接制板PXI和PXIe技术在现代仪器仪表领域中扮演着重要角色。
FjtKvOwLaGa
·
2025-03-22 02:17
fpga开发
架构
FPGA
基带平台射频数据处理装置及验证系统设计与方法
本文还有配套的精品资源,点击获取简介:
FPGA
在射频数据处理领域拥有灵活性和高性能,广泛用于通信、雷达、卫星导航等。
BE东欲
·
2025-03-21 22:10
基于
FPGA
的3U机箱温度采集板PT100,应用于轨道交通/电力储能等
板卡简介:本板为温度采集板(PT100),对目标进行测温,然后将温度转换成处理器可识别的电流信号。性能规格:电源:DC5V,DC±15V4线制PT100:7路(标称测温范围-50℃~200℃,对应调理后电流4~20mA,精度±0.5℃)3线制PT100:1路(标称测温范围-50℃~200℃,对应调理后电流4~20mA,精度±0.5℃)尺寸:220mm*100mm*1.6mm重量:0.155kg工作
深圳信迈主板定制专家
·
2025-03-21 22:08
轨道交通
NXP+FPGA
X86+FPGA
fpga开发
arm开发
架构
人工智能
FPGA
仿真过程中宏定义的修改
在仿真过程中,经常会有一些时间变量,比如1分钟,10分钟等,这种级别的仿真很费时间,因此,人们往往将时间参数修改,利用秒级别进行仿真,仿真完成后,再改回分钟级别。下面提供一种宏定义的方式,方便实际过程中和仿真过程中时间参数修改。`defineSIMULATION`ifdefSIMULATIONlocalparamTIMER_CNT_1S=30'd1_000-1'b1;//1s计数的最大值local
学习永无止境@
·
2025-03-21 21:38
fpga开发
FPGA
设计中衍生时钟的定义及约束
衍生时钟的定义:衍生时钟主要是指由已有的主时钟进行分频、倍频或相移而产生出来的时钟信号,如由时钟管理单元(MMCM等)或一些设计逻辑所驱动产生的时钟信号。衍生时钟的定义取决于主时钟的特性,衍生时钟约束必须指定时钟源,这个时钟源可以是一个已经约束好的主时钟或者另一个衍生时钟,衍生时钟并不直接定义频率、占空比等参数,而是定义其与时钟源的相对关系,如分频系数、倍频系数、相移差值、占空比差值等。因此,在做
学习永无止境@
·
2025-03-21 21:38
FPGA设计
fpga开发
fpga
时钟约束
Zynq PL端IP
核
之AXI DMA
1.AXIDMA简介Zynq提供了两种DMA,一种是PS中的DMA控制器,通过GP口与PL端连接,另一种是PL中的AXIDMAIP
核
(
软
核
),通过HP口与PS端连接。
Mazy.v
·
2025-03-21 21:05
fpga开发
嵌入式硬件
arm开发
单片机
基于MPC8377的MCPU 3U机箱CPCI板卡
性能规格:电源:DC5VCPU:MPC8377
核
数:单核32位主频:667MHzMCU:MK60DN512VLL10
FPGA
:XC6SLX16-2FT256I存储:DDR2256Mb(CPU)PROM16MB
ARM+FPGA+AI工业主板定制专家
·
2025-03-21 21:35
轨道交通
linux
Codesys
RK3568
PLC
RK3588
FPGA
时序约束的概念和意义
设计人员通过GUI输入时序约束,或者手动输入时序约束的方式告诉Vivado工具关于时钟或者IO接口的时序信息,用于协助Vivado工具在布局布线时尽可能的满足设计人员的时序要求,最大程度的保证Vivado工具每次生成的bit文件都具备良好的稳定性和适应性。
学习永无止境@
·
2025-03-21 18:10
FPGA设计
fpga
fpga开发
开发语言
【北京迅为】iTOP-RK3568开发板OpenHarmony系统南向驱动开发UART接口运作机制
瑞芯微RK3568芯片是一款定位中高端的通用型SOC,采用22nm制程工艺,搭载一颗四
核
Cortex-A55处理器和MaliG522EE图形处理器。
迅为电子
·
2025-03-21 14:38
RK3568开发板
RK3568开发板
OpenHarmony
BRAM消耗与FIFO的关系:有效利用
FPGA
资源的策略
BRAM消耗与FIFO的关系:有效利用
FPGA
资源的策略引言在
FPGA
设计中,BRAM(BlockRAM)是用于存储数据的重要资源。有效管理和利用BRAM对于实现高性能数字系统至关重要。
kanhao100
·
2025-03-21 12:11
HLS
fpga开发
基于
FPGA
的DDS连续FFT 仿真验证
基于
FPGA
的DDS连续FFT仿真验证1摘要本文聚焦AMDLogiCOREIPFastFourierTransform(FFT)核心,深入剖析其在
FPGA
设计中的应用。
toonyhe
·
2025-03-21 11:35
FPGA开发
fpga开发
DDS
FFT
IFFT
无矩阵乘法LLM:效率与性能双突破
此外,基于
FPGA
的硬件优化进一步提升了性能,1.3B参数模型功耗仅为13W,达到人类阅
XianxinMao
·
2025-03-21 08:42
人工智能
矩阵
人工智能
线性代数
HarmonyOS第27天:鸿蒙开发新征程探索未来,持续进阶
它将各个终端设备视为一个整体,通过分布式
软
总线、分布式数据管理等技术,
老三不说话、
·
2025-03-21 08:07
HarmonyOS开发
harmonyos
华为
Netty源码—2.Reactor线程模型一
答:默认是2倍CPU
核
数个线程。在调用EventExcutor的execute(task)方法时,会判断当前线程是否为Netty的Reactor线程,也就
东阳马生架构
·
2025-03-21 05:11
Netty应用与源码
Netty
Reactor线程模型
高云
FPGA
的管脚约束文件的复制
问:Gowin里面能不能直接拷贝一个管脚约束文件进去用?答:可以直接拷贝,但是拷贝前后两个工程对应的芯片必须要是同一个芯片拷贝方法:第一步:按照被拷贝约束文件对应的芯片新建一个工程,然后将原工程文件夹“src”里面的“.cst”文件拷到新建工程的相同目录下,第二步:回到新建工程目录下,点击芯片名右击,如下图:将“.V”文件和“.cst”文件一同加入这个工程,最后综合,布局布线就可以了,注意:有时拷
在岸上走的鱼
·
2025-03-21 04:08
fpga开发
嵌入式硬件
硬件架构
AI驱动软件开发流程的智能化转型与效能提升
随着
软
我有些不开心
·
2025-03-20 22:21
开发语言
基于多头注意机制的多尺度特征融合的GCN的序列数据(功率预测、故障诊断)模型及代码详解
GCN的主要构成要素包括节点特征矩阵、邻接矩阵和卷积
核
。通过多次迭代,GCN可以逐步学习到图中节点的高阶表示,为后续的分类、预测等任务提供
清风AI
·
2025-03-20 22:14
深度学习算法详解及代码复现
人工智能
神经网络
深度学习
python
conda
pip
pandas
FPGA
——DDS原理及代码实现
FPGA
——DDS原理及代码实现一、DDS各参数意义如图,一个量化的32点的正弦波,也就是说一个ROM里存了32个这样的数据,每次读出一个数据要1ms,分别读出1,2,3...30,31,32,共32个点
·
2025-03-20 19:34
macos 搭建 ragflow 开发环境
服务器环境:28
核
56线程,64G,CentOS82、服务器部署服务器安装docker,过程略服务器安装docker-compose,过程略安装
Dickence
·
2025-03-20 02:08
macos
2025实战指南:基于VMware 17与Linux的Dify私有化部署——从零构建企业级AI开发平台
环境准备与系统配置1.1VMware17虚拟机创建新建虚拟机:选择“典型”安装模式,指定CentOS7镜像文件(建议使用阿里云镜像源获取最新稳定版)1硬件资源配置:内存:≥4GB(推荐8GB)处理器:2
核
以上磁盘空间
Tec_Bit
·
2025-03-20 02:34
人工智能
centos
linux
人工智能
chatgpt
机器视觉中图像的腐蚀和膨胀是什么意思?它能用来做什么?
具体来说,腐蚀操作使用一个结构元素(通常是一个小的矩阵或
核
)在图像上滑动,只有当结构元素完全覆盖前景区域时,中心
yuanpan
·
2025-03-20 02:29
机器学习
人工智能
计算机视觉
图像处理
AXI总线之相关应用
AXI总线作为现代SoC设计的核心互连协议,其应用场景极为广泛,覆盖移动设备、AI加速器、
FPGA
、存储控制器等多个领域。
逾越TAO
·
2025-03-19 23:39
fpga开发
硬件工程
笔记
【
FPGA
教程案例31】通信案例1——基于
FPGA
的ASK调制信号产生
FPGA
教程目录MATLAB教程目录-----------------------------------------------------------------------------------
fpga和matlab
·
2025-03-19 23:03
★教程2:fpga入门100例
fpga开发
FPGA教程
ASK调制
verilog
知识蒸馏:从
软
标签压缩到推理能力迁移的工程实践(基于教师-学生模型的高效压缩技术与DeepSeek合成数据创新)
核心在于利用教师模型的
软
标签(概率分布)替代独热编码标签,学生模型不仅学习到教师模型输出数据的类别信息,还能够捕捉到类别之间的相似性和关系,从而提升其泛化能力核心概念知识蒸馏的核心目标是实现从教师模型到学生模型的知识迁移
AI仙人掌
·
2025-03-19 17:20
人工智能
AI
人工智能
深度学习
语言模型
机器学习
联
核
科技AGV无人叉车有哪些常见的安全防护措施?
联
核
科技的AGV无人自动化叉车作为自动化设备,它的安全防护措施通常涵盖多个层面,以确保在复杂环境中安全运行。
m0_66581510
·
2025-03-19 17:19
科技
安全
自动驾驶
自动化
人工智能
机器人
【教程4>第2章>第30节】本章整体思维导图与学习总结
教程4.目录.目录1.本章节目录2.本章节思维导图3.本章节学习案例与实际应用欢迎订阅
FPGA
/MATLAB/Simulink系列教程《★教程1:matlab入门100例》《★教程2:
fpga
入门100
fpga和matlab
·
2025-03-19 12:39
#
第3章·通信—高阶调制解调
FPGA
教程4
学习总结
高阶调制解调
深度学习五大模型:CNN、Transformer、BERT、RNN、GAN详细解析
卷积层通过卷积
核
在输入数据上进行卷积运算,提取局部特征;池化层则对特征图进行下采样,降低特征维度,同时保留主要特征;全连接层将特征图展开为一维向量,并进行分类或回归计算。
·
2025-03-19 11:37
深度学习
算力未来演进与多场景创新
从技术架构层面来看,异构计算通过整合CPU、GPU、
FPGA
等多元芯片实现性能跃升,边缘计算则借助分布式节点降低时延并提升响应效率,而量子计算在特定领域的指数级加速潜力已进入验证阶段。
智能计算研究中心
·
2025-03-19 11:06
其他
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他