E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
UG
ZYNQ基础知识一
参考:
UG
1181Zynq-7000ProgramableSocArchitrcturePortingQuickStartGuidezynq处理器结构图CPUMODE:Atanygiventime,theCPUcanbeinonlyonemode
weixin_33857679
·
2020-07-05 23:03
ZYNQ地址分配问题
blog/17-08/423773_0818c.html这个博主的一系列文章写的很好,本文是在阅读了他的博客后,才下定决心查阅相关文档进一步去研究这个问题下面给出自己的理解:一、SoC地址空间分配(查看
UG
585
weixin_30481087
·
2020-07-05 21:10
linux路由表
centos~]#routeKernelIProutingtableDestinationGatewayGenmaskFlagsMetricRefUseIfacedefaultgateway0.0.0.0
UG
000eth010.0.0.1010.139.128.1255.255.255.255UGH
weixin_30394981
·
2020-07-05 20:58
vivado HLS从实例看优化
虽然看完了
ug
902关于vivadoHLS优化的内容,但有点囫囵吞枣,所以想从实例去探索如何应用优化指令来达到最大的性能!
元气少女缘结神
·
2020-07-05 20:18
FPGA
学习Zynq-7000的入门书单
7000AllProgrammableSoC:Concepts,Tools,andTechniqueshttp://www.xilinx.com/support/documentation/sw_manuals/xilinx14_4/
ug
873
0X32
·
2020-07-05 19:54
嵌入式驱动
-02-Xilinx的SerDes接口介绍【Xilinx-LVDS读写功能实现】
熊猫君的文章“Zynq高速串行CMOS接口的设计与实现”,都已经说清楚了,大神~~参考文档
ug
953,
ug
471,我们为了捕获OV7251摄像头LVDS的数据信号,将会使用的以下资源:-IDELAYCTRL
vacajk
·
2020-07-05 19:55
Xilinx
FPGA
Camera
JESD204B学习之关键点问答
《
ug
476_7Series_GTX_GTH_Transceivers》3.《AD9680》4.《AD9144》3.JESD204B关键问题3.1JESD204有多少个子类,怎么设置?
风中月隐
·
2020-07-05 18:39
FPGA
aurora 64B/66B ip核设置与例程代码详解
2.参考文档《pg074-aurora-64b66b》《
ug
476_7Series_GTX_GTH_Transceivers》3.Aurora64B/66Bip设置本例程使用环境:编译环境:vivado2017.4
风中月隐
·
2020-07-05 18:39
FPGA
PetaLinux安装教程,基于Ubuntu
本文将详细介绍PetaLinux的安装流程,虽然实际上基本就是把Xilinx的
UG
1144翻译一遍。但对于初学者而言,全是英文的Guidance还是很难受的,可能某一步要输入某个命令
Joyce_Ng
·
2020-07-05 18:14
Linux
【FPGA】BUFG和BUFH的区别
BUFG-
UG
472P147系列器件拥有32个globalclocklines;这些lines可以给整个器件所有时序资源提供时钟和控制信号。
茶茶酱和FPGA
·
2020-07-05 16:49
FPGA
月度总结|2017.1
1.ansys资料下载完毕2.关于毕设,知网资料下载了一些3.关于毕设,根据caxa图纸完成了
ug
模型的建立,并完成了装配4.360云盘
ug
资源正在下载5.重装
ug
软件,标准件插件6.毕设开题报告总结7
zh楠楠
·
2020-07-05 15:09
ZYNQ网卡DMA错误问题
根据Zynq-7000参考手册(
UG
585),DMA不应访问0x00000000至0x0007ffff的地址范围(对于0x00000000至0x0003ffff的地址范围:地址由SCU过滤并且OCM映射为高
孙小草
·
2020-07-05 13:42
ZYNQ
linux
dma
petalinux实现qt程序输出
2、版本对应详见手册
UG
1144。
深邃的瞳孔
·
2020-07-05 12:29
U96
VIVADO
petalinux
U96 v1 display port图片测试
5、xilinx官网下载
ug
1209-embedded-design-tutorial.
深邃的瞳孔
·
2020-07-05 12:28
U96
linux 路由表 配置
routeDestinationGatewayGenmaskFlagsMetricRefUseIface192.168.0.0*255.255.255.0U000eth0169.254.0.0*255.255.0.0U000eth0default192.168.0.10.0.0.0
UG
000eth0route
Mr. 小萝卜
·
2020-07-05 11:05
TCP/IP
linux
网络
路由器
centos
活动
XILINX MCB DDR3读写操作笔记
xilinxspartan6器件内置硬核MCB(memorycontrollerblock)赛灵思官方文件
ug
388对利用MCB控制DDR存储器做了详细的介绍(主要在MCBoperation章节)FPGA
shimmy_lee
·
2020-07-05 11:01
FPGA学习笔记
深入浅出FPGA-13-IMPACT软件使用
IMPACT软件使用一般情况下,我是反感写这些内容的,找个
UG
看一下,然后练习一下,就会了,参考价值不大,这次破例,纯属冲动。
Rill
·
2020-07-05 10:07
FPGA/HDL
【基于Simulink+
UG
NX MCD 一级倒立摆控制系统仿真】建模和分析(一)
前言倒立摆是比较典型的系统,可以看出火箭发射的简化模型,国内外学者常常通过在倒立摆上开发和测试控制算法。对倒立摆的控制分为两大任务:起摆稳摆所以本文想通过此项目对自动控制原理进行一个复习与学习的过程,具体目标设想建立单摆模型,通过simulink进行仿真,开发相关算法,同时,利用UGNXMCD建立单摆机电模型,可以进行更为直观的仿真,但利用MCD进行控制算法的开发还未看到有相关研究。视频资料:【倒
云敬山
·
2020-07-05 09:03
控制原理
一级倒立摆
MCD
自动控制
MOS管导通条件
PMOS增强型管:
uG
-uS|uGS(th)|,uGS|th|是开启电压;NMOS增强型管:
uG
-uS>0,且|
uG
-uS|>|uGS(th)|,uGS|th|是开启电压;PMOS导通是在G和S之间加G
红了芭蕉,绿了樱桃:)
·
2020-07-05 08:07
MOS管
电路
基于FPGA的卷积网络加速(2)
分享一下是实现的CNN卷积层的一些思路,我使用的工具是xilinx的hls高级综合开发IDE,可以用高级语言c/c++来开发硬件,具体文档可看xilinx的
ug
902。
记得努力o
·
2020-07-05 06:24
cnn
机器学习
FPGA
zynq实现动态加载(Partial Reconfiguration)
这里主要参考了
ug
909,上面对每一步操作具有十分详细的说明。但是对于初学者来时,那些晦涩难懂的专业名词是在令人挠头,所以这里把手册的内容进行了精简,并且用大家最喜欢的流水灯实验说明问题。哈哈哈。。。
袁海璐
·
2020-07-05 04:48
FPGA
Zynq----获取芯片内部温度数据
参照https://china.xilinx.com/html_docs/registers/
ug
1087/
ug
1087-zynq-ultrascale-registers.html可以知道温度数据存储在
海歌也疯狂
·
2020-07-05 04:36
Xilinx
转载:Vivado中MIG核中DDR的读写控制
根据官方的文档(
UG
586,下载链接在文末),DDR控制器的时序主要有三:(1)首先是控制信号,如下图:·从上图可以看出,只有当app_rdy信号有效时,程序所发出的读写命令才会被控制器接收。
evlpr8
·
2020-07-05 04:09
FPGA
综合属性------parallel_case /tanslate_off/tanslate_on/use_dsp48
参考文档《
ug
901》Vivado综合工具支持直接在RTL文件或XDC文件中设置综合属性。在Vivado开发套件中,Vivado综合器可综合几种类型的属性。大多数情况下,这些属性有相同语法和行为。
风中少年01
·
2020-07-05 03:58
Vivado
HLS实验(一)HLS介绍:Lab1 创建高层次综合工程
参考文档:《
UG
871》目录Lab1创建高层次综合工程Step1创建工程Setp2:验证C设计文件Step3高层次综合Step4:RTL验证Step5:IPCreationLab1创建高层次综合工程基于
风中少年01
·
2020-07-05 03:58
HLS入门
zynq双核交互(1)之zynq双核的启动
zynq双核交互(1)之zynq双核的启动zynq双核交互相关的官方相关资料如下:
ug
585-Zynq-7000-TRM.pdf第6.1.10章节。
theboynoName
·
2020-07-05 03:43
zynq
zynq双核启动
zynq双核交互
Xilinx Aurora IP 用户接口相关介绍
1、概述基本概念不再重复,详细可参考百度、aurora_8b10b_
ug
353(userguid)。看看aurora_8b10b_
ug
353手册,基本可以知道IP如何使用。
工作使我快乐
·
2020-07-05 03:23
FPGA基础进阶
在Nexys4 DDR上实现的DDR2读写例程
根据官方的文档(
UG
586,下载链接在文末),DDR控制器的时序主要有三:(1)首先是控制信号,如下图:·从上图可以看出,只有当app_rdy信号有效时,程序所发出的读写命令才会被控制器接收。
SEU_MJ
·
2020-07-05 03:00
嵌入式
Vivado
DDR
Xilinx
UVA - 136 Ugly Numbers
lluSubmitStatusDescriptionUglynumbersarenumberswhoseonlyprimefactorsare2,3or5.Thesequence1,2,3,4,5,6,8,9,10,12,15,...showsthefirst11
ug
luciozhang
·
2020-07-05 03:43
高效算法
petalinux zynq7000从安装到PS加载PL bin文件
其他版本同理,去DocNav下看
UG
1144,找到对应版本支持的linux系统。
同年纪_
·
2020-07-05 02:38
zynq
ROS学习笔记(1)6轴机器臂的URDF文件的生成并用rviz和moveit显示
潜龙邮箱:chenhfxy@163.com=====================================================================内容概要:1.如何将
UG
pathfinder1987
·
2020-07-05 01:50
QT
C++
ROS
rviz
QCC300X 充电配置 调试笔记
相关工具的
UG
文档:ADKConfigurationToolUserGuide1.设置UserEvents解释:0:设置长按MFB关机。1:设置长按MFB开机。
newid2013
·
2020-07-05 00:48
PetaLinux 2019.1详细安装步骤以及所需要文件
这里主要根据
UG
1144文档,这两天成功安装使用了PetaLinux的最新版本2019.1一,在虚拟机里安装Ubuntu16.041,选Ubuntu操作系统的版本是16.04,我最初尝试过18版本的Ubuntu
mcupro
·
2020-07-05 00:32
FPGA
ZYNQ7
ZEDBOARD
总结和计划
Cosmos(ZYNQ)编译运行Linux系统
Author:GaryData:2019-12-24Ref:
ug
1144-petalinux-tools-reference-guide.pdfhttps://www.cnblogs.com/vacajk
为什么每天的风都这么大
·
2020-07-04 23:59
Linux
FPGA
Petalinux系列-Petalinux2019.1安装
安装依赖
ug
1144中提供了快速安装依赖的脚本,sudoapt-getinstall-ygccgitmakenet-toolslibncurses5-devtftpdzlib1g-devlibssl-devflexbisonlibselinux1gnupgwgetdiffstatchrpathsocatxtermau
lulugay
·
2020-07-04 23:23
Petalinux系列
《TCP/IP详解 卷一:协议》读书笔记--IP选路
netstat-rnRoutingtablesDestinationGatewayFlagsRefcntUseInterface140.252.13.65140.252.13.35UGH00emd0127.0.0.1127.0.0.1UH10lo0default140.252.13.33
UG
00emd0140.252.13.32140
crazy__chen
·
2020-07-04 20:38
计算机网络
Zynq-Linux移植学习笔记之16-Zynq下linux XADC驱动
通过
ug
480_7Series_XAD
Felven
·
2020-07-04 19:33
Felven在职场
Zynq-Linux移植学习笔记之九-petalinux
一、硬件设计参考
ug
980-petalinux-board-bringup,用户使用vivado进行硬件设计,硬件设计完成后使用export命令导出导出文件
Felven
·
2020-07-04 19:33
Felven在职场
Vitis AI学习笔记(1): Vitis AI 开发工具包概述
**声明:文章翻译自
UG
1414(v1.0)VitisAIUserGuide的第一章,仅供学习参考。
falwat
·
2020-07-04 15:02
Vitis
MPSOC ZCU102 petalinux环境搭建问题记录
最近在研究MPSOC,搭建参考:
ug
1144-petalinux-tools-reference-guide.pdf,个人用的Ubuntu18.10,虚拟机。
dean_gdp
·
2020-07-04 14:03
MPSOC
zynq MIO驱动
1.首先你通过
ug
585datasheet要找到MIO20和MIO21所对应的寄存器。
dachunfree
·
2020-07-04 14:40
linux驱动
UG
设计零基础入门学习须知的
UG
模具设计技巧
UG
被广泛用在产品设计、模具设计、加工编程、装配分析、钣金设计等等方面,随着社会的发展,越来越多的人应懂得并能熟练的应用
UG
软件进行各种工程的设计。
鑫韭缘设计
·
2020-07-04 13:39
CVPR 2020雾天条件下物体检测挑战赛冠军DeepBlueAI团队技术分享
各个workshop也都公布了各自举办挑战赛的结果,其中第三届
UG
2+挑战赛公布了最终榜单,来自深兰科技北京AI研发中心的DeepBlueAI团队斩获了「雾天条件下物体检测」赛道的冠军。
PaperWeekly
·
2020-07-04 12:32
基于UltraZed board (Xilinx MPSOC ZU3)的第一个FPGA跑马灯程序
参考资料:
UG
1165chapter7
UG
940PL侧管脚映射--
ambercctv
·
2020-07-04 10:31
HLS实现YOLO神经网络系列(一)
二.HLS部分高级综合HLS基础学习,参考Xilinx官方文档
ug
871-vivad
alangaixiaoxiao
·
2020-07-04 10:51
HLS
Xilinx ibert使用
方法以zc706上sfp光口外回环来测试,选择10.3125,10GBASE-R,时钟156.25MHz,这里时钟选择,FMCHPC的时钟,参考
ug
954或者原理图,系统时钟选择外部,vivado2015.2.1
黑客三遍猪
·
2020-07-04 09:52
FPGA
ZYNQ SoC嵌入式开发(一):配置SD卡作为根文件系统
一手资料参考自
ug
1144。petalinux默认工程下的Linux使用的rootfs是INITRAMFS,该文件系统被编译进image.ub文件中,在系统启动时解压后得到临时的文件系统。
惟有饮者留其名
·
2020-07-04 09:34
PetaLinux
如何在zynq中调用并驱动vivado HLS生成的ip core
赛灵思官方给出了
ug
902文档,很详细的介绍了官方提供的各种库,以及HLS的使用方法。本文将介绍如何在zynq上使用vivadoHLS生成的ip核。
Dobby_Wang
·
2020-07-04 08:49
zynq开发
008. 近期学习的通信类知识点精简总结1(SDN,VoLTE)
参考文章:https://mp.weixin.qq.com/s/Q_kUkwekDAKYahGfUDw_
Ug
2.VoLTE:VoiceoverLTE/在LTE上进行语音
Theodore_fzy
·
2020-07-04 08:35
通信原理
网络通信
[MATLAB学习笔记]MATLAB读取
UG
三维模型数据
UG
完成三维建模之后,导出STL格式的外形数据。
MStarZhang
·
2020-07-04 06:22
上一页
23
24
25
26
27
28
29
30
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他