E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Verilog低速外设
「HDLBits题解」Verification: Writing Testbenches
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Tb/clock-HDLBits`timescale1ps/1psmoduletop_module
UESTC_KS
·
2024-02-01 10:25
HDLBits
题解
fpga开发
Verilog
「HDLBits题解」Build a circuit from a simulation waveform
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Sim/circuit1-HDLBitsmoduletop_module
UESTC_KS
·
2024-02-01 09:55
HDLBits
题解
fpga开发
Verilog
设备树(1)-设备树是什么?设备树基础概念及语法
1.简介设备树:devicetreeDTS:设备树源码文件,采用树形结构描述板级信息,例如IIC、SPI等接口接了哪些设备DTSI:设备树头文件,描述SOC级信息,例如几个CPU、主频多少、各个
外设
控制信息等
Embedded-Xin
·
2024-02-01 09:14
Linux驱动/内核编程
设备树
linux
嵌入式硬件
驱动开发
【国产MCU】-CH32V307-GPIO控制-外部中断
当前系统管理了88个
外设
中断通道和8个内核中断通道,其他保留。本文将详细介绍如何配置使用CH32V307的外部中
视觉&物联智能
·
2024-02-01 08:34
物联网全栈开发实战
单片机
嵌入式硬件
物联网
传感器
CH32V307
国产
MCU
HAL库之看门狗
一、看门狗的介绍(1)独立看门狗(IWDG):独立看门狗由专用的
低速
时钟(LSI)驱动,即使主时钟发生故障它也仍然有效。因此叫独立,同时因此在低功耗模式下不能启动看门狗,低功耗详情见之前文章。
m0_61973119
·
2024-02-01 07:20
STM32
HAL库
单片机
嵌入式硬件
STM32低功耗模式
一、低功耗模式介绍STM32的低功耗模式有3种:1)睡眠模式(CM3内核停止,
外设
仍然运行)2)停止模式(所有时钟都停止)3)待机模式(1.8V内核电源关闭)在这三种低功耗模式中,最低功耗的是待机模式,
m0_61973119
·
2024-02-01 07:16
STM32
HAL库
stm32
嵌入式硬件
单片机
ADS1115使用方法
可应用于,电池电压电流检测,
低速
便携式仪表以及温度测量系统中。简化图为2.引脚功能引脚名称类型描述ADDR数字量输入I2C丛机地址选择AIN0模拟量输入模拟量
嵌入式学习菌
·
2024-02-01 05:20
单片机
嵌入式硬件
周末愉快
我@了,所有工作人员有人回复,也有人没有消息,没有关系的今天继续练车,从11点练车练到四点,今天练车练的过程甚是愉快,练习起步,练习急刹车,练习高速换档,练习
低速
减档,还要练习路边停车。
薛红瑞
·
2024-02-01 04:54
linux-uboot 移植一 uboot启动加载过程
概述Linux系统启动之前还需要一段程序来进行引导工作,比如先初始化DDR内存等
外设
,然后将内核从外部的flash(nandflash、SD、EMMC等)中拷贝到DDR中,最后启动内核。
晴天晴天天天天
·
2024-02-01 02:03
linux
arm开发
STM32F4 | 独立看门狗(IWDG)实验
一、STM32F4独立看门狗简介 STM32F4的独立看门狗由内部专门的32Khz
低速
时钟(LSI)驱动,即使主时钟发生故障,它也仍然有效。
Drill_
·
2024-02-01 02:47
STM32(F429开发板)
stm32f4
IWDG
独立看门狗
32入门-串口通信-发送和接收数据
目录通信方式硬件电路软件部分USART
外设
(同步/异步收发器)波特率引脚复用初始化基本流程发送接收语言简述常用的函数使用的结构体引脚模式打印数据的三种方法使用printf在实际的串口中,只能发送二进制数
R三哥哥啊
·
2024-02-01 00:45
stm32学习笔记
stm32
单片机
学习
目前了解stm32主要
外设
开发流程,请问如何进一步学习?
目前了解stm32主要
外设
开发流程,请问如何进一步学习?
单片机一哥
·
2024-01-31 22:36
51单片机
智能小车
嵌入式
51单片机
单片机
画画怎么设计配色方案?试试这 8 个简单步骤
今天大鱼带来一种用数学方式来配色的方法,该方法来自国
外设
计师:亚历克西斯·赖特。第一步:将你的颜色模型设置为HSL通常,我们用的颜色选择器设置
大鱼漫说
·
2024-01-31 21:46
15EG使用ps点亮mio的led
创建工程模板在hello_world中已经介绍过了,这里直接从配置完zynq开始因为要用到ps的GPIO,所以要对ZYNQ进行额外的配置,双击ZYNQ打开配置->打开IO口配置->勾选GPIO0MIO
外设
mcupro
·
2024-01-31 21:19
单片机
嵌入式硬件
FPGA
fpga开发
STM32——SPI
SPI是串行
外设
接口(SerialPeripheralInterface)的缩写,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便
my hope !
·
2024-01-31 20:12
STM32
stm32
嵌入式硬件
单片机
【计组考点】:第九章 输入输出系统
目录1.I/O接口的概念2.I/O接口的功能3.I/O接口的编址4.
外设
与主机数据传输的控制方式最后1.I/O接口的概念2.I/O接口的功能3.I/O接口的编址4.
外设
与主机数据传输的控制方式最后加油!
vpurple__
·
2024-01-31 18:48
计算机组成原理
计算机组成原理
IO接口
考试
学习
STM32学习笔记(四) —— 位段别名区的使用
STM32F103RCT6有两个位段区(SRAM最低1M空间和片内
外设
存储区最低1M空间),这两个区域都有各自的别名区,在别名区中每个字会映射到位段区的一个位,所以在别名区修改一个字相当于修改位段区中对应的一个位映射公式
SSS&10&01
·
2024-01-31 18:40
STM32学习笔记
stm32
mysql优化之语句调优
SQL优化技巧使用groupby分组查询是,默认分组后,还会排序,可能会降
低速
度,在groupby后面增加orderbynull就可以防止排序.有些情况下,可以使用连接来替代子查询。
yueF_L
·
2024-01-31 17:18
mysql
数据库
蓝桥杯单片机学习笔记02
1.51单片机的中断系统在接下来的学习中,将会介绍定时器、串口通信等
外设
的基本使用,而这些
外设
的使用都要涉及中断,而且中断是单片机开发中一个相当重要的概念。不能掌握中断系统,就无法灵活应用这些
外设
。
听风起
·
2024-01-31 17:08
蓝桥杯单片机
单片机
学习
笔记
STM32的分类和选型
STM32F1xx:中低端微控制器,具有丰富的
外设
和良好的性能。STM32F2xx:高性能微控制器,适用于要求较高性能的应用。STM32F3xx:高性能、低成本,适用于运动控制等领域。
石头嵌入式
·
2024-01-31 16:12
STM32
stm32
嵌入式硬件
单片机
IO接口
一般的输入/输出设备都是机械的或机电相结合的产物,比如常规的
外设
有键盘、显示器、打印机、扫描仪、磁盘机、鼠标器等,它们相对于高速的中央处理器来说,速度要慢得多。
Silence_王凯
·
2024-01-31 13:23
OpenMIPS用
verilog
实现
一、前期准备1.编辑、编译、仿真工具用vscode+i
verilog
+gtkwave组合实现
verilog
的编写、编译和波形查看,其配置过程见博主:MacbookM1使用vscode+i
verilog
+
闻林禹
·
2024-01-31 13:24
cpu
verilog
STM32 IIC通讯协议详解—小白入门
物理层的特点(四)IIC协议层:4.1、IIC基本的读写过程4.2、通信的起始和停止信号4.3、数据的有效性4.4、地址及数据方向4.5、响应(五)STM32的IIC特性及架构5.1、STM32的IIC
外设
简介
阿乔不想编程
·
2024-01-31 12:47
STM32通讯协议
stm32
Verilog
入门——AES实现
AES加密流程介绍参考:https://blog.csdn.net/qq_28205153/article/details/55798628AES加密基本背景AES为分组密码,即将待加密明文分为长度相等的组(AES中分组只能为128位,即16字节),每次加密一组数据直至全部加密完成。加密密钥长度可以为128位、192位、256位,密钥长度不同加密轮数不同。AES密钥长度分组长度加密轮数AES-12
diamond_biu
·
2024-01-31 10:39
实验
硬件基础
verilog
密码学
【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-
Verilog
-低功耗-STA-设计-验证-FPGA-架构-AMBA-书籍-
数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(
Verilog
程序员负总裁
·
2024-01-31 10:05
学习
安全
fpga开发
[嵌入式系统-6]:龙芯1B 开发学习套件 -3-软件层次架构
目录一、龙芯软件架构1.1通用软件架构1.2龙芯软件架构1.3龙芯各种应用程序1.4龙芯SOC芯片硬件:龙芯1B1.5PMON软件1.6龙芯IDE管辖的软件(1)CPUCore驱动程序(2)SOC芯片
外设
驱动程序
文火冰糖的硅基工坊
·
2024-01-31 08:01
嵌入式系统
架构
软件
龙芯
嵌入式——直接存储器存取(DMA)
(2)中断状态寄存器(DMA_ISR)——查询当前DMA传输状态(3)中断标志清除寄存器(DMA_IFCR)(4)DMA通道x传输数量寄存器(DMA_CNDTRx)(x=1...7)(5)DMA通道x
外设
地址寄存器
CXDNW
·
2024-01-31 07:11
单片机
stm32
嵌入式硬件
笔记
嵌入式——直接存储器存取(DMA)补充
3.仲裁器三、DMA数据配置1.从哪里来,到哪里去(1)从
外设
到存储器(2)从存储器到
外设
(3)从存储器到存储器2.要传多少,单位是什么补:指针增量。
CXDNW
·
2024-01-31 07:11
单片机
stm32
嵌入式硬件
笔记
[AG32VF407]国产MCU+FPGA
Verilog
编写控制2路gpio输出不同频率方波实验
视频讲解[AG32VF407]国产MCU+FPGA
Verilog
编写控制2路gpio输出不同频率方波实验实验过程根据原理图,选择两个pin脚作为输出修改VE文件,clk选择PIN_OSC,使用内部晶振8Mhz
LitchiCheng
·
2024-01-31 07:51
fpga
fpga开发
单片机
嵌入式硬件
GD32F30x SPI转CAN 从机实现
SPI转CAN目前常用MCP251x年代较远,目前多数MCU自带CAN模块和SPI主从模块,很方便实现SPI转CAN串口等
外设
,可用作linux主机下的一个驱动
外设
;SPI通信不同于串口等全双工通信,主机在发送数据的同时也能得到从机传送的数据
kensey
·
2024-01-31 07:18
fpga开发
「HDLBits题解」Building Larger Circuits
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Exams/review2015count1k-HDLBitsmoduletop_module
UESTC_KS
·
2024-01-31 07:10
HDLBits
题解
fpga开发
Verilog
FPGA学习日志:
Verilog
仿真文件的写法
目录一、
Verilog
与仿真1.1
Verilog
的概念1.2仿真与仿真文件1.3仿真的重要性二、
Verilog
仿真文件的写法2.1搭建模块2.2标记模块名称2.3定义输入输出变量2.4初始化initial
长安er
·
2024-01-31 04:43
课程学习心得
fpga开发
学习
仿真文件
Verilog
HDL
EDA
总线协议:AMBA APB 2.0协议理论部分的归整
单主机:在APB总线里面,有且只有一个主机可以连接到APB总线接口,其他的只能连接从机(
外设
),所以APB总线只支持单主机模式。总线:在APB总线中,有地址线(PADDR),命令线(
学不懂啊阿田
·
2024-01-31 02:30
总线协议
AMBA
APB
想用
verilog
写一个npu 需要什么学习路线?
要用
Verilog
编写一个NPU(神经处理单元),你需要经过以下学习路线:数字电路基础:学习数字电路的基本概念,包括逻辑门、寄存器、时钟信号、信号传输等。
移知
·
2024-01-31 02:00
学习
fpga开发
【VS Code+
Verilog
+Vivado使用】(2)基本设置
文章目录2基本设置2.1字体大小2.2Tab大小2.3选中高亮2.4文件编码2基本设置2.1字体大小方法1:VSCode左下角>管理>设置,搜索"fontsize",点击左侧"字体",根据需要设置"editor.fontSize"选项的值,改变字体大小,如下图蓝框部分所示:方法2:VSCode左下角>管理>设置,搜索"mousewheelzoom",勾选"editor.mouseWheelZoom
xduryan
·
2024-01-31 02:09
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(3)使用技巧
文章目录3使用技巧3.1文件比较3.2行操作3.2.1任意移动行3.2.2向下复制行3.3列编辑3.3.2Ctrl+点击鼠标左键3.3.3Ctrl+拖动鼠标左键3.3.4Ctrl+Shift+点击鼠标左键3.3.5Ctrl+Shift+拖动鼠标左键3.4多窗口显示3.5时间线3.6配置同步3使用技巧3.1文件比较VSCode可以比较两个文件的内容,并将有差异的部分标注出来。例如,比较文件A和B:方
xduryan
·
2024-01-31 02:09
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(4)Vivado绑定VS Code
文章目录4Vivado绑定VSCode4Vivado绑定VSCodeVivado>Settings>ToolSettings>TextEditor>CurrentEditor,从下拉菜单中点击"CurrentEditor…",如下图所示:点击最右侧"…“,弹出"CustomEditorDefinition"对话框,在"Editor"右侧输入"VSCodeinstallationpath/Code.
xduryan
·
2024-01-31 02:38
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(5)VS Code配置文件
文章目录5VSCode配置文件5VSCode配置文件现附上个人VSCode配置文件settings.json的内容:{//"
verilog
.linting.linter":"xvlog","
verilog
.ctags.path
xduryan
·
2024-01-31 02:38
VS
Code
vscode
STM32——DMA
DMA(DirectMemoryAccess,直接存储器访问)提供在
外设
与内存、存储器和存储器、
外设
与
外设
之间的高速数据传输使用。
my hope !
·
2024-01-31 00:50
STM32
stm32
嵌入式硬件
单片机
蓝桥杯2024/01/18 小结
1:关闭蜂鸣器、继电器等与本试题无关的
外设
资源2:设备上电之后处于停止状态3:流转间隔可调整范围为400ms-1200ms,上电默认四个模式全部为400ms4:设备固定按照模式1、模式2、模式3、模式4
七个小
·
2024-01-30 23:11
蓝桥杯笔记
蓝桥杯
单片机
Linux:进程信号
文章目录信号的概念实践信号关于前台和后台进程的操作操作系统与
外设
信号的产生前面的篇章结束了信号量的话题,那么接下来引入的是信号的话题,信号和信号量之间没有任何关系,只是名字比较像信号的概念在生活中存在各种各样的信号
海绵宝宝de派小星
·
2024-01-30 19:29
Linux
知识总结
linux
运维
服务器
AI嵌入式K210项目-目录
系列文章简介本系列文章简单介绍K210芯片的使用方法,大致分为两个部分:C语言裸机开发MicroPython开发学习第一部分有助于大家对K210芯片的
外设
接口和内置的各种硬件加速器有更深刻的了解,第二部分有助于大家快速实现功能
疯狂飙车的蜗牛
·
2024-01-30 19:27
K210开发板
人工智能
K210
AI
嵌入式AI
嵌入式
目录
「HDLBits题解」Finite State Machines
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Fsm1-HDLBitsmoduletop_module(inputclk
UESTC_KS
·
2024-01-30 15:40
HDLBits
题解
fpga开发
Verilog
什么是弱网测试
对于弱网的数据定义,不同的应用所界定的含义是不一样且不清晰的,不仅要考虑各类型网络最
低速
率,还要结合业务场景和应用类型去划分。按照移动的特
范范_1109
·
2024-01-30 13:12
Verilog
HDL语法(二)
Verilog
HDL语法(二)常见错误:未声明的寄存器变量
Verilog
没有处理未声明寄存器变量的机制,所以一个未声明的标识符被参考为默认类型线网(如wire)。
ShareWow丶
·
2024-01-30 12:45
#
Verilog
HDL语言及设计
Verilog语法
Verilog
HDL
线网型
寄存器型
Verilog
HDL 语法整理 (一)
目录导读一、模块结构1、模块的端口定义2、模块内容二、数据类型1、常量2、参量3、变量1、寄存器数据类型2、线网型数据类型参考声明导读本篇博文主要介绍
Verilog
HDL语法的基本框架和数据类型、常量变量等
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
Verilog
HDL
语法
Verilog
HDL 语法整理(二)
目录前言一、
Verilog
HDL初始化二、
Verilog
操作符号1、
Verilog
赋值运算符1、连续赋值符号2、阻塞赋值符3、非阻塞赋值符4、映射赋值符5、位置赋值2、
Verilog
按位运算符3、归约运算符
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
Verilog
语法整理
Verilog
HDL 语法整理 (三)
目录前言一、
Verilog
并行语句1、连续赋值语句1.1直接连续赋值语句1.2条件连续赋值语句2、
Verilog
程序块语句2.1initial块2.2always块3、
Verilog
实例化语句3.1单独实例化
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
verilog
语法
[2021-07-18]
Verilog
HDL语法总结
目录1.引言2.模块(block)3.常量、数据类型、运算符(1)常量1)数字2)x和z值(2)数据类型1)wire型2)reg型3)参数型(3)运算符1)算术运算符2)赋值运算符3)关系运算符4)逻辑运算符5)条件运算符6)等式运算符7)移位运算符8)拼接运算符9)指数10)缩减运算符11)运算符优先级排序4.常用关键词块语句生成块(未完待续)(1)always(2)initial(3)assi
数字IC新人小白
·
2024-01-30 12:43
数字IC漫漫长夜
verilog
Verilog
HDL语法-数据类型
Verilog
HDL语法-数据类型数据类型物理数据类型连线型概述连线型变量的声明寄存器型概述寄存器型变量的声明存储器型抽象数据类型整型时间型实型参数型数据类型在
Verilog
HDL中共有19种数据类型。
jaw_jin
·
2024-01-30 12:12
Verilog
HDL
verilog
上一页
6
7
8
9
10
11
12
13
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他