E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Verilog低速外设
Verilog
HDL语法学习心得
从五月中旬开始进入到
Verilog
HDL语法学习、项目实战阶段,满打满算已经两个月时间了。这两个月全部在自习室度过,一直没有认真做一篇总结,主要还是抽不出时间来,因为几乎每天都有需要琢磨研究的东西。
ღ墨竹照月影
·
2024-01-30 12:12
Verilog
HDL
verilog
fpga
risc-v
芯片
03
Verilog
HDL 语法
Verilog
HDL(HardwareDescriptionLanguage)是在C语言的基础上发展起来的一种硬件描述语言(用它可以表示逻辑电路图、逻辑表达式、数字逻辑系统所完成的逻辑功能等)具有灵活性高
lf282481431
·
2024-01-30 12:41
FPGA开发入门
fpga开发
MMIO&PMIO
文章目录CPU的访问范围IO接口和port地址空间物理地址空间编址独立编址(PIOportIO)统一编址(MMIO)CPU通过MMIO访问
外设
bar参考资料CPU的访问范围CPU能够访问哪些位置?
Charles Ray
·
2024-01-30 10:48
#
操作系统学习笔记
操作系统
【智能家居入门之微信小程序控制下位机】(STM32、ONENET云平台、微信小程序、HTTP协议)
实现微信小程序控制单片机
外设
动作一、使用ONENET可视化组件控制单片机
外设
动作二、使用微信小程序控制单片机
外设
动作三、总结本篇博客话接上文:https://blog.csdn.net/m0_71523511
海风-
·
2024-01-30 10:16
智能家居
微信小程序
stm32
STM32学习笔记1(初识STM32)
芯片生产厂商(SOC)如ST、TI、Freescale,负责在内核之
外设
计部件并生产整个芯片,这些内核之外的部件被称为核外
外设
或片上
外设
。如GPIO、USART(串口)、I2C、SP
Gratified_
·
2024-01-30 10:34
stm32
应届生把FPGA学到什么程度可以找工作?
以下是一些学习里程碑希望可以帮助您达到求职的门槛:一、硬件描述语言(HDL)熟练度:首先,你需要熟悉至少一种硬件描述语言,如VHDL或
Verilog
,这是FPGA设计的基础。
宸极FPGA_IC
·
2024-01-30 08:13
fpga开发
fpga
硬件工程
STM32——DMA
一、DMADMA直接存储器存储DMA提高
外设
到存储器,存储器到存储器之间的高速数据传输,无需CPU的干扰,减轻了CPU的负担;SMT32的DMA有多个通道,每个通道都可以通过软件触发或者特定的硬件触发;
开心的龙
·
2024-01-30 06:29
stm32
嵌入式硬件
单片机
STM32——ADC模数转换器
ADC转换器可以通过读取引脚连续变化的模拟信号,转化为内存种存储的数字变量,通过对寄存器的读取,就可以获取模拟参量,建立了模拟电路到数字电路的桥梁;数字电路到模拟电路:1.PWM;2.DAC;二、AD
外设
开心的龙
·
2024-01-30 06:59
stm32
嵌入式硬件
单片机
计算机原理 4.4指令的类型和功能
3.输入输出类指令:用于主机与
外设
之间传送信息,分为统一编址和单独编址。二
baiXiao_晓柏
·
2024-01-30 04:48
计算机原理
java
网络
服务器
Verilog
移位运算符
在
Verilog
HDL中,有两种运算符,分别是左移运算符和右移运算符。使用方法为:a>>n,a>1=4'b0100;4'b1001>>4=4'b0000;换一种说法。
Shining0596
·
2024-01-30 02:01
Verilog
学习
学习
其他
蓝牙----蓝牙GAP层
Peripheral
外设
-可连接的广播者,并在单个链路层连接中作为从属设备。Central主机-设备扫描广播者并启动连接,
一如既往_
·
2024-01-30 01:13
蓝牙
蓝牙
电动汽车EEA架构
以一个处理器为核心,在其周围加各种
外设
。经过很多年的发展,这些电子消费品的系统架构基本固定,逐年可能会有些细微变化。
aFakeProgramer
·
2024-01-29 20:57
汽车软件架构
架构
C51 单片机学习(二):定时器与中断系统
参考51单片机入门教程1.定时器1.1定时器定义51单片机的定时器属于单片机的内部资源,其电路的连接和运转均在单片机内部完成C51单片机学习(一):基础
外设
讲的都是单片机的IO口控制的
外设
1.2定时器作用用于计时系统
Robot_Yue
·
2024-01-29 14:18
C51单片机学习
单片机
学习
定时器
中断系统
C51 单片机学习(文章链接汇总)
参考51单片机入门教程C51单片机学习(一):基础
外设
C51单片机学习(二):定时器与中断系统持续更新中…
Robot_Yue
·
2024-01-29 14:45
C51单片机学习
单片机
嵌入式
C51
PWM
I2C
外设
定时器
Stm32学习笔记,3万字超详细
Stm32学习笔记文章目录Stm32学习笔记前言的前言前言笔记Stm32三种开发方式的区别为什么Stm32初始化
外设
都需要先打开时钟GPIO八种模式Stm32寄存器映射Stm32中的位段映射Stm32中的时钟系统
TheBszk
·
2024-01-29 14:56
嵌入式
stm32
单片机
学习
嵌入式硬件
c语言
数字集成电路设计(五、仿真验证与 Testbench 编写)(一)
文章目录引言1.
Verilog
HDL电路仿真和验证概述2.
Verilog
HDL测试程序设计基础2.1Testbench及其结构2.2测试平台举例2.2.1组合电路仿真环境搭建2.2.2时序电路仿真环境搭建
普通的晓学生
·
2024-01-29 13:39
Verilog
HDL数字集成电路设计
fpga开发
Mealy FSM and Moore FSM特点、转换以及
verilog
实现方式
有限状态机FSM有限状态机-FiniteStateMachine,简写为FSM,是表示有限个状态及在这些状态之间的转移和动作等行为的数学模型状态机的两种形式Moore状态机:时序逻辑输出只取决于当前状态的这一类状态机。此时,其输出表达式为输出信号=G(当前状态);时钟同步的Moore状态机结构如下图所示,从图中可以看出其输出逻辑G的输出仅由当前状态决定。Mealy状态机:时序逻辑输出不但取决于状态
Zokion
·
2024-01-29 13:39
数字IC设计
Verilog
的三种描述方式(门级、RTL级、行为级)
门级:使用逻辑门这一级别来描述,and、or……,输出部分必须是net类型,门级原语本质是模块实例调用,符合端口连接规则。RTL中的寄存器和组合逻辑,直接反应了逻辑门直接的关系,更加接近底层,接近硬件,一般EDA工具可以把RTL描述自动编译为门级描述。所以一般不直接使用门级编程。moduleFull_Add_1b_3(A,B,Cin,Sum,Cout);inputA;inputB;inputCin
学不懂IC
·
2024-01-29 13:09
fpga开发
Verilog
02:结构化建模
结构化描述是用
Verilog
HDL进行电路设计中最基本描述方式。对于系统级电路设计,为了把不同的功能模块有层次地组合在一起,主要是采用模块调用的结构化建模方式实现。
刘小适
·
2024-01-29 13:38
Verilog设计
fpga开发
risc-v
集成电路可测性设计(DFT,Design For Testability)
随着集成电路的高度集成化,最开始的徒手画电路图已经被淘汰,取而代之的是一套规范的硬件描述语言(HDL),现在我们使用
Verilog
HDL可以描述几乎所有逻辑功能和需要的数字电路,只有一些特殊的电路比如数模混合接口等
早睡身体好~
·
2024-01-29 13:07
DFT
DFT
集成电路可测性设计
数字逻辑
Verilog
描述电路的方法(2022.3.17)
,q);inputclk,clrb;inputd;outputq;regq;always@(posedgeclkorposedgeclkb)beginif(clrb)q逻辑表达式-->电路结构图-->
Verilog
HDLmodulefull_add1
枫子有风
·
2024-01-29 13:35
文章
知识点归纳
fpga开发
硬件工程
基于FPGA的4路抢答器
verilog
,quartus
名称:基于FPGA的4路抢答器
verilog
(代码在文末付费下载)软件:Quartus语言:
Verilog
要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
数字式竞赛抢答器
Verilog
代码Quartus软件AX301开发板
名称:Quartus数字式竞赛抢答器
Verilog
代码AX301开发板(文末获取)软件:Quartus语言:
Verilog
代码功能:数字式竞赛抢答器设计设计一个可容纳四组参赛者同时抢答的数字抢答器要求:
FPGA代码库
·
2024-01-29 13:03
fpga开发
为什么时序逻辑电路会落后一拍?
Verilog
代码如下:moduletest(inputclk,//系统时钟;inputrst,//系
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
【FPGA】
Verilog
描述电路的三种方式(结构化、数据流和行为化)
前言众所周知,
Verilog
是作为一种HDL(HardwareDescriptionLanguage,硬件描述语言)出现的,它的主要功能是在不同的抽象层级上描述电路,从而实现电路设计。
单刀FPGA
·
2024-01-29 13:59
Verilog语法
fpga开发
Xilinx
IC
FPGA
altera
FPGA 通过 UDP 以太网传输 JPEG 压缩图片
从摄像机的输入中获取单个灰度帧,使用JPEG标准对其进行压缩,然后通过UDP以太网将其传输到另一个设备(例如计算机),所有这些使用FPGA(
Verilog
)实现。
OpenFPGA
·
2024-01-29 13:23
fpga开发
udp
网络协议
网络
STM32 引脚重映射
2.1RCC_APB2PeriphClockCmd函数2.2GPIO_PinRemapConfig函数三、重映射步骤四、重映射代码示例4.1开启AFIO时钟4.2引脚重映射配置4.3解除调试端口复用总结前言STM32单片机中片上
外设
的端口可以借指定
Echo_cy_
·
2024-01-29 11:47
STM32
stm32
嵌入式硬件
单片机
C51 单片机学习(一):基础
外设
参考51单片机入门教程1.单片机简介1.1定义单片机(MicroControllerUnit,简称MCU)内部集成了CPU、RAM、ROM、定时器、中断系统、通讯接口等一系列电脑的常用硬件功能单片机的任务是信息采集(依靠传感器)、处理(依靠CPU)和硬件设备(例如电机,LED等)的控制单片机跟计算机相比,单片机算是一个袖珍版计算机,一个芯片就能构成完整的计算机系统。但在性能上,与计算机相差甚远,但
Robot_Yue
·
2024-01-29 08:20
C51单片机学习
51单片机
LED
独立按键
数码管
矩阵键盘
LCD1602
STC89C52
江科大stm32学习笔记3——LED闪烁
一、GPIO简介GPIO全称GeneralPurposeInputOutput,通用输入输出口,引脚电平一般是0~3.3V,部分引脚(就是文档中带了“FT”的可以承受5V电压),输出模式可以控制
外设
电路
风痕天际
·
2024-01-29 06:19
江科大stm32学习笔记
stm32
学习
笔记
英飞凌Tricore实战系列导读
本文框架前言1.系列概述1.1
外设
理论及应用介绍1.2基于EBTresos及VectorDavinci工具的TC3xx各
外设
开发1.3项目中问题排查经验分享1.4其他相关话题分享2.目前已发布系列文章汇总前言本系列为英飞凌
Autosar汽车电子进阶
·
2024-01-29 06:58
autosar
嵌入式
英飞凌
FPGA中的HPS
通常,只有HPS内部的MPU访问此桥接器才能执行对FPGA中
外设
的控制和状态寄存器访问。)不要将轻量级HPS-to-FPGA桥用于FPGA存储器。而是将HPS-to-FPGA桥用于存储器。
whocarea
·
2024-01-29 05:41
FPGA
Modelsim SE 10.5安装教程
大学老师爱教VHDL语言,但是进入社会以后,基本都是
Verilog
HDL语言,简单易学,建议用
Verilog
来仿真与做FPGA工程。一、资源:Modelsim_
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
modelsim
STM32CubeMX教程28 SDIO - 使用FatFs文件系统读写SD卡
目录1、准备材料2、实验目标3、FatFs轮询读取SD卡流程3.0、前提知识3.1、CubeMX相关配置3.1.0、工程基本配置3.1.1、时钟树配置3.1.2、
外设
参数配置3.1.3、
外设
中断配置3.2
OSnotes
·
2024-01-29 05:05
stm32
嵌入式硬件
单片机
STM32CubeMX教程29 USB_HOST - 使用FatFs文件系统读写U盘
实验目标3、USB概述3.1、USB协议3.2、USB设备3.3、USB接口3.4、硬件原理4、实验流程4.0、前提知识4.1、CubeMX相关配置4.1.0、工程基本配置4.1.1、时钟树配置4.1.2、
外设
参数配置
OSnotes
·
2024-01-29 05:05
stm32
单片机
嵌入式硬件
STM32CubeMX教程30 USB_DEVICE - MSC
外设
_读卡器
目录1、准备材料2、实验目标3、实验流程3.0、前提知识3.1、CubeMX相关配置3.1.0、工程基本配置3.1.1、时钟树配置3.1.2、
外设
参数配置3.1.3、
外设
中断配置3.2、生成代码3.2.0
OSnotes
·
2024-01-29 05:05
stm32
单片机
嵌入式硬件
STM32CubeMX教程27 SDIO - 读写SD卡
目录1、准备材料2、实验目标3、轮询方式读取SD卡流程3.0、前提知识3.1、CubeMX相关配置3.1.0、工程基本配置3.1.1、时钟树配置3.1.2、
外设
参数配置3.1.3、
外设
中断配置3.2、生成代码
OSnotes
·
2024-01-29 05:35
stm32
嵌入式硬件
单片机
System
Verilog
中数组内置函数sum()的一个注意点
System
verilog
内置了数组求和运算方法(sum()),将数组的所有元素累加起来,返回一个最终值。
谷公子的藏经阁
·
2024-01-29 05:04
SystemVerilog
Systemverilog
数组内置函数
芯片设计
芯片验证
UVM
STM32CubeMX教程31 USB_DEVICE - HID
外设
_模拟键盘或鼠标
目录1、准备材料2、实验目标3、模拟鼠标实验流程3.0、前提知识3.1、CubeMX相关配置3.1.0、工程基本配置3.1.1、时钟树配置3.1.2、
外设
参数配置3.1.3、
外设
中断配置3.2、生成代码
OSnotes
·
2024-01-29 05:31
stm32
嵌入式硬件
计算机外设
典型相关分析案例
相关数据如下:城市竞争力表现要素得分城市基础设施构成要素得分劳动生产率y1/%市场占有率y2/%居民人均收入y3/%长期经济增长率y4/%对
外设
施指数x1对内设施指数x
SELF...DISCIPLINE
·
2024-01-29 05:45
数学建模
数学建模
野火学习笔记(15) —— I2C —— 读写 EEPROM
1.1I2C物理层1.2协议层1.2.1I2C基本读写过程1.2.2通讯的起始和停止信号1.2.3数据有效性1.2.4地址及数据方向1.2.5响应2.STM32的I2C特性及架构2.1STM32的I2C
外设
简介
没霖好叫咩
·
2024-01-29 03:32
STM32-固件库
单片机
stm32
“OVL断言“和“assert 断言“有什么区别和联系
目录区别:1.OVL断言:2.System
Verilog
`assert`断言:3.设计目的:4.语法:5.特定功能:联系:1.都属于基于断言的验证:2.都用于仿真验证:3.都可用于捕获设计中的问题:OVL
禅空心已寂
·
2024-01-29 03:58
uvm
IC验证
前端
OVL
assert
$hdl_xmr_force,$value$plusargs
rkvtimertb.apbrstn<=0;#20ns;$hdl_xmr_force("rkvtimertb.apbrstn",“1");//rkvtimertb.apbrstn<=1;endtask在System
Verilog
禅空心已寂
·
2024-01-29 03:57
前端
uvm
systemverilog
系统函数
vivado 将I/O规划项目迁移到RTL、UltraScale的I/O规划体系结构内存IP、UltraScale体系结构内存IP I/O规划设计流程变更、综合I/O规划
端口定义用于为按照规定,使用
Verilog
或VHDL进行RTL设计。差分对缓冲器添加到顶部模块和总线定义也包括在RTL中。项目属性更改为反映RTL项目类型。重要!
cckkppll
·
2024-01-29 02:30
fpga开发
vivado 2018.3 烧写固化FPGA
verilog
代码以及出现的问题解决
vivado一般是与SDK同时使用的,像zynq系列,通过SDK烧写固化代码很方便,但是有的时候比如本人目前使用的是XC7K325TFPGA进行的开发,不会用到SDK软件,所以烧写固化代码想通过vivado直接操作。1、按照网上百度的方法进行设置,如下遇到的第一个问题就是在vivado2018.3的flash型号列表中没有本人使用的flash,怎么办呢,添加flash,添加方法网上有很多,就是在v
cckkppll
·
2024-01-29 02:29
fpga开发
STM8 —— 创建IAR工程模板
;然后需要下载STM8S标准库,可以在ST官网下载:找到STM8S003型号点击STM8S003F3选择Tools&Software-MCU&MPUEmbeddedSoftware找到STM8S的标准
外设
库下载解压后可以得到以下文件夹软件和库文件准备好了之后
SSS&10&01
·
2024-01-28 20:20
STM8
单片机
STM32 PWM驱动设计
一、PWM驱动配置步骤第一步、RCC开启时钟,将需要的TIM
外设
和GPIO
外设
的时钟打开。第二步、配置时基单元,包括时钟源选择的配置。第三步、配置输出比较
Echo_cy_
·
2024-01-28 17:45
STM32
stm32
嵌入式硬件
单片机
【轮式平衡机器人】——TMS320F28069片内
外设
之GPIO
引入接下来的几期博客会介绍轮式平衡机器人TMS320F28069片内
外设
,了解片内
外设
的基本原理,内容较为基础,都是些简单的simulink模型,旨在将复杂的原理过渡到simulink软件应用。
柯宝最帅
·
2024-01-28 16:30
轮式平衡机器人
机器人
source insight 支持
verilog
及使用技巧
CustomLanguages-SourceInsightsourceinsight支持
verilog
及使用技巧-CSDN博客
lbaihao
·
2024-01-28 13:36
verilog
stm32
单片机
c语言
fpga开发
verilog
编程之乘法器的实现
z=x*y中,x是被乘数,在
Verilog
代码中multiplicand表示,y是乘数,在代码中用multiplier表示。因为x和y都是带符号数,所以应该是用补码乘法,但是如果对x和y求
lbaihao
·
2024-01-28 13:33
verilog
stm32
fpga开发
嵌入式——实时时钟(RTC)
(RTC_PRLH)(4)预分频裝载寄存器低位(RTC_PRLL)(5)计数器寄存器高位(RTC_CNTH)(6)计数器寄存器低位(RTC_CNTL)(7)电源控制寄存器(PWR_CR)(8)APB1
外设
CXDNW
·
2024-01-28 10:58
单片机
stm32
嵌入式硬件
笔记
上一页
7
8
9
10
11
12
13
14
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他