E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Verilog电路设计
Quartus网盘资源下载与安装 附图文安装教程
如大家所了解的,Quartus是一种FPGA设计软件(相信理工科的小伙伴,很多都接触或学习过FPGA),旨在为数字
电路设计
师提供一个高效、便捷的开发环境。
学习天使Alice
·
2024-08-29 10:20
fpga开发
学习
Verilog
刷题笔记59
题目:Exams/m2014q6c解题:moduletop_module(input[6:1]y,inputw,outputY2,outputY4);assignY2=y[1]&w==0;assignY4=(y[2]&w==1)|(y[3]&w==1)|(y[5]&w==1)|(y[6]&w==1);endmodule结果正确:注意点:起初,我的代码有错误,代码如下:moduletop_modul
十六追梦记
·
2024-08-29 04:38
笔记
Verilog
刷题笔记62
题目:Exams/review2015fancytimerThisisthefifthcomponentinaseriesoffiveexercisesthatbuildsacomplexcounteroutofseveralsmallercircuits.Youmaywishtodothefourpreviousexercisesfirst(counter,sequencerecognizerF
十六追梦记
·
2024-08-29 04:38
笔记
fpga开发
Verilog
刷题笔记60
题目:Exams/2013q2bfsmConsiderafinitestatemachinethatisusedtocontrolsometypeofmotor.TheFSMhasinputsxandy,whichcomefromthemotor,andproducesoutputsfandg,whichcontrolthemotor.Thereisalsoaclockinputcalledclk
十六追梦记
·
2024-08-29 04:35
笔记
fpga开发
verilog
中简单的one-hot 状态机转换
简单的one-hot状态机转换one-hot编码
verilog
中写法one-hot编码0001001001001000如上例每次只有1个bit位置high其余low的状态叫one-hot,相反只有1个bitlow
Lambor_Ma
·
2024-08-27 22:14
verilog
数字
verilog
中 blocking assignment 和non-blocking assignment的区别(阻塞赋值和非阻塞赋值的区别)
阻塞赋值与非阻塞赋值:1.阻塞赋值“=”(组合逻辑电路),非阻塞赋值“<=”(时序逻辑电路);2.
Verilog
模块编程的8个原则:(1)时序电路建模时,用非阻塞赋值。
Lambor_Ma
·
2024-08-27 22:14
verilog
数字
verilog
中 case写法避免写default的巧妙写法
always@(*)beginout='1;//'1isaspecialliteralsyntaxforanumberwithallbitssetto1.//'0,'x,and'zarealsovalid.//Iprefertoassignadefaultvalueto'out'insteadofusinga//defaultcase.case(sel)4'h0:out=a;4'h1:out=b;
Lambor_Ma
·
2024-08-27 22:14
verilog
数字
SOC学习历程概述
2、熟练掌握
verilog
语言。3、对于计算机组成原理,体系结构有一
weixin_30376509
·
2024-08-27 18:52
操作系统
嵌入式
运维
NMOS、PMOS、PNP、NPN三极管 做开关使用时的
电路设计
本文只介绍作为开关管使用时的
电路设计
介绍电路之前,我们需要了解一下压控和流控的概念压控:是指电压作为控制信号,理想状态下,对于MOS只要VGS的电压满足开启要求(Vth),MOS管就导通流控:是指电流作为控制信号
越努力越幸运1314
·
2024-08-27 16:11
硬件
【提神】液晶屏驱动显示
电路设计
中需要掌握的基本概念
问题1:500万像素图片,如果传输多长时间,MIPI传输,肉眼是否能识别闪烁(确认:肉眼刷新是≤24Hz)500W像素的数据量=500x10000x24Bit(像素位宽8bit,RGB)5000000x24/1024/1024=114.5Mbit如果传输链路时钟=500MHz/Lane114.5Mbit/500MHz=0.229秒问题2:8K@30Hz/60Hz/90Hz/120Hz,哪些接口能够
佣兵之王@大青山『硬件』
·
2024-08-27 15:59
人工智能
Verilog
HDL运算符及其优先级
运算符功能优先级别!、~反逻辑、位反相高*、/、%乘、除、取模∨+、-加、减∨>左移、右移∨、>=小于、小于等于、大于、大于等于∨==、!=、===、!==等、不等、全等、非全等∨&按位与∨^、^~按位逻辑异或和同或∨|按位逻辑或∨&&逻辑与∨||逻辑或∨?:条件运算符,唯一的三目运算符,等同于if-else低
蒋楼丶
·
2024-08-26 23:53
FPGA
fpga开发
rf 's book
微波射频工程师必读经典参考书更新于2013-08-0521:14:42文章出处:互联网微波射频工程师参考书EDA仿真设计《ADS应用详解--射频
电路设计
与仿真》『中』陈艳华、李朝晖、夏玮编著人民邮电出版社图书简介
gtkknd
·
2024-08-26 15:51
rf
verilog
随机数的用法
1、$random%b表示(-b+1):(b-1)中的随机数2、{$random}%b表示0:(b-1)中的随机数3、产生一个在min,max之间随机数rand=min+{$random}%(max-min+1);
白开水不甜
·
2024-08-25 03:38
verilog程序设计
FPGA工程师成长路线(持续更新ing,欢迎补充)
一、开发能力1、FPGA基础知识(1)数电基础知识逻辑门锁存器触发器进制码制状态机竞争与冒险
verilog
语法(2)FPGA片上资源可配置逻辑块嵌入式块RAM时钟管理资源可编程输入输出单元(IOB)丰富的布线资源底层内嵌功能单元
白开水不甜
·
2024-08-25 03:05
fpga开发
vivado SLEW
•快速Syntax
Verilog
SyntaxTosetthisattributewhen
cckkppll
·
2024-08-24 03:38
fpga开发
笔试题-2023-思特威-数字
电路设计
(CIS)【纯净题目版】
回到首页:2023数字IC设计秋招复盘——数十家公司笔试题、面试实录推荐内容:数字IC设计学习比较实用的资料推荐题目背景笔试时间:2022.08.18笔试时长:90min应聘岗位:数字
电路设计
工程师(CIS
lu-ming.xyz
·
2024-08-23 20:54
2023
面试实录
面经
刷题
秋招
数字IC设计
学习笔记3
总结1.
Verilog
对字符型的定义image.png总结2.
Verilog
对含有x和z的信号进行计算比较image.png总结3.Verdi后台新进程打开verdiMy_wave.fsdb>&log&
倚梦为马_bb81
·
2024-08-23 15:07
Verilog
| 有限状态机Case
今天尝试将几个有限状态机,转换为
Verilog
代码,有限状态机(Finite-StateMachine,FSM),简称状态机,是表示有限个状态以及在这些状态之间的转移和动作等行为的数学模型。
赵同学的代码时间
·
2024-08-23 08:07
fpga开发
Verilog
利用握手信号(valid/ready)实现数据流水线反压
应用场景:接收模块不能即时读取发送模块数据时,可能出现数据阻塞的情况简单示例:顶层模块pipeline_top中包含三级流水线,pipeline_top存在上下游模块,且pipeline_top仅通过握手信号获知上下游数据的valid/ready情况modulepipeline_top(inputwireclk,inputwirerst,inputwire[15:0]din,outputwire[
优质蛋白 - 芯片打工人
·
2024-08-23 02:02
fpga开发
fpga
嵌入式硬件
经验分享
Verilog
刷题笔记54
题目:FsmserialdpSeealso:SerialreceiveranddatapathWewanttoaddparitycheckingtotheserialreceiver.Paritycheckingaddsoneextrabitaftereachdatabyte.Wewilluseoddparity,wherethenumberof1sinthe9bitsreceivedmustbe
十六追梦记
·
2024-08-22 13:16
笔记
fpga开发
(135)vivado综合选项--->(35)Vivado综合策略三五
1目录(a)IC简介(b)数字IC设计流程(c)
Verilog
简介(d)Vivado综合策略三五(e)结束1IC简介(a)在IC设计中,设计师使用
电路设计
工具(如EDA软件)来设计和模拟各种电路,例如逻辑电路
FPGA系统设计指南针
·
2024-08-22 10:26
数字IC系统设计(提升笔记)
单片机
嵌入式硬件
FPGA综合
(134)vivado综合选项--->(34)Vivado综合策略三四
1目录(a)IC简介(b)数字IC设计流程(c)
Verilog
简介(d)Vivado综合策略三四(e)结束1IC简介(a)在IC设计中,设计师使用
电路设计
工具(如EDA软件)来设计和模拟各种电路,例如逻辑电路
FPGA系统设计指南针
·
2024-08-22 03:42
数字IC系统设计(提升笔记)
单片机
嵌入式硬件
FPGA综合
verilog
从入门到看得懂---
verilog
的基本语法数据和运算
笔者之前主要是使用c语言和matab进行编程,从2024年年初开始接触
verilog
,通过了一周的学习,基本上对
verilog
的语法有了基本认知。
DKZ001
·
2024-03-18 12:20
fpga开发
基于单片机的电梯系统模拟与研究
主要介绍了电梯系统模拟的原理和
电路设计
,
电气_空空
·
2024-03-18 09:17
单片机
毕业设计
单片机
嵌入式硬件
毕设
51单片机
Verilog
语法-参数(parameter,localparam)
一、参数的用途Veilog中参数的关键词为parameter、localparam,它们在
verilog
模块的主要用途有两个:第一是便于阅读;第二是便于进行模块的修改。
刘小适
·
2024-03-16 12:18
Verilog设计
硬件架构
fpga开发
基于单片机的电梯系统模拟与研究
主要介绍了电梯系统模拟的原理和
电路设计
,
电气_空空
·
2024-03-16 08:41
毕业设计
单片机
单片机
嵌入式硬件
毕设
51单片机
verilog
中,何时用reg和wire
何时用?组合逻辑用wire,时序逻辑用reg。reg可以存储数据,wire则就是一根线,只能传递数据。比如?时序逻辑always@(posedgeclkornegedgerst_n)begin//bigrivergoestotheeastendinitialbegin//AllthestartfollowsBeidouend组合逻辑assignhey=hey;//Bagayalualways@(*
四臂西瓜
·
2024-03-15 18:50
其他
fpga开发
FPGA
System
Verilog
学习笔记(十二)——数组(2)
System
Verilog
学习笔记(十二)——数组(2)动态数组在编译时不会为其定制尺寸,而是在仿真运行时来确定动态数组一开始为空,需要使用new[]来为其分配空间声明方式intdyn[],d2[];/
颖子爱学习
·
2024-03-04 07:27
System
Verilog学习笔记
学习
笔记
#FPGA(基础知识)
1.IDE:QuartusII2.设备:CycloneIIEP2C8Q208C8N3.实验:正点原子-
verilog
基础知识4.时序图:5.步骤6.代码:
GrassFishStudio
·
2024-03-01 15:28
fpga开发
电路设计
中的浪涌保护
一、令硬件工程师们头痛的-电路中的浪涌浪涌可能会对电子设备和电路造成以下危害:1.损坏电子元件:浪涌过电压可能超过电子元件的额定电压,导致元件击穿、烧毁或损坏。2.缩短设备寿命:反复的浪涌可能导致设备的老化加速,缩短其使用寿命。3.数据丢失和系统故障:浪涌可能干扰或损坏电路中的数据传输,导致数据丢失或系统故障。4.影响设备性能:浪涌可能引起设备的误操作、复位或不稳定运行,影响其性能和可靠性。5.安
Leiditech_
·
2024-02-20 23:55
单片机
嵌入式硬件
数字信号处理基础----xilinx除法器IP使用
若直接在
verilog
代码中使用了乘法或者除法,其实最终对应到电路中,要么是采用大量的blockram来实现,要么是占用DSP资源。这种情
black_pigeon
·
2024-02-20 21:27
FPGA数字信号处理
数字信号处理基础
补码
circuitJS的使用收获
发现一个
电路设计
过程中对典型电路不同R,L,C的值所带来的波形效果的仿真网站:电子森林在线工具circuitJS,下面分享一下我的使用体验和收获:电子森林网站链接:eetree.cn/circuitjs
honey ball
·
2024-02-20 21:25
人工智能
算法
嵌入式系统基础及知识及接口技术总结
(3)知识产权核(IP核):具有知识产权的、功能具体、接口规范、可在多个集成
电路设计
中重复使用的功能模块,是实现系统芯片(SO
dilireba
·
2024-02-20 14:39
1.【Multisim仿真】数电模电学习,仿真软件的初步使用
学习计划路径:>Multisim电路仿真软件熟练掌握>数字电路基础课程>逻辑
电路设计
与应用>熟练掌握存储器、脉冲波形发生器、D/A和A/D转换器原理>基本元器件熟练掌握>晶体管放大电路及负反馈放大电路>
m0_61659911
·
2024-02-20 14:04
学习
电路设计
(23)——人体检测小夜灯的proteus仿真
2.
电路设计
3.芯片介绍LM358是一款经典的双运算放大器集成电路,由美国国家半导体(NationalSemiconductor)公司(现已被德州仪器收购)生产。
嵌入式小李
·
2024-02-20 14:05
数字
模拟电路
proteus
夜灯
人体检测
单稳态
电路设计
(22)——触摸照明灯的设计
1.设计要求用手遮挡可以触发照明灯点亮,手移走后,照明灯将继续点亮一段时间,随后自行熄灭。性能指标:感应距离≥40cm;延时时长≥20s;照明灯额定电流为≥200mA,额定电压为5V;系统采用5V电压供电2.仿真分析由题目,当人手靠近时灯亮,手移开以后灯延迟一段时间才灭。所以这里需要使用一个延时电路。但延时电路有很多种,比如RC延时、单稳态延时、晶体管延时。这里选择由NE555芯片组成的单稳态延时
嵌入式小李
·
2024-02-20 14:35
数字
模拟电路
proteus
触摸照明灯
仿真
vivado DSP Block
Pre-AdderDynamicallyConfiguredFollowedbyMultiplierandPost-Adder(
Verilog
)Filename:dynpreaddmultadd.v//
cckkppll
·
2024-02-20 12:13
fpga开发
手把手教你实现pynq-z2条形码识别
关注公众号【集成
电路设计
教程】,拉你进“IC设计交流群”。
雪天鱼
·
2024-02-19 23:55
vivado Convergent Rounding (LSB CorrectionTechnique)
RoundingtoEven(
Verilog
)Filename:convergentRoundingEven.v//Convergentrounding(Even)Examplewhichmakesuseofpatterndete
cckkppll
·
2024-02-19 21:20
fpga开发
FPGA中一些基本概念原理的区分
一、wire型变量与reg变量在
Verilog
中,wire和reg是两种不同类型的变量,它们有着不同的特性和用途1.1wire变量wire变量用于连接模块中的输入、输出以及内部信号线。
长安er
·
2024-02-19 19:37
fpga开发
vivado FIR Filters
这种滤波器有几种可能的实现方式;一个例子是收缩滤波器在7系列DSP48E1Slice用户指南(UG479)中进行了描述,并在8抽头偶数中显示对称收缩FIR(
Verilog
)。
cckkppll
·
2024-02-19 19:05
fpga开发
基于FPGA的ECG信号滤波与心率计算
verilog
实现,包含testbench
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1ECG信号的特点与噪声4.2FPGA在ECG信号处理中的应用4.3ECG信号滤波原理4.4心率计算原理4.5FPGA在ECG信号处理中的优势5.算法完整程序工程1.算法运行效果图预览其RTL结构如下:2.算法运行软件版本vivado2019.23.部分核心程序............................
简简单单做算法
·
2024-02-19 19:07
Verilog算法开发
#
通信工程
fpga开发
ECG信号
滤波
心率计算
现代 CPU 技术发展 | 京东云技术团队
提示:因为是面向软件开发者,所以会忽略掉一些
电路设计
、制造工艺等底层的硬件知识。同时也不会特别深入的介绍每个知识点,只是提供一个概览。CPU指令集和运行原
·
2024-02-19 15:24
cpucpu架构软件开发
电路设计
(20)——数字电子钟的multism仿真
2.设计
电路设计
好的multism电路图如下所示3.芯片介绍时基脉冲使用555芯片产生。在仿真里面是LM555,在实际电路中,使用NE555即可。
嵌入式小李
·
2024-02-19 14:43
数字
模拟电路
数字电路
multism
电子钟
时间校准
FPGA中的模块调用与例化
目录一、模块调用与实例化1.1模块调用1.2模块实例化1.3
Verilog
例化语句及其用法1.3.1例化语句的基本格式1.3.2实例化三种不同的连接方法二、模块调用实例-全加器与半加器2.1半加器模块2.2
长安er
·
2024-02-19 10:45
fpga开发
05 状态机
状态机简介
Verilog
是硬件描述语言,它所生成的电路都是并行执行的,当需要按照流程或者步骤来完成某个功能时,可以使用多个if嵌套语句来实现,但是这样就增加了代码的复杂度,使得代码可读性差、维护困难,此时若通过状态机来控制程序流程即可解决这个问题
lf282481431
·
2024-02-19 10:41
FPGA开发入门
fpga开发
06 分频器设计
另外一种方法是直接使用
Verilog
代码来实现分频。注意:使用
Verilog
代码分频得到的时钟信号尽量不要当做其他模块的输入时钟
lf282481431
·
2024-02-19 10:41
FPGA开发入门
fpga开发
verilog
有符号数使用方法简介
参考:https://www.cnblogs.com/yuandonghua/p/signed.htmlhttps://blog.csdn.net/a389085918/article/details/799156851有符号数定义有符号数的定义通过关键词signed实现,如果不使用signed则默认都为无符号数。定义2个8位的有符号的变量:regsigned[7:0]a;wiresigned[7
MmikerR
·
2024-02-19 10:31
#
verilog
fpga
verilog
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用
verilog
实现,包含testbench测试文件
目录1.算法仿真效果2.算法涉及理论知识概要2.1卷积码编码2.2RS码编码2.3级联编码2.4解码过程3.
Verilog
核心程序4.完整算法代码文件获得1.算法仿真效果Vivado2019.2仿真结果如下
我爱C编程
·
2024-02-15 04:40
FPGA通信和信号处理
fpga开发
RS卷积级联编译码
嵌入式系统降低功耗的设计技术
电路设计
和元
不脱发的程序猿
·
2024-02-14 17:35
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他