E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Verilog电路设计
安泰高压放大器
电路设计
方案是什么
本文将介绍高压放大器
电路设计
的基本原理和方案,涵盖关键设计考虑因素以及常用的电路拓扑结构。
Aigtek安泰电子
·
2024-02-01 22:16
经验分享
干货|如何使用555集成芯片?
接下来的文章中,我们将深入探讨如何使用555芯片,并介绍一些基本的
电路设计
,助你快速上手这个经典小巧的工具。
IC道合顺
·
2024-02-01 16:04
其他
矩阵键盘及密码锁(基于51单片机)
矩阵键盘扫描方法在电子
电路设计
中,尤其是在键盘或矩阵按键的处理上,行扫描和列扫描是两种常见的检测按键状态的方法,尤其是对于多按键系统(如矩阵键盘)。
乘~风
·
2024-02-01 15:23
c语言
嵌入式硬件
Verilog
双边沿采样触发器 HDLBitDualedge
题目如下:我一开始想当然就这样写了moduletop_module(inputclk,inputd,outputq);always@(posedgeclk)qrst),但就是这样。没有真正的硬件设备可以完成与你所描述的相同的东西-总是@(posedgeclkornegedgeclk)。唯一的例外(种类)是IDDR和ODDR,这些需要实例化-它们不能从HDL描述中推断出来。见此博文FPGA中如何实现
闲庭信步sss
·
2024-02-01 10:51
数字ic
HDLBit练习
verilog
【AG32VF407】国产MCU+FPGA,更新官方固件解决8Mhz内部晶振不准,
Verilog
实测7.9Mhz!
视频讲解[AG32VF407]国产MCU+FPGA,更新官方固件解决8Mhz内部晶振不准,
Verilog
实测7.9Mhz!
LitchiCheng
·
2024-02-01 10:51
fpga
fpga开发
单片机
嵌入式硬件
Verilog
实现上升、下降沿检测 FPGA
Verilog
实现上升、下降沿检测源文件`timescale1ns/1psmoduletop(inputclk,//时钟信号inputrst_n,//复位信号,低电平有效inputsignal//待检测信号
四臂西瓜
·
2024-02-01 10:19
FPGA
fpga开发
verilog
上升沿
下降沿
【AG32VF407】国产MCU+FPGA
Verilog
双边沿检测输出方波
视频讲解[AG32VF407]国产MCU+FPGA
Verilog
双边沿检测输出方波实验过程本次使用使用AG32VF407开发板中的FPGA,使用双clk的双边沿进行检测,同步输出方波同时可以根据输出的方波检测
LitchiCheng
·
2024-02-01 10:18
fpga
fpga开发
单片机
嵌入式硬件
Verilog
刷题[hdlbits] :Bcdadd100
题目:Bcdadd100YouareprovidedwithaBCDone-digitaddernamedbcd_faddthataddstwoBCDdigitsandcarry-in,andproducesasumandcarry-out.为您提供了一个名为bcd_fadd的BCD一位数加法器,它将两个BCD数字相加并带入,并生成一个和和并带入。modulebcd_fadd(input[3:0]
卡布达吃西瓜
·
2024-02-01 10:16
verilog
fpga开发
verilog
hdlbits
Verilog
刷题[hdlbits] :Adder100i
题目:Adder100iCreatea100-bitbinaryripple-carryadderbyinstantiating100fulladders.Theadderaddstwo100-bitnumbersandacarry-intoproducea100-bitsumandcarryout.Toencourageyoutoactuallyinstantiatefulladders,als
卡布达吃西瓜
·
2024-02-01 10:46
verilog
verilog
fpga开发
hdlbits
深入了解FET输入放大器中的电流噪声
IC设计工程师和
电路设计
人员都深知电流噪声会随频率增高而变大,但由于关于此领域的资料过少,或者制造商提供的信息不全,许多工程师很难了解其原因。
BinaryStarXin
·
2024-02-01 10:44
硬件设计提升之路
放大器电压噪声
FET输入放大器
电阻的电流热噪声
交流耦合特性
单片机
物联网
嵌入式硬件
「HDLBits题解」Verification: Writing Testbenches
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Tb/clock-HDLBits`timescale1ps/1psmoduletop_module
UESTC_KS
·
2024-02-01 10:25
HDLBits
题解
fpga开发
Verilog
「HDLBits题解」Build a circuit from a simulation waveform
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Sim/circuit1-HDLBitsmoduletop_module
UESTC_KS
·
2024-02-01 09:55
HDLBits
题解
fpga开发
Verilog
电路设计
中TVS 管的额定最大脉冲功率必须大于电路中出现的最大瞬态浪涌功率。
TVS管(穿阻二极管)在电路中用于保护设备免受瞬态浪涌的影响。额定最大脉冲功率大于电路中出现的最大瞬态浪涌功率有几个原因:电流冲击与能量吸收:瞬态浪涌通常表现为电流的瞬时增加。TVS管的额定最大脉冲功率需要足够大,以确保它能够有效地吸收这些电流冲击所携带的能量。更高的额定功率允许TVS管在更短的时间内处理更多的能量,保护电路免受损害。响应时间和动态特性:TVS管对于瞬态浪涌需要有快速的响应时间。然
手搓机械
·
2024-02-01 04:15
设计规范
嵌入式硬件
Autodesk AutoCAD 2024:开启无限创意,塑造未来设计
无论是建筑设计、机械设计、电子
电路设计
,还是其他各种复杂的设计领域,AutoCAD2024都能帮助设计师快速、准确地实现他们的创意。在AutoC
平安喜乐616
·
2024-01-31 21:48
AutoCAD
2024
AutoCAD
CAD
2024
建筑设计软件
建筑绘图软件
RS485自动收发电路震荡的问题
电路设计
初衷电源5V选择5V的原因,差分2.5V比1.5V可以提高传输能力TTL输入3.3V电平满足需求TTL输出4.5V了,MCU是3.3V平台这样就分为两种情况MCU接收端可以容忍5V输入MCU接收端不可以容忍
mainbanp
·
2024-01-31 18:50
电子线路
单片机
嵌入式硬件
RS485
自动收发
震荡
OpenMIPS用
verilog
实现
一、前期准备1.编辑、编译、仿真工具用vscode+i
verilog
+gtkwave组合实现
verilog
的编写、编译和波形查看,其配置过程见博主:MacbookM1使用vscode+i
verilog
+
闻林禹
·
2024-01-31 13:24
cpu
verilog
Verilog
入门——AES实现
AES加密流程介绍参考:https://blog.csdn.net/qq_28205153/article/details/55798628AES加密基本背景AES为分组密码,即将待加密明文分为长度相等的组(AES中分组只能为128位,即16字节),每次加密一组数据直至全部加密完成。加密密钥长度可以为128位、192位、256位,密钥长度不同加密轮数不同。AES密钥长度分组长度加密轮数AES-12
diamond_biu
·
2024-01-31 10:39
实验
硬件基础
verilog
密码学
【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-
Verilog
-低功耗-STA-设计-验证-FPGA-架构-AMBA-书籍-
数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(
Verilog
程序员负总裁
·
2024-01-31 10:05
学习
安全
fpga开发
[AG32VF407]国产MCU+FPGA
Verilog
编写控制2路gpio输出不同频率方波实验
视频讲解[AG32VF407]国产MCU+FPGA
Verilog
编写控制2路gpio输出不同频率方波实验实验过程根据原理图,选择两个pin脚作为输出修改VE文件,clk选择PIN_OSC,使用内部晶振8Mhz
LitchiCheng
·
2024-01-31 07:51
fpga
fpga开发
单片机
嵌入式硬件
「HDLBits题解」Building Larger Circuits
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Exams/review2015count1k-HDLBitsmoduletop_module
UESTC_KS
·
2024-01-31 07:10
HDLBits
题解
fpga开发
Verilog
FPGA学习日志:
Verilog
仿真文件的写法
目录一、
Verilog
与仿真1.1
Verilog
的概念1.2仿真与仿真文件1.3仿真的重要性二、
Verilog
仿真文件的写法2.1搭建模块2.2标记模块名称2.3定义输入输出变量2.4初始化initial
长安er
·
2024-01-31 04:43
课程学习心得
fpga开发
学习
仿真文件
Verilog
HDL
EDA
Sigma-Delta调制器设计工具箱(可下载)
在模拟集成
电路设计
的领域,Sigma-Delta调制器作为一项关键技术,在音频信号处理等应用中发挥着重要作用。
移知
·
2024-01-31 02:30
IC
前端
IC
学习
ADC
想用
verilog
写一个npu 需要什么学习路线?
要用
Verilog
编写一个NPU(神经处理单元),你需要经过以下学习路线:数字电路基础:学习数字电路的基本概念,包括逻辑门、寄存器、时钟信号、信号传输等。
移知
·
2024-01-31 02:00
学习
fpga开发
【VS Code+
Verilog
+Vivado使用】(2)基本设置
文章目录2基本设置2.1字体大小2.2Tab大小2.3选中高亮2.4文件编码2基本设置2.1字体大小方法1:VSCode左下角>管理>设置,搜索"fontsize",点击左侧"字体",根据需要设置"editor.fontSize"选项的值,改变字体大小,如下图蓝框部分所示:方法2:VSCode左下角>管理>设置,搜索"mousewheelzoom",勾选"editor.mouseWheelZoom
xduryan
·
2024-01-31 02:09
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(3)使用技巧
文章目录3使用技巧3.1文件比较3.2行操作3.2.1任意移动行3.2.2向下复制行3.3列编辑3.3.2Ctrl+点击鼠标左键3.3.3Ctrl+拖动鼠标左键3.3.4Ctrl+Shift+点击鼠标左键3.3.5Ctrl+Shift+拖动鼠标左键3.4多窗口显示3.5时间线3.6配置同步3使用技巧3.1文件比较VSCode可以比较两个文件的内容,并将有差异的部分标注出来。例如,比较文件A和B:方
xduryan
·
2024-01-31 02:09
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(4)Vivado绑定VS Code
文章目录4Vivado绑定VSCode4Vivado绑定VSCodeVivado>Settings>ToolSettings>TextEditor>CurrentEditor,从下拉菜单中点击"CurrentEditor…",如下图所示:点击最右侧"…“,弹出"CustomEditorDefinition"对话框,在"Editor"右侧输入"VSCodeinstallationpath/Code.
xduryan
·
2024-01-31 02:38
VS
Code
vscode
【VS Code+
Verilog
+Vivado使用】(5)VS Code配置文件
文章目录5VSCode配置文件5VSCode配置文件现附上个人VSCode配置文件settings.json的内容:{//"
verilog
.linting.linter":"xvlog","
verilog
.ctags.path
xduryan
·
2024-01-31 02:38
VS
Code
vscode
番外5:ADS功放设计之负载牵引与源牵引
番外5:ADS功放设计之负载牵引与源牵引在功放
电路设计
中,负载牵引和源牵引至关重要,合适的负载阻抗直接影响了设计的性能和效率。
怡步晓心l
·
2024-01-30 23:15
电磁领域
射频功率放大器设计
电磁学
「HDLBits题解」Finite State Machines
本专栏的目的是分享可以通过HDLBits仿真的
Verilog
代码以提供参考各位可同时参考我的代码和官方题解代码或许会有所收益题目链接:Fsm1-HDLBitsmoduletop_module(inputclk
UESTC_KS
·
2024-01-30 15:40
HDLBits
题解
fpga开发
Verilog
基于单片机的门锁控制电路【51单片机Keil+Proteus8.9】
门锁控制电路二、设计思路
电路设计
1.电源部分:使用BATTERY为整个电路提供电源,可以在电路中加入一个电源开关,以便控制电源的开启和关闭。
电气_空空
·
2024-01-30 15:20
单片机
51单片机
嵌入式硬件
Verilog
HDL语法(二)
Verilog
HDL语法(二)常见错误:未声明的寄存器变量
Verilog
没有处理未声明寄存器变量的机制,所以一个未声明的标识符被参考为默认类型线网(如wire)。
ShareWow丶
·
2024-01-30 12:45
#
Verilog
HDL语言及设计
Verilog语法
Verilog
HDL
线网型
寄存器型
Verilog
HDL 语法整理 (一)
目录导读一、模块结构1、模块的端口定义2、模块内容二、数据类型1、常量2、参量3、变量1、寄存器数据类型2、线网型数据类型参考声明导读本篇博文主要介绍
Verilog
HDL语法的基本框架和数据类型、常量变量等
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
Verilog
HDL
语法
Verilog
HDL 语法整理(二)
目录前言一、
Verilog
HDL初始化二、
Verilog
操作符号1、
Verilog
赋值运算符1、连续赋值符号2、阻塞赋值符3、非阻塞赋值符4、映射赋值符5、位置赋值2、
Verilog
按位运算符3、归约运算符
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
Verilog
语法整理
Verilog
HDL 语法整理 (三)
目录前言一、
Verilog
并行语句1、连续赋值语句1.1直接连续赋值语句1.2条件连续赋值语句2、
Verilog
程序块语句2.1initial块2.2always块3、
Verilog
实例化语句3.1单独实例化
在路上-正出发
·
2024-01-30 12:43
Verilog
HDL
语法整理
verilog
语法
[2021-07-18]
Verilog
HDL语法总结
目录1.引言2.模块(block)3.常量、数据类型、运算符(1)常量1)数字2)x和z值(2)数据类型1)wire型2)reg型3)参数型(3)运算符1)算术运算符2)赋值运算符3)关系运算符4)逻辑运算符5)条件运算符6)等式运算符7)移位运算符8)拼接运算符9)指数10)缩减运算符11)运算符优先级排序4.常用关键词块语句生成块(未完待续)(1)always(2)initial(3)assi
数字IC新人小白
·
2024-01-30 12:43
数字IC漫漫长夜
verilog
Verilog
HDL语法-数据类型
Verilog
HDL语法-数据类型数据类型物理数据类型连线型概述连线型变量的声明寄存器型概述寄存器型变量的声明存储器型抽象数据类型整型时间型实型参数型数据类型在
Verilog
HDL中共有19种数据类型。
jaw_jin
·
2024-01-30 12:12
Verilog
HDL
verilog
Verilog
HDL语法学习心得
从五月中旬开始进入到
Verilog
HDL语法学习、项目实战阶段,满打满算已经两个月时间了。这两个月全部在自习室度过,一直没有认真做一篇总结,主要还是抽不出时间来,因为几乎每天都有需要琢磨研究的东西。
ღ墨竹照月影
·
2024-01-30 12:12
Verilog
HDL
verilog
fpga
risc-v
芯片
03
Verilog
HDL 语法
Verilog
HDL(HardwareDescriptionLanguage)是在C语言的基础上发展起来的一种硬件描述语言(用它可以表示逻辑电路图、逻辑表达式、数字逻辑系统所完成的逻辑功能等)具有灵活性高
lf282481431
·
2024-01-30 12:41
FPGA开发入门
fpga开发
应届生把FPGA学到什么程度可以找工作?
以下是一些学习里程碑希望可以帮助您达到求职的门槛:一、硬件描述语言(HDL)熟练度:首先,你需要熟悉至少一种硬件描述语言,如VHDL或
Verilog
,这是FPGA设计的基础。
宸极FPGA_IC
·
2024-01-30 08:13
fpga开发
fpga
硬件工程
Verilog
移位运算符
在
Verilog
HDL中,有两种运算符,分别是左移运算符和右移运算符。使用方法为:a>>n,a>1=4'b0100;4'b1001>>4=4'b0000;换一种说法。
Shining0596
·
2024-01-30 02:01
Verilog
学习
学习
其他
安泰ATA-4014高压功率放大器在超声马达驱动
电路设计
中的应用
本文将与大家分享,ATA-4014高压功率放大器在超声马达驱动
电路设计
和制作中的应用,希望能对各位工程师有所帮助与启发。
Aigtek安泰电子
·
2024-01-29 17:53
高压功率放大器
经验分享
数字集成
电路设计
(五、仿真验证与 Testbench 编写)(一)
文章目录引言1.
Verilog
HDL电路仿真和验证概述2.
Verilog
HDL测试程序设计基础2.1Testbench及其结构2.2测试平台举例2.2.1组合电路仿真环境搭建2.2.2时序电路仿真环境搭建
普通的晓学生
·
2024-01-29 13:39
Verilog
HDL数字集成电路设计
fpga开发
Mealy FSM and Moore FSM特点、转换以及
verilog
实现方式
有限状态机FSM有限状态机-FiniteStateMachine,简写为FSM,是表示有限个状态及在这些状态之间的转移和动作等行为的数学模型状态机的两种形式Moore状态机:时序逻辑输出只取决于当前状态的这一类状态机。此时,其输出表达式为输出信号=G(当前状态);时钟同步的Moore状态机结构如下图所示,从图中可以看出其输出逻辑G的输出仅由当前状态决定。Mealy状态机:时序逻辑输出不但取决于状态
Zokion
·
2024-01-29 13:39
数字IC设计
Verilog
的三种描述方式(门级、RTL级、行为级)
门级:使用逻辑门这一级别来描述,and、or……,输出部分必须是net类型,门级原语本质是模块实例调用,符合端口连接规则。RTL中的寄存器和组合逻辑,直接反应了逻辑门直接的关系,更加接近底层,接近硬件,一般EDA工具可以把RTL描述自动编译为门级描述。所以一般不直接使用门级编程。moduleFull_Add_1b_3(A,B,Cin,Sum,Cout);inputA;inputB;inputCin
学不懂IC
·
2024-01-29 13:09
fpga开发
Verilog
02:结构化建模
结构化描述是用
Verilog
HDL进行
电路设计
中最基本描述方式。对于系统级
电路设计
,为了把不同的功能模块有层次地组合在一起,主要是采用模块调用的结构化建模方式实现。
刘小适
·
2024-01-29 13:38
Verilog设计
fpga开发
risc-v
集成电路可测性设计(DFT,Design For Testability)
随着集成电路的高度集成化,最开始的徒手画电路图已经被淘汰,取而代之的是一套规范的硬件描述语言(HDL),现在我们使用
Verilog
HDL可以描述几乎所有逻辑功能和需要的数字电路,只有一些特殊的电路比如数模混合接口等
早睡身体好~
·
2024-01-29 13:07
DFT
DFT
集成电路可测性设计
很经典,逻辑
电路设计
经验(转)
规范很重要工作过的朋友肯定知道,公司里是很强调规范的,特别是对于大的设计(无论软件还是硬件),不按照规范走几乎是不可实现的。逻辑设计也是这样:如果不按规范做的话,过一个月后调试时发现有错,回头再看自己写的代码,估计很多信号功能都忘了,更不要说检错了;如果一个项目做了一半一个人走了,接班的估计得从头开始设计;如果需要在原来的版本基础上增加新功能,很可能也得从头来过,很难做到设计的可重用性。在逻辑方面
weixin_30906671
·
2024-01-29 13:37
数字逻辑
Verilog
描述电路的方法(2022.3.17)
,q);inputclk,clrb;inputd;outputq;regq;always@(posedgeclkorposedgeclkb)beginif(clrb)q逻辑表达式-->电路结构图-->
Verilog
HDLmodulefull_add1
枫子有风
·
2024-01-29 13:35
文章
知识点归纳
fpga开发
硬件工程
基于FPGA的4路抢答器
verilog
,quartus
名称:基于FPGA的4路抢答器
verilog
(代码在文末付费下载)软件:Quartus语言:
Verilog
要求:1.主持人具有最高优先级,实现4路公平抢答判决。2.具有选手提前抢答和抢答成功指示。
FPGA代码库
·
2024-01-29 13:03
fpga开发
数字式竞赛抢答器
Verilog
代码Quartus软件AX301开发板
名称:Quartus数字式竞赛抢答器
Verilog
代码AX301开发板(文末获取)软件:Quartus语言:
Verilog
代码功能:数字式竞赛抢答器设计设计一个可容纳四组参赛者同时抢答的数字抢答器要求:
FPGA代码库
·
2024-01-29 13:03
fpga开发
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他