E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
XILinx
xilinx
FPGA在线调试方法总结(vivado+ila+vio)
本文主要介绍
xilinx
FPGA开发过程中常用的调试方法,包括ILA、VIO和TCL命令等等,详细介绍了如何使用。
jk_101
·
2024-02-06 08:13
FPGA
fpga开发
官网下载 Vivado
1、使用谷歌浏览器点击如下链接进入下载界面https://www.
xilinx
.com/support/download/index.html/content/
xilinx
/en/downloadNav
有钱挣的地方就是江湖之FPGA行者
·
2024-02-06 08:12
VIVIADO学习笔记
fpga开发
【FPGA】Vivado 保姆级安装教程 | 从官网下载安装包开始到安装完毕 | 每步都有详细截图说明 | 支持无脑跟装
Vivado介绍Step1:进入官网Step2:注册账号Step3:进入下载页面Step4:下载安装包Step5:安装Step6:等待软件安装完成安装完成Vivado介绍Vivado是FPGA厂商赛灵思公司(
XILINX
柠檬叶子C
·
2024-02-06 08:11
FPGA玩板子记录
fpga开发
Vivado
【基于
xilinx
Zynq7000的PYNQ框架项目】03 Socket实现开发板和电脑的实时视频传输并存储图片
一、服务器端代码承接本项目系列的上一篇文章【基于
Xilinx
Zynq7000的PYNQ框架项目】02PYNQ镜像制作,使用PYNQ提
小黄能吃辣
·
2024-02-05 22:46
嵌入式硬件
单片机
tcp/ip
opencv
ubuntu
课程设计
音视频
【基于
Xilinx
ZYNQ7000的PYNQ框架项目】01人脸识别项目介绍与展示
01项目介绍与展示前言一、项目内容环境与工具项目文件二、运行项目1.登录开发板2.运行代码3.效果展示总结前言 本项目是一个嵌入式开发的人脸识别项目,为开发板自制PYNQ镜像,通过socket通信将笔记本摄像头画面实时传输至开发板,然后使用开发板上的人脸识别模型进行检测后,将识别画面传输回笔记本进行显示。项目整体设计框架图如下所示:系统处理流程图如下所示:一、项目内容环境与工具开发板ZYNQ_M
小黄能吃辣
·
2024-02-05 22:15
单片机
嵌入式硬件
ubuntu
软件工程
课程设计
目标检测
tcp/ip
【基于
Xilinx
Zynq7000的PYNQ框架项目】02 PYNQ镜像制作
02PYNQ镜像制作前言一、vivado硬件设计二、ubuntu镜像制作三、Win32DiskImage烧写镜像四、上板启动总结前言由于PYNQ官网中没有适配ZYNQ_MINI开发板的现成的PYNQ镜像,我们需要用vivado自己设计硬件部分,然后下载与板子无关的预构建文件PYNQrootfs,在ubuntu系统中制作适配ZYNQ_MINI开发板的PYNQ镜像。软件与系统的环境版本Windows1
小黄能吃辣
·
2024-02-05 22:15
单片机
嵌入式硬件
ubuntu
课程设计
经验分享
软件工程
python
【基于
Xilinx
ZYNQ7000的PYNQ框架项目】04开发板上运行人脸识别模型
04开发板上运行人脸识别模型前言一、人脸识别代码详解总结前言书接上文,成功将电脑摄像头视频流传输到开发板并本地存储后,要做的就是使用PYNQ的pyhotn代码逐帧读取视频流,进行人脸识别啦。因为当初做这个项目的主要目的是锻炼嵌入式开发的能力,所以人脸识别模型是直接使用的opencv自带的分类器。(其实是懒得自己再捣鼓个模型了)我使用的分类器是haarcascade_frontalface_alt2
小黄能吃辣
·
2024-02-05 22:15
嵌入式硬件
opencv
计算机视觉
目标检测
目标跟踪
视觉检测
图像处理
【基于
Xilinx
ZYNQ7000的PYNQ框架项目】05使用Overlay库和python父子进程实现开发板按键控制LED灯流水或熄灭
05使用Overlay库和python父子进程实现开发板按键控制LED灯流水或熄灭前言一、PYNQOverlay库的GPIO读写实现LED灯流水二、python父子进程实现按键即关闭程序总结前言前四篇文章完成后,其实整个项目就能完整运行起来了。但我们似乎忘了使用PYNQ的初心——用python编程实现对开发板硬件部分的控制。因此,本文章使用PYNQOverlay库的GPIO读写实现LED灯流水,然
小黄能吃辣
·
2024-02-05 22:44
python
单片机
嵌入式硬件
fpga开发
硬件工程
opencv
视觉检测
Quartus IP 之mif与hex文件创建与使用
一、mif与hex概述ROMIP的数据需要满足断电不丢失的要求,ROMIP数据的文件格式一般有三种文件格式:.mif、.hex、.coe,
Xilinx
与IntelAltera支持的ROMIP数据文件格式如下
GBXLUO
·
2024-02-05 01:16
Quartus
IP系列
FPGA
mif_hex
ROM
NI PXIe-5644R矢量信号收发器硬件架构
http://
xilinx
.eetrend.com/article/7471随着NIPXIe-5644R向量信号收发器(VST)的诞生,NI通过将用户可编程FPGA的灵活性引入RF仪器中,重塑了仪器的概念
a340421
·
2024-02-04 15:32
硬件架构
操作系统
嵌入式
基于FPGA的PCIe接口设计---01_PCIe基本概念
第一篇:介绍PCIe的基本概念;第二篇:以
xilinx
提供的例程PIO为
攻城狮Bell
·
2024-02-04 14:36
FPGA
PCIe
FPGA
PCIe
Xilinx
【高速接口-RapidIO】5、
Xilinx
RapidIO核例子工程源码分析
:总目录(经验分享)献上链接:【高速接口-RapidIO】2、RapidIO串行物理层的包与控制符号【高速接口-RapidIO】3、RapidIO串行物理层的包传输过程【高速接口-RapidIO】4、
Xilinx
RapidIO
夜幕下的灯火
·
2024-02-04 10:32
rapidio
fpga
开发者分享|AMD Vitis™ Libraries Vision L3 Isppipeline U50/ZCU102 流程示例
下面是用户手册的链接:https://docs.
xilinx
.com/r/2022.2-English/Vitis_Librarie
BinaryStarXin
·
2024-02-02 23:12
FPGA技术汇总分享
AMD
Vitis
fpga开发
硬件工程
嵌入式硬件
物联网
单片机
mcu
【
xilinx
primitives 】02 OBUFDS and OBUFTDS
参考源:OBUFDS该设计元件是单输出缓冲器,支持低电压、差分信号。OBUFDS隔离内部电路,并为离开芯片的信号提供驱动电流。它的输出表示为两个不同的端口(O和OB),一个认为是“主端口”,另一个是“从端口”。主端口和从端口是同一逻辑信号(例如,MYNET和MYNETB)的相反相位。真值表例化VHDLLibraryUNISIM;useUNISIM.vcomponents.all;--OBUFDS:
hcoolabc
·
2024-02-02 19:40
FPGA
硬件工程
嵌入式中Qt5.7.1添加支持openssl方法
/config no-asm shared --prefix=/opt/
Xilinx
2018_zynq/zynq_openssl_1.0.2/ --cross-compile-prefix=/opt/
Xilinx
ST小智
·
2024-02-02 17:39
鸿蒙万物互联人工智能之卓越
qt
开发语言
FPGA解码MIPI视频:
Xilinx
Artix7-35T低端FPGA,基于MIPI CSI-2 RX Subsystem架构实现,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的MIPI编解码方案本方案在
Xilinx
Artix7-100T上解码MIPI视频的应用本方案在
Xilinx
Kintex7上解码MIPI视频的应用本方案在
Xilinx
Zynq7000
9527华安
·
2024-02-02 10:43
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
音视频
MIPI
图像处理
CSI
FPGA高端项目:
Xilinx
Zynq7020系列FPGA 多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案我已有的FPGA视频拼接叠加融合方案本方案的
Xilinx
Kintex7系列FPGA
9527华安
·
2024-02-02 10:42
FPGA视频拼接叠加融合
FPGA图像缩放
菜鸟FPGA图像处理专题
fpga开发
音视频
图像缩放
视频拼接
zynq7020
Xilinx
FPGA高端项目:
Xilinx
Artix7系列FPGA 多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案我已有的FPGA视频拼接叠加融合方案本方案的
Xilinx
Kintex7系列FPGA
9527华安
·
2024-02-01 10:58
FPGA图像缩放
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
图像缩放
Xilinx
Artix7
Xilinx
FIFO Generator 需要注意BRAMs的资源消耗
Xilinx
FIFOGenerator需要注意BRAMs的资源消耗系列文章推荐
Xilinx
FIFOGenerator需要注意RST复位
Xilinx
FIFOGenerator需要注意ActualDepth
Xilinx
FIFOGenerator
ShareWow丶
·
2024-01-31 19:14
FPGA设计从硬件到软件
Xilinx
FIFO
BRAM
xilinx
真双口RAM的primitives /core output 区别
软件平台Vivado2016.4属性设置说明1在ipcatalog->blockmemorygenerator.这里仅介绍真双口RAM,真双口RAM支持A/B两个口可读可写。属性1operatingmode包含writingfirst(WF),readingfirst(RF),nochang(NC)三种模式参考手册如下:
zzyaoguai
·
2024-01-31 19:13
FPGA
仿真
RAM
xilinx
Xilinx
RAM IP核的使用
背景RAM和ROM也是类似的,由于这也是常用的IP核,所有完全有必要在这里记录一下,以后用到了实际后,再补充到实际工程中。随机存储器(RAM),它可以随时从任一指定地址读出数据,也可以随时把数据写入任何指定的存储单元,且读写的速度与存储单元在存储芯片的位置无关。RAM主要用来存放程序及程序执行过程中产生的中间数据、运算结果等。RAM按照存储单元的工作原理可以分为静态RAM和动态RAM,也就是常说的
ciscomonkey
·
2024-01-31 19:12
Xilinx_ISE
xilinx
【
xilinx
primitives 】01 IBUFDS and IBUFGDS
参考源:①差分原语对应的用法和规则与单端SelectIO原语类似。②差分SelectIO原语有两个与器件焊盘之间的引脚,以显示差分对中的P和N通道引脚。③N通道引脚具有B后缀。④IBUFDS和IBUFGDS原语是相同的,当差分输入缓冲器用作时钟输入时,使用IBUFGDS。该设计元素是一个输入增益器,支持低电压、差分信号。在IBUFDS中,设计级接口信号表示为两个不同的端口(I和IB),一个被视为“
hcoolabc
·
2024-01-31 19:12
FPGA
硬件工程
【
Xilinx
】开发环境(二)- Petalinux环境安装
此系列博客,仅对
Xilinx
平台PS端(ARM部分)开发做介绍,不对PL(FPGA)做过多介绍。
有意思科技
·
2024-01-31 14:37
Xilinx开发
ARM
嵌入式开发
arm
c语言
linux
【FPGA原型验证】附录基础知识:FPGA/CPLD基本结构与实现原理
聚焦
Xilinx
ISE介绍
Xilinx
公司及其产品的基本情况,并在此基础上描述了CPLD和FPGA的内部结构及基本原理。
Hcoco_me
·
2024-01-31 07:52
原型验证
fpga开发
GPU
深度学习
国内外FPGA主要厂商和其主要芯片
一、FPGA1、国外主要品牌1.1、Xlinx(赛灵思)官网地址:赛灵思官网介绍:
Xilinx
是全球领先的可编程逻辑完整解决方案的供应商,也是目前排名第一的FPGA解决方案提供
程老师讲FPGA
·
2024-01-31 07:13
fpga开发
【总线接口】3.常见总线、接口GPIO、I2C、SPI、I2S、Modbus
系列文章【总线接口】1.以
Xilinx
开发板为例,直观的认识硬件接口【总线接口】2.学习硬件这些年接触过的硬件接口、总线·大汇总【总线接口】3.常见总线、接口GPIO、I2C、SPI、I2S、Modbus
神仙约架
·
2024-01-30 15:14
硬件
接口
总线
IIC
SPI
GPIO
Modbus
I2S
Aurora 8B/10B IP核(1)----如何理解Aurora 8B/10B协议?
版权声明:本文为CSDN博主「孤独的单刀」的原创文章,原文链接:https://blog.csdn.net/wuzhikaidetb/article/details/123723408本文主要参考
Xilinx
岁岁人如旧
·
2024-01-30 07:28
fpga开发
基于FPGA实现Aurora高速串行接口
)模块设计6)AuroraIP核简介7)AuroraIP核定制8)Aurora协议特点9)结束语1Aurora简介1)采用并行方式传输高速的数据流有很多设计难点,未来高速数据传输主要采用串行方式传输,
Xilinx
宁静致远dream
·
2024-01-30 07:49
FPGA水滴穿石
Xilinx
ZYNQ7020密集访问内存出错
Xilinx
ZYNQ7020密集访问内存出错问题问题描述:
Xilinx
ZYNQ7035和ZYNQ7020,没有跑linux系统,裸机和使用freertos如果频繁使用memset和memcpy会出现错误
觉皇嵌入式
·
2024-01-29 22:46
ZYNQ7020
ZYNQ7035
Xilinx
Vivado中嵌入式逻辑分析仪ILA的使用(2)
FPGA综合出来的电路都在芯片内部,基本上是没法用示波器或者逻辑分析仪器去测量信号的,所以
xilinx
等厂家就发明了内置的逻辑分析仪。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
FPGA逻辑资源评估之BRAM(以
Xilinx
为例)
在FPGA逻辑设计时,需要参考所需逻辑资源对FPGA进行选型,其中一项就是对BRAM的评估,在这里以
xilinx
UltraSCALE+系列FPGA为例,对BRAM进行简单介绍。
wkonghua
·
2024-01-29 13:38
FPGA
FPGA开发
fpga开发
Xilinx
Vivado定制IP核调用和除法器IP核的latency和resource分析
加入定制的乘法IP核,必须在sources右键,用AddDirectories加入才完整加入文件夹后如下图:测试代码与主程序模块连接端口初学者容易出现错误输入端口:从模块内部来讲,输入端口必须为线网数据类型,从模块外部来看,输入端口可以连接到线网或者reg数据类型的变量。输出端口:从模块内部来讲,输出端口可以是线网或者reg数据类型,从模块外部来看,输出必须连接到线网类型的变量,而不能连接到reg
人工智能和FPGA AI技术
·
2024-01-29 13:07
FPGA
嵌入式
Xilinx
Xilinx
FPGA BRAM使用方法
BRAM使用方法在利用fpga进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在vivado中提供IP核,FIFO的缓存特性适用于先存先取得过程,没有寻址地址,数据只能按照次序读出,可以用于速率变换,位宽变换的应用中,数据的读写可以分开控制。RAM可以缓存数据,然后按照地址进行读出,这样不受顺序的限制,能够更
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
FPGA | BRAM和DRAM
如
Xilinx
公司的结构中每个BRAM有36Kbit的容量,既可以作为一个36Kbit的存储器使用,也可以拆分为两个独立的18Kbit存储器使用。
初雪白了头
·
2024-01-29 13:35
农夫笔记
fpga开发
Xilinx
7系列 BRAM概述
Xilinx
7系列FPGA中的块RAM可存储36Kb的数据,可以配置为两个独立的18KbRAM或一个36KbRAM。
FPGA自学笔记分享
·
2024-01-29 13:34
fpga开发
[转]Bram和Dram的区别
2、bram有较大的存储空间,是fpga定制的ram资源;而dram是逻辑单元拼出来的,浪费LUT资源3、dram使用更灵活方便些补充:在
Xilinx
AsynchronousFIFOCORE的使用时,有两种
ddk43521
·
2024-01-29 13:02
xilinx
FPGA 除法器ip核(divider)的使用(VHDL&Vivado)
一、创建除法ip核vivado的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的FPGA逻辑原语(寄存器和lut),所以和Radix2相比占用fpga资源更少;可以选择有符号或者无符号类型数据;但是位数有限,只能用于运算量小的时候,被除数位宽:2~17,除数位宽:2~11;只能选择余数模式Radix2:使用FPGA逻辑原语(
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
xilinx
基础篇Ⅱ(2)vivado2017.4软件使用
1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择FPGA芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加
Xilinx
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
ac3165 linux驱动_[干货]手把手教你用Zedboard学习Linux移植和驱动开发
重点介绍传统方式的Linux移植和
Xilinx
的Petalinux的快速移植开发两种。
weixin_39616090
·
2024-01-28 13:17
ac3165
linux驱动
Clover
驱动文件夹
delphi
linux
arm
linux
can总线接收数据串口打包上传
linux
delphi
开发
linux
配置启动
nomad
【FPGA】7系列 FPGA时钟资源及时钟IP核配置
Xilinx
7系列FPGA时钟资源及时钟IP核配置
Xilinx
7系列时钟资源1.分类全局时钟,区域时钟2.7系列时钟结构ClockBackbone:全局时钟线将芯片分成左右两个时钟区域;HorizontalCenter
原地打转的瑞哥
·
2024-01-28 05:23
fpga开发
ip
基于
xilinx
的fifo IP核使用
一、FIFOIP核简介FIFO(FirstInFirstOut,即先入先出),是一种数据缓冲器,用来实现数据先入先出的读写方式。与ROM或RAM的按地址读写方式不同,FIFO的读写遵循“先进先出”的原则,即数据按顺序写入FIFO,先被写入的数据同样在读取的时候先被读出,所以FIFO存储器没有地址线。FIFO有一个写端口和一个读端口外部无需使用者控制地址,使用方便。FIFO存储器主要是作为缓存,应用
伊藤诚诚诚诚
·
2024-01-27 03:59
fpga开发
xilinx
FIFO使用总结
Xilinx
FIFO使用总结FIFO是我们在FPGA开发中经常用到的模块,在数据缓存和跨时钟域同步等都会有涉及。在实际工程使用前,我们需要熟悉掌握FIFOIP的配置过程及时序特点。
wuzhirui志锐
·
2024-01-27 03:58
fpga
问题记录:关于
xilinx
不同模式的fifo计数器
平台:Vivado2018.3.芯片:xcku115-flva1517-2-i(active)最近在学习的过程中总结了关于
xilinx
的不同fifo的计数器。关于不同fifo的计数器表现的特征不一致。
爱漂流的易子
·
2024-01-27 03:26
fpga开发
Xilinx
7系列FPGA Multiboot介绍
Xilinx
的双镜像方案成为Multiboot。本文
非鱼知乐
·
2024-01-26 18:10
FPGA高端项目:
Xilinx
Artix7系列FPGA多路视频拼接 工程解决方案 提供4套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我已有的FPGA视频拼接叠加融合方案本方案在
Xilinx
Kintex7系列FPGA上的应用3、设计思路框架视频源选择
9527华安
·
2024-01-26 07:17
FPGA视频拼接叠加融合
图像处理三件套
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
视频拼接
图像拼接
Artix7
FPGA高端项目:
Xilinx
Zynq7020系列FPGA多路视频拼接 工程解决方案 提供6套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我已有的FPGA视频拼接叠加融合方案本方案在
Xilinx
Kintex7系列FPGA上的应用本方案在
Xilinx
Artix7
9527华安
·
2024-01-26 07:42
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
音视频
Zynq7020
图像处理
视频拼接
图像拼接
Xilinx
Vivado官网下载
https://www.
xilinx
.com/support/download.html(需要注册一个AMD账号,之后即可免费下载)下载成功后开始安装:默认配置即可,50多G
圆喵喵Won
·
2024-01-26 00:11
fpga开发
FPGA硬件架构
1.
Xilinx
FPGA是异构计算平台(所谓异构,就是有很多不同的部分组成):CLB,BRAM,DSP
燎原星火*
·
2024-01-25 07:22
fpga开发
数字信号处理-04- FPGA常用运算模块-除法器
写在前面本文是本系列的第四篇,本文主要介绍FPGA常用运算模块-除法器,
xilinx
提供了相关的IP以便于用户进行开发使用。
Vuko-wxh
·
2024-01-24 07:13
#
数字信号处理FPGA实现
数字信号处理
xilinx
除法ip核(divider) 不同模式结果和资源对比(VHDL&ISE)
1.Radix-2模式:基数-2使用整数操作数的非恢复整数除法,允许生成分数或整数余数。对于小于16位的操作数宽度或需要高吞吐量的应用程序,建议使用。基数-2非恢复算法使用加减法求解每个周期的一点商。该设计是完全流水线的,可以实现每个时钟周期一分的吞吐量。如果所需的吞吐量较小,则每个时钟参数的分法允许降低吞吐量和资源使用。该算法自然会生成一个余数,对于需要整数余数或模数结果的应用程序的选择也是如此
坚持每天写程序
·
2024-01-24 07:41
xilinx
fpga
ip核使用例程(VHDL)
FPGA
VHDL
ISE
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他