E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
XILinx
Xilinx
系ZYNQ学习笔记(二)ZYNQ入门及点亮LED灯
系列文章目录文章目录系列文章目录前言简单介绍简称xc7z020型号FPGAZYNQ实操通用IO点亮LED灯硬件逻辑基础前言简单入门一下ZYNQ是何种架构,如何编程,至于深入了解应该要分开深入学习Linux和FPGA简单介绍其基本架构都是在同一个硅片上集成FPGA和CPU,并通过高速、高带宽的互联架构连接起来。ARM的顺序控制、丰富外设,开源驱动、FPGA的并行运算、高速接口、灵活定制、数字之王的特
贾saisai
·
2025-03-23 17:50
FPGA学习
学习
笔记
fpga开发
Vitis 2024.1 无法正常编译custom ip的bug(因为Makefile里的wildcard)
microblaze-
xilinx
-elf-gcc.exe:warning:(ildcard:linkerinputfileunusedbecauselinkingnotd
Αλήθεια
·
2025-03-21 03:31
bug
fpga
fpga开发
arm
【无标题】采集板设计
设计包含16片AD9680ADC和
Xilinx
XC7V690FPGA的电路板需要解决高速数据接口、电源管理、时钟同步及PCB布局等关键挑战。
weixin_42366388
·
2025-03-16 21:46
测试工具
set_clock_groups
命令参数与工具处理逻辑核心参数定义参数定义工具行为工具兼容性-asynchronous完全异步时钟组,无任何相位或频率关系(如独立晶振、不同时钟树)工具完全禁用组间路径的时序分析,但需用户自行处理跨时钟域(CDC)问题
Xilinx
Vivado
jh你好
·
2025-03-14 20:55
硬件工程
[Vivado] IP核学习之Block Memory Generator
具体参考
Xilinx
文档,pg058-blk-mem-genVersion8.4。一、BlockMemoryGenerator有什么用?
奕天者
·
2025-03-12 23:20
FPGA学习
学习
fpga开发
ip
【vivado】debug相关时钟及其约束关系
一、前言在
xilinx
fpga的degug过程中,经常出现由于时钟不对而导致的观测波形失败,要想能够解决这些问题需要了解其debug的组成环境以及之间的数据流。
liuchj04
·
2025-03-07 05:01
Xilinx
SoC
FPGA
fpga开发
【安路科技FPGA软件TangDynasty】避坑总结和心得
平心而论,安路科技的FPGA只能说够用,在速度越来越快资源越来越丰富的FPGA领域,真正干大活,还得是别家,甚至很多场景下只能用
xilinx
家或者altera的,哦不,是AMD和INTEL家的。
月薪不过亿
·
2025-03-04 12:47
fpga开发
科技
【PCIE737】基于全高PCIe x8总线的KU115 FPGA高性能硬件加速卡
该板卡采用
Xilinx
的高性能KintexUltraScale系列FPGAXCKU115作为主处理器,板载4组独立的64位DDR4SDRAM超大容量数据缓存
北京青翼科技
·
2025-03-04 11:39
图像处理产品
图像处理
信号处理
人工智能
智能硬件
Xilinx
FPGA用于QSFP模块调试的实战指南
本文还有配套的精品资源,点击获取简介:本项目旨在利用
Xilinx
FPGA进行QSFP模块的调试,着重介绍接口设计、PHY层配置、逻辑控制、误码率测试和眼图分析等关键步骤。
不教书的塞涅卡
·
2025-03-03 16:45
petalinux-build ERROR
最近编译
Xilinx
的固件的时候报了一个错,看的我云里雾里,一度认为ubuntu的版本跟petalinux的版本不匹配,想要重新安装操作系统和编译环境,想想都头大。
Ret0
·
2025-02-21 12:06
嵌入式硬件
大学实验课设无忧 ------ 基于FPGA动态数码管数字时钟
该设计基于
Xilinx
FPGA开发板,使用VerilogHDL编写代码,适合初学者学习和参考。
FPGA猫
·
2025-02-21 02:00
大学实验课设无忧
fpga开发
Xilinx
FPGA开发指南-7系列FPGA配置引脚定义(草稿)
目录配置引脚定义表配置引脚定义表配置引脚定义表引脚名称BANK类型方向描述CFGBVS0专用引脚Input配置组电压选择CFGBVS确定专用配置组0的I/O电压工作范围和电压容限,以及AMDSpartan™-7,AMDArtix™-7和AMDKintex™-7系列中银行14和15的多功能配置引脚。CFGBVS在所有7系列器件中始终为专用组0选择工作电压。CFGBVS只在配置时选择多功能配置组14和
RunningCamel
·
2025-02-17 12:05
fpga开发
Tria Technologies RFSoC 平台 - 入门指南
TriaTechnologiesRFSoC平台-入门指南适用于RFSoCGen-3的宽带毫米波无线电开发平台该平台将Otava和Avnet联合开发的OtavaDTRX2双收发器毫米波无线电卡与AMD
Xilinx
Zynq
东枫科技
·
2025-02-12 02:12
USRP
fpga开发
5G
Xilinx
7系列FPGA架构之时钟资源(一)
引言:从本文开始,我们陆续介绍
Xilinx
7系列FPGA的时钟资源架构,熟练掌握时钟资源对于FPGA硬件设计工程师及软件设计工程师都非常重要。
FPGA技术实战
·
2025-02-07 02:24
FPGA器件架构
Xinx
FPGA硬件设计
FPGA
架构
时钟
时钟输入
赛灵思
Xilinx
UG1506 - Versal ACAP 开发板系统设计方法指南(中文版) (v2021.2)
PDF链接在此:https://china.
xilinx
.com/content/dam/
xilinx
/support/documentation/sw_manuals/
xilinx
2021_2/c_ug1506
芯语芯愿
·
2025-01-29 01:53
赛灵思中文版技术文档
fpga开发
赛灵思
Vivado
系统设计
Versal
FPGA实现光纤通信(3)——光纤8b/10b编码数据回环
前言光纤通信属于高速串行通信,具有较高的数据传输速率,通常用于服务器以及通信设备之间用于高速数据交换,对于
xilinx
7系列的FPGA,内部具有集成的高速接口用于实现光纤通信。
得之坦然,失之淡然。
·
2025-01-29 00:17
FPGA学习笔记
fpga开发
开源
数码管扫描显示verilog_如何开始
Xilinx
FPGA开发之旅 第二课 EGO1数码管与键盘
借此东风,为了让更多的老师与学生熟悉了解
Xilinx
,更好的入门学习FPGA知识,我们的师资培训直播已开设EGO1专题直播,欢迎新老朋友跟踪关注。
weixin_39869959
·
2025-01-28 21:19
数码管扫描显示verilog
FPGA入门学习之Vivado-数码管驱动设计实验
FPGA开发板(如
Xilinx
的Basys3)。实验步骤:步骤1:创建新工程打开Vivado软件,并选择"CreateProject"来
ZdqDeveloper
·
2025-01-28 20:45
fpga开发
学习
FPGA
Xilinx
AXI DMA驱动与Petalinux集成实战指南
本文还有配套的精品资源,点击获取简介:AXIDMA是
Xilinx
为FPGA设计的高性能DMA控制器,用于片上存储器与外设间高速数据传输。
Nate Hillick
·
2025-01-28 09:29
FPGA GTP 4K30Hz SDI视频的接收,处理及发送的实现笔记
2,FPGA处理流程图说明:1,GTPTransceivers这是
Xilinx
自带的IP核,实现信号的串并转换,根据ug482可知,其支持的速率是在500Mb/s到6.6Gb/s之间,所以完全
qsj_csdn
·
2025-01-27 10:18
fpga
ZYNQ + Linux
ZYNQLinux操作系统移植说明文档http://
xilinx
.eetrend.com/content/2019/100018437.html1,组成ZYNQ上面移植Linux操作系统包括四个部分,uboot
jerwey
·
2025-01-21 00:29
linux
zynq
Xilinx
FPGA全局时钟和第二全局时钟资源的使用方法
本文总结了
Xilinx
FPGA全局时钟和第二全局时钟资源的使用方法,并强调了应用中的注意事项。目前,大型设计一般推荐使用同步时序电路。
yundanfengqing_nuc
·
2025-01-19 22:15
FPGA
FPGA-全局时钟缓冲IBUFG BUFG IBUFGDS ODDR2
学习内容全局时钟缓冲,输入缓冲,输出缓冲开发环境
xilinx
spartan6、ISE14.7、modelsim10.5写在前面的话当你用ISE14.7时可能会出现如下的报错Thisdesigncontainsaglobalbufferinstance
kelinnn
·
2025-01-19 22:15
FPGA
fpga
嵌入式
buffer
xilinx
vivado PULLMODE 设置思路
1.
xilinx
引脚分类
Xilinx
IO的分类:以XC7A100TFGG484为例,其引脚分类如下:1.UserIO(用户IO):用户使用的普通IO1.1专用(Dedicated)IO:命名为IO_LXXY
坚持每天写程序
·
2024-09-16 08:37
fpga开发
Xilinx
7系列FPGA架构之器件配置(二)
1.概述
Xilinx
®7系列设备有五个配置接口。每个配置接口对应一个或多个配置模式和总线宽度,如表1所示。有关接口详细的时序信息,可以参阅相应的7系列FPGA数据手册。
FPGA技术实战
·
2024-09-15 15:31
FPGA器件架构
Xinx
FPGA硬件设计
fpga开发
Xilinx
7系列FPGA架构之器件配置(一)
1.概述
Xilinx
®7系列FPGA通过将特定于应用程序的配置数据(位流)加载到内存中进行配置。7系列FPGA可以主动从外部非易失性存储设备加载,也可以通过外部智能源(如微处理器、DS
FPGA技术实战
·
2024-09-15 15:01
FPGA器件架构
Xinx
FPGA硬件设计
fpga开发
如何设计实现完成一个FPGA项目
2.硬件选择FPGA芯片选择:根据项目需求选择合适的FPGA芯片(如
Xilinx
、Intel/Altera、Latt
芯作者
·
2024-09-15 02:53
D1:verilog设计
D1:VHDL设计
fpga开发
在
Xilinx
FPGA上快速实现 JESD204B
简介JESD204是一种连接数据转换器(ADC和DAC)和逻辑器件的高速串行接口,该标准的B修订版支持高达12.5Gbps串行数据速率,并可确保JESD204链路具有可重复的确定性延迟。随着转换器的速度和分辨率不断提升,JESD204B接口在ADI高速转换器和集成RF收发器中也变得更为常见。此外,FPGA和ASIC中灵活的串行器/解串器(SERDES)设计正逐步取代连接转换器的传统并行LVDS/C
长弓的坚持
·
2024-09-11 18:05
总线
接口
协议
存储
FPGA时序分析
Tmet决断时间】【recovery恢复时间】【removal移除时间】1.2跨时钟域分析CDC跨时钟域处理及相应的时序约束【set_clock_groups】【set_max_delay】1.3全局复位
Xilinx
远行者223
·
2024-09-10 09:53
FPGA
learining
fpga开发
FPGA随记——OSERDESE2和IERDESE2
除了用原语调用,还可以用HighSpeedSelectIOWizard这个IP进行调用针对具体selectIO这个IP的使用和介绍,参考这个文档:
Xilinx
SelectIOIP使用说明(一)_selectiobitslip-CSDN
一口一口吃成大V
·
2024-09-09 20:07
FPGA随记
fpga开发
用VCS直接仿真vivado工程
RunSimulation写Makefile执行脚本,运行vcs仿真前言在日常搬砖过程中,在ICdesign进行fpga原型验证时,在上fpga测试之前,往往需要对vivado工程进行仿真,而vivado工程中可能存在较多的
xilinx
ip
啊节奏不对
·
2024-09-07 17:15
vcs仿真
fpga开发
risc-v
嵌入式硬件
Xilinx
Vivado的RTL分析(RTL analysis)、综合(synthesis)和实现
理论上,FPGA从编程到下载实现预期功能的过程最少仅需要上述7个步骤中的4、5、6和7,即RTL分析、综合、实现和下载。其中的RTL分析、综合、实现的具体含义和区别又是什么?2、RTL分析(RTLanalysis)一般来讲,通常的设计输入都是Verilog、VHDL或者SystemVerilog等硬件描述语言HDL编写的文件,RTL分析这一步就是将HDL语言转化成逻辑电路图的过程。比如HDL语言描
2401_84185145
·
2024-09-05 23:38
程序员
fpga开发
记录ssh连接失败问题
案发现场一个
xilinx
芯片的板卡,跑的ubuntu系统,SD卡启动,在原本的板卡上启动运行一切正常。换了一个新的板卡之后网络通信都正常,但是唯独ssh连接失败。
星星-点灯
·
2024-09-03 20:10
ssh
运维
Xilinx
高速接口之GTX
简介开坑计划中,主要参考ug475主要讲解结构以及原语以及时钟路由和一些其他的如果不更新就把这篇删了就介
momo5234
·
2024-09-01 04:04
#
FPGA高速接口资源
fpga开发
pcie debug web portal
https://
xilinx
.github.io/pcie-debug-kmap/pciedebug/build/html/docs/PCIe_Debug_General_Techniques/index.html34536
斐非韭
·
2024-08-30 20:00
fpga开发
产品推荐 | 基于VU13P FPGA的4路FMC接口基带信号处理平台
一、产品概述TES641是一款基于VirtexUltraScale+系列FPGA的高性能4路FMC接口基带信号处理平台,该平台采用1片
Xilinx
的VirtexUltraScale+系列FPGAXCVU13P
迪普微社区
·
2024-08-30 11:01
产品推荐
fpga开发
信号处理
fpga
图像处理
无线电
FMC
XILINX
AXI总线
简介本文主要针对
XILINX
使用的AXILite总线对寄存器读写的使用,首先对AXI总线做详细介绍AXI总线AXI是一种总线协议,可以挂在多个master和slave,AXI总线包括3中类型接口,介绍如下
热爱学习地派大星
·
2024-08-29 19:42
网络
fpga开发
fpga
嵌入式硬件
6U VPX总线架构:搭载飞腾D2000/FT2000 + FPGA-K7(赛灵思)
K7是
Xilinx
7系列FPGA中的一个系列,这个系列的FPGA提供了高性能和低功耗的特点,非常适合于各种应用,包括通信、航空航天与国防、汽车、工业、科学计算等领域。Kintex-7FPGA的一些
未来通信-国产化板卡及设备定制
·
2024-08-27 12:10
fpga开发
信息与通信
国产化
飞腾处理器
【
xilinx
】解决vivado中 I/O 时钟布局器错误
典型时钟AMD设备上的典型时钟电路结构如下:输入端口(IBUF)→BUFG→FDCE/C如果使用MMCM或PLL修改时钟,则其结构如下:输入端口(IBUF)→BUFG→MMCM/PLL→BUFG→FDCE/C对于GT时钟,其结构如下:GT_QUAD→BUFG_GT→FDCE/CI/O时钟布局阶段可能会发生错误,表明该工具无法放置时钟结构直到最后一个BUFG。分析发生这种情况的原因可能有多种:时钟结
神仙约架
·
2024-08-27 11:34
xilinx
fpga开发
时钟
vivado
时钟布局
超详细的 Vivado 2021.1 安装教程(适合新手)
Vivado是
Xilinx
推出的FPGA和SoC设计工具。对于新手来说,安装和配置Vivado可能有些复杂,因此本文将详细讲解每一个步骤,并介绍如何免费激活Vivado。
shuai_258
·
2024-08-26 11:55
Vivado
2021.1
c++
人工智能
fpga开发
FPGA工程师成长路线(持续更新ing,欢迎补充)
时钟管理资源可编程输入输出单元(IOB)丰富的布线资源底层内嵌功能单元(DLL、PLL、DSP)内嵌专用硬核(专用乘法器、SERDES等)(3)FPGA开发流程(4)FPGA产业现状国外三巨头占领全球90%的市场,分别是
Xilinx
白开水不甜
·
2024-08-25 03:05
fpga开发
【vivado】fpga时钟信号引入
FPGA的时钟信号一般由板上晶振经由时钟引脚引入,有时由于工程需要也会从pin脚引入其他外部时钟,这时为了该时钟能够正常工作,满足
xilinx
fpga的外部时钟引入规则。
刘小适
·
2024-03-16 12:18
日拱一卒
Xilinx
SoC
FPGA
fpga开发
FPGA-AXI4总线介绍
下一节:AXI接口时序解读AXI总线概述
Xilinx
软件官方axi协议有以下三种:AXI4:是面向高性能传输且带有存储地址映射的,最大允许256次数据突发传输。
北纬二六
·
2024-03-11 22:10
AXI协议学习
fpga开发
xilinx
FPGA 除法器IP核(divider)的使用 vivado 2019.1
参考:
xilinx
FPGA除法器ip核(divider)的使用(VHDL&Vivado)_vivado除法器_坚持每天写程序的博客-CSDN博客一、创建除法IPvivado的除法器ip核有三种类型,跟ISE
小 阿 飞
·
2024-02-20 21:31
fpga开发
除法器 c语言 模拟,用Vivado-HLS实现低latency除法器
GeorgeWang–
Xilinx
DSPSpecialist1VivadoHLS简介
Xilinx
VivadoHigh-LevelSynthesis(HLS)工具将C,C++,或者SystemC设计规范,
小小羊羊羊
·
2024-02-20 21:00
除法器
c语言
模拟
xilinx
FPGA 乘法器 除法器 开方 IP核的使用(VHDL&ISE)
目录一、乘法器ip核1.新建工程之后建一个ip核文件:2.配置ip核:3.编写顶层文件或者激励文件:第一种情况:这个是加了ce的第二种情况:这个是加了ce和sclr的第三种情况:这个是不加使能的乘法器的正确使用:第二天的新进展:最高位是1结果之所以出问题,是因为设置的时候我忘了改了,那个输入的类型默认是signed,即有符号位,大家一定要看清楚哟,按照自己需求,看是否设置最高位为有符号位二、除法器
坚持每天写程序
·
2024-02-20 21:30
xilinx
fpga
ip核使用例程(VHDL)
FPGA
VHDL
ISE
fpga开发
数字信号处理基础----
xilinx
除法器IP使用
前言在进行数字信号处理的时候,计算是必不可少的,通常情况下,能够不用乘法器和除法器就不用乘除法器,可以采用移位和加减法的方式来完成计算。但在一些特殊情况下,希望采用乘除法,这时候在FPGA当中就需要专用的IP了。乘除法在FPGA当中实现起来是比较困难的一件事情。若直接在verilog代码中使用了乘法或者除法,其实最终对应到电路中,要么是采用大量的blockram来实现,要么是占用DSP资源。这种情
black_pigeon
·
2024-02-20 21:27
FPGA数字信号处理
数字信号处理基础
补码
xilinx
除法器的使用
平台:Vivado2018.3.芯片:xcku115-flva1517-2-i(active)最近学习使用了
xilinx
除法器,在使用过程中出现了很多次除法器的结果和我预计的结果不一致,特此记录学习一下
爱漂流的易子
·
2024-02-20 21:55
xilinx的各类ip的使用
fpga开发
硬件加速OpenCV的图像处理方法研究
摘要:研究了一种基于VivadoHLS加速OpenCV程序的方法,其核心是利用
Xilinx
高层次综合工具VivadoHLS,将C++编写的OpenCV程序按照VivadoHLS处理规范进行修改,进而将代码转换为硬件描述语言
Jason_儿
·
2024-02-20 13:55
FPGA时钟资源与设计方法——IO延迟约束(Vivado)
Vivado对整个工程的时序进行分析时,只能分析内部的时序信息,对于外部的时序信息Vivado无法提供,在设计中要精确建模外部时序信息,必须为输入和输出端口提供输入输出延迟信息,而I/O延迟约束就是告知
Xilinx
Vivado
CWNULT
·
2024-02-20 12:19
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他