E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ裸机开发
Zynq
-7000系列之linux开发学习笔记:Linux下的MIO/EMIO GPIO驱动与操作(八)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-08-13 13:09
Zynq-7000系列
AXI总线读写数据过程理解
在用
zynq
开发板玩FPGA时,经常会用到AXI总线。这里对AXI总线的读写过程做一个记录,备忘。
夜色正凄凉
·
2019-08-08 17:07
Zynq
linux的I2C驱动学习笔记(一)
最近在用米尔的Z-TURNBOARD单板做小项目。顺便也加强学习I2C驱动,记一篇做记录。I2C总线知识非常简单,SDA,SCL,他们的时序规则是:I2C总线是由数据线SDA和时钟SCL构成的串行总线,可发送和接收数据。在CPU与被控IC之间、IC与IC之间进行双向传送,最高传送速率100kbps。各种被控制电路均并联在这条总线上,但就像电话机一样只有拨通各自的号码才能工作,所以每个电路和模块都有
IMX8M
·
2019-08-08 14:32
Zynq
linux
ZYNQ
随笔——AXI_GPIO裸机设计
1.硬件平台搭建在BlockDesign里添加
ZYNQ
7ProcessingSystem和AXI_GPIO模块,双击AXI_GPIO设置为输出,驱动外部IO器件(如LED)。
shugenyin
·
2019-08-07 10:53
ZYNQ
AXI_GPIO
ZYNQ(SOC)
随想录(
zynq
学习)
联系信箱:
[email protected]
】 最近学习
zynq
较多,这里做一个笔记,供日后参考使用。
费晓行
·
2019-08-04 00:00
随想录
zyqn7020系列Z-turn Board板卡电源接地配置方法
赛灵思的7系列FPGA和
Zynq
器件创造性地在片上集成了模数转换器和相关的片上传感器(内置温度传感器和功耗传感器),这是相比赛灵思前一代产品来新增加的特性,可在系统设计中免去外置的ADC器件,有力地提高了系统的集成度
IMX8M
·
2019-08-02 11:38
zynq7020
ZYNQ
随笔——AXI4总线
1.AXI4通道读地址通道(Readaddresschannel,AR)写地址通道(Writeaddresschannel,AW)读数据通道(Readdatachannel,R)写数据通道(Writedatachannel,W)写响应通道(Writeresponsechannel,B)每个通道由一个信号构成,并且使用双向的VALID和READY握手信号机制。2.AXI4信号定义3.AXI4读写波形
shugenyin
·
2019-07-31 15:01
zynq
fpga
soc
ZYNQ(SOC)
ZYNQ
随笔——简述
2.
Zynq
-7000SOC功能结构
Zynq
-7000由PS(ProcessingSy
shugenyin
·
2019-07-30 11:54
zynq
FPGA
SOC
ZYNQ(SOC)
玩转
zynq
7020开发板——PS利用AXI接口读取STLM75和XADC
有幸获得米尔Z-turnBoard试用体验,Z-turnBoard是采用xilinx
zynq
7020系列处理器设计的一款FPGA+ARM的嵌入式单板。
TI小人物
·
2019-07-29 18:56
zynq7020
FPGA开发步骤步骤
XilinxFPGA设计需要遵循以下步骤:进行硬件描述语言编写进行行为及仿真综合实现布局布线(3和4可以设置管教约束:)完成设计:生成比特文件下载板卡烧写flashXilinxFPGA
ZYNQ
设计,分为两部分
MaxineZhou
·
2019-07-26 23:58
FPGA
ZYNQ
和Microblaze一起使用——玩转Z-turn Board
赛灵思
Zynq
™-7000AllProgrammableSoC已具有很强的板载处理能力。
TI小人物
·
2019-07-25 11:29
zynq
ZYNQ
和Microblaze一起使用——玩转Z-turn Board
赛灵思
Zynq
™-7000AllProgrammableSoC已具有很强的板载处理能力。
小人物r
·
2019-07-25 11:58
zynq7020资料
MPSOC学习之HELLO WORLD
早就听闻XILINX新一代SOC,
Zynq
UltraScale+MPSOC系列性能强悍无比,号称相比
ZYNQ
7000系列每瓦性能提升5倍,一直未能体验一把。
TI小人物
·
2019-07-23 16:15
MPSOC
【EdgeBoard体验】开箱与上手
按照官网文档的介绍,EdgeBoard是基于Xilinx
Zynq
Ultrascale+MPSoC系列芯片打造的一款深度学习加速套件,也就是比较常见的利用FPGA进行加速的方案。
AIBOOM
·
2019-07-19 15:00
2019.06.16
Zynq
学习【PS与PL互联2】
1.如果要判断一个8位数据第一位是不是1,可以用如下方式:if(data&0x80)。除1以外任何数与0相与都是0,因此能检测出data最高位是不是1。若要检测次高位,则if(data&0x40)。因为0x40=0b01000000。2.内存地址的理解:在SDK中,通常都是对内存地址进行操作,而不是直接对内存中的数据进行操作。如果把内存空间比喻成房子,那内存地址就是门牌号,内存空间中的数据就是房子
chw1315
·
2019-07-05 22:42
Xilinx
Zynq学习
韦东山嵌入式第一期学习笔记DAY_4——8_3编写第1个程序点亮LED
4、
裸机开发
的第一条指令一定是汇编代码(启动代码,配置栈地址)。.text.
宫伟迪
·
2019-07-05 20:29
Zynq
-7000系列之linux开发学习笔记:NFS配置与开发板联网(七)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-07-03 22:18
Zynq-7000系列
Zynq
-7000系列之linux开发学习笔记:NFS配置与开发板联网(七)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-07-03 22:18
Zynq-7000系列
基于IMX214+
ZYNQ
XC7Z100的1080P双目视觉智能平台方案
双目视觉智能平台双目视觉智能平台以双路CMOS传感器IMX214+XC7Z100FPGA为基础,支持双路1080P60fs视频输入,
ZYNQ
FPGA支持FPGA预处理和双ARM计算。
hexiaoyan827
·
2019-06-19 16:56
2019
vivado hls(1)
转自:https://www.cnblogs.com/bixiaopengblog/p/7747965.html最近一段时间在研究
ZYNQ
以及PYNQ,先把用到的附这,随后慢慢补充~笔记1、vivadohls
marleylee
·
2019-06-17 10:25
SOC&FPGA
Zynq
-7000系列之linux开发学习笔记:编译Linux内核和制作设备树(六)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-06-03 22:01
Zynq-7000系列
Zynq
-7000系列之linux开发学习笔记:编译U-BOOT(五)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-06-03 19:30
Zynq-7000系列
Zynq
-7000系列之linux开发学习笔记:编译U-BOOT(五)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-06-03 19:30
Zynq-7000系列
Zynq
-7000系列之linux开发学习笔记:生成fsbl(四)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3交叉编译工具:arm-linux-gnueabihf-学习目标
Claudedy
·
2019-06-03 17:15
Zynq-7000系列
内存与cache一致性问题
使用XilinxSDK对
Zynq
的PCIE,SRIO等高速接口进行调试的过程中,经常会涉及到DMA对DDR数据的读写,此时就会引入会引入cache一致性问题。
LittleFanMan
·
2019-06-02 18:13
Zynq
-7000系列之linux开发学习笔记:PS和PL端的GPIO使用(三)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3学习目标:PS通过EMIO、AXI_GPIO口来控制PL端LED
Claudedy
·
2019-05-28 17:55
Zynq-7000系列
Zynq
-7000系列之linux开发学习笔记:HelloWorld(二)
开发板:
Zynq
7030数据采集板PC平台:Ubuntu-18.04+MobaXterm开发环境:XilinxVivado+SDK-18.3学习目标:
Zynq
7030数据采集板通过串口输出“HelloWorld
Claudedy
·
2019-05-27 22:00
Zynq-7000系列
Zynq
-7000系列之linux开发学习笔记:开发前准备(一)
A:1、因为某些机会,和一个朋友一起做了块基于
Zynq
7030的数据采集板。在我们做了相关硬件测试后,板子先在我们手上,就心血来潮想着在这块板子上面做做开发,可以多提升嵌入式的技能。
Claudedy
·
2019-05-27 10:45
Zynq-7000系列
用LUT来搭建乘法器
比如在
zynq
7000器件中,DSP资源就较少,神经网络的性能就无法得到提升。利用xilinx器件中LUT的结构特征,设计出的乘法器不但能灵活适应数据位宽,而且能最大限度降低LUT资源使用。
apple^?
·
2019-05-25 22:54
电子电路
zynq
【FPGA】Xilinx_
ZYNQ
7Z020——11.固化程序
文章目录11.固化程序工程建立生成FSBL创建BOOT文件SD卡启动测试QSPI启动测试Vivado下烧写QSPI使用批处理文件快速烧写QSPI11.固化程序本实验选择VDMA测试工程来固化,在建立VDMA测试工程时,我们没有使能QSPI和SD卡,要固化程序必须使能QSPI或SD工程建立生成FSBLFSBL是一个二级引导程序,完成MIO的分配、DDR控制器初始化、SD、QSPI控制器初始化,配置F
xyz_
·
2019-05-22 16:30
FPGA
树莓派上手基本配置流程与心得体会
数字)、STM32(ST公司的M系列32位处理芯片,已经可以满足大部分控制需求)、FPGA(可编程逻辑门阵列,说通俗点就是利用一堆逻辑器件,你可以自己搭硬件,所以运行速度快,但实现复杂的算法很困难)、
ZYNQ
ESCracker
·
2019-05-22 10:37
树莓派
【FPGA】Xilinx_
ZYNQ
7Z020——8. 以太网实验( LWIP)
自带的LWIP模板进行千兆以太网TCP通信LWIP虽然是轻量级协议栈,但如果从来没有使用过,使用起来会有一定的困难,建议先熟悉LWIP的相关知识工程建立新建一个“net_testvivado工作,添加
ZYNQ
xyz_
·
2019-05-21 21:26
FPGA
【FPGA】Xilinx_
ZYNQ
7Z020——5. PS和PL简单结合
文章目录5.PS和PL简单结合创建工程XDC文件约束PL管脚下载调试5.PS和PL简单结合使用
zynq
最大的疑问就是如何把PS和PL结合起来使用,在其他的SOC芯片中一般都会有GPIO本实验使用一个AXIGPIO
xyz_
·
2019-05-21 15:25
FPGA
【FPGA】Xilinx_
ZYNQ
7Z020——4. PS初体验
PS初体验创建IP核体验ARM工程PL对应逻辑电路部分,PS对应ARM核部分本节使用ARM传输字符串到计算机上创建工程CreateProjectProjectNameRTLProject选择芯片之类的
zynq
7000
xyz_
·
2019-05-21 10:27
FPGA
ZYNQ
7000 #4 - Linux环境下使用AXI-DMA读取PL外接ADC
该篇文章是上一篇博客(https://blog.csdn.net/sements/article/details/90230188)的实际应用版本。在上篇中我们只是在PL端搭建了一个简单的AXI-DMA回环数据流进行测试,在该篇博客中,我们将实际的使用AXI-DMA这个IP核,使用xilinx_axidma库对一个挂载在PL端的ADC(AD7606,黑金的拓展子卡称为AN706)使用DMA进行数据
里先森
·
2019-05-20 23:44
Linux
嵌入式
C++
ZYNQ
7000 #3 - Linux环境下在用户空间使用AXI-DMA进行传输
本文使用Petalinux搭建相关linux环境,在vivado中搭建了一个简单的PS->AXI-DMA->AXI-FIFO->AXI-DMA->PS的测试环路。使用了国外开源的xilinx_axidma操作库,完成了用户空间上的AXI-DMA传输。使用库相对来说更加方便容易上手,不需要过多的了解linux设备驱动中如何调用DMA进行传输目录0-引言1-准备工作2-建立petalinux工程3-配
里先森
·
2019-05-15 11:44
Linux
ZYNQ7000
嵌入式
ZYNQ
Cache问题的解决方法
Zynq
Cache问题的解决方法-Kevin_HeYongyuan-博客园https://www.cnblogs.com/kevin-heyongyuan/articles/7738552.html在进行
没落骑士
·
2019-05-14 10:00
ZYNQ
千兆以太网 学习
开发板上提供一个千兆以太网传输接口,
Zynq
-7000SoC的PS部分包含了两个千兆以太网MAC层硬件控制器,与PSMAC相连的物理层传输芯片采用的是RealtekRTL8211E-VL。
gzy0506
·
2019-05-13 15:19
ZYNQ
以太网
Z-Turn(
ZYNQ
)板卡移植petalinux操作系统
一、安装petalinux1.安装虚拟机,在虚拟机里安装linux系统(ubuntu16.04)虚拟机里磁盘尽量预留多一点,建议60G以上,我的是80G建议安装VMwareTools虚拟机开发工具:vivado2017.4(Windows)+petalinux2017.1(Linux)(1)更新apt-get(更换源,可选,加速用)在linux系统中打开/etc/apt目录下找到sources.l
Edward-Bao
·
2019-04-29 18:16
ZYNQ
petalinux
FPGA
Linux
FPGA
Z-Turn(
ZYNQ
)板卡移植petalinux操作系统
一、安装petalinux1.安装虚拟机,在虚拟机里安装linux系统(ubuntu16.04)虚拟机里磁盘尽量预留多一点,建议60G以上,我的是80G建议安装VMwareTools虚拟机开发工具:vivado2017.4(Windows)+petalinux2017.1(Linux)(1)更新apt-get(更换源,可选,加速用)在linux系统中打开/etc/apt目录下找到sources.l
Edward-Bao
·
2019-04-29 18:16
ZYNQ
petalinux
FPGA
Linux
FPGA
XILINX HLS + Vivado + SDK实现通过AXI-Master协议从ARM(PS)传输数组到FPGA(PL)端RAM
XILINXHLS+Vivado+SDK实现自定义IP通过AXI-Master协议从ARM(PS)传输数组到FPGA(PL)端RAM简介最近在使用XILINX
ZYNQ
的Soc板子做卷积神经网络(CNN)
Alex-Leung
·
2019-04-19 23:22
FPGA
深度学习
神经网络
RSB 手册翻译(1)
RSB不仅限于为RTEMS构建工具,您还可以构建
裸机开发
环境。嵌入式开发通常使用交叉编译工具链,调试器和调试辅助工具。我们一起称这些为工具集。RTEM
coolbacon
·
2019-04-18 17:58
RTEMS
资料
Zynq
中lwip“自动协商失败(Auto negotiation error)”的解决办法
博主今天在将lwIP以太网程序移植到RedPitaya(火龙果)开发板上时,发现了一个问题。我们一般都会使用SDK自带的“lwIPEchoServer”例程测试以太网硬件是否正确。然而在Redpitaya开发板上测试时出现了“自动协商失败(Autonegotiationerror)”的问题,如下图。或者自动协商完成了,但以太网链路速度检测错误,如“autonegotiationcomplete;l
FPGADesigner
·
2019-04-07 17:19
FPGA
Zynq
ZYNQ
7000 #1 - PL端模拟HDMI信号输出环境下的Linux界面显示
目录0-前言1-petalinux工程的建立与配置2-将解码驱动配置到linux内核中3-petalinux配置linux内核4-修改设备树5-编译打包6-文件修改X-附录问题0-前言在前面的文章里(
ZYNQ
7000
里先森
·
2019-04-02 20:03
ZYNQ7000
Linux
嵌入式
学会
Zynq
(29)SPI协议的理解与初步使用
本上介绍了
Zynq
中的SPI控制器。本文再系统总结下对SPI协议的理解,加强对其认识。最后再说明
Zynq
中如果配置和使用SPI控制器。
FPGADesigner
·
2019-04-01 20:16
FPGA
Zynq
学会
Zynq
(28)SPI控制器简介
本文简单介绍
Zynq
中的SPI控制器。本文将“master”称为“主机”;将“slave”称为“从机”;将“slaveslect”从机选择简称为SS。
FPGADesigner
·
2019-03-31 17:02
Zynq
嵌入式
FPGA
Zynq
ZYNQ
_PS读写PL资源
ZYNQ
_PS读写PL资源_base_on_pynqZ2前言AXI总线寄存器模块硬件连接软件设计总结前言最近比较系统的学习了
zynq
,内容还是很多的,不过它的架构我还是很熟悉的,所以一些嵌入式知识很快就过了
今天没喝水
·
2019-03-31 17:04
FPGA调试
zynq
学会
Zynq
(23)XADC报警功能与中断使用示例
上篇中我们简单了解了XADC和其基本使用方法,包括对片内温度和各种电源电压的测量。本文我们将学习XADC的报警功能和中断的使用方法。程序中我们设置温度和VCCPAUX的上、下报警阈值。当超出这个范围时,便进入中断进行报警提示。SDK程序设计由于要使用中断系统,我们翻出两个“老伙计”,第14篇中的sys_intr.h和sys_intr.c。将GIC初始化和串口中断初始化分开,这样当设计中有多个中断源
FPGADesigner
·
2019-03-30 18:33
FPGA
Zynq
学会
Zynq
(26)UART轮询(poll)模式示例
Zynq
中的UART支持轮询和中断驱动两种模式。
FPGADesigner
·
2019-03-28 20:31
FPGA
Zynq
学会
Zynq
(25)UART的基本使用方法
上文对
Zynq
中的UART控制器做了简单介绍。从本文开始将以实例的方式详细讲述UART的各种使用方法。
FPGADesigner
·
2019-03-27 19:00
FPGA
Zynq
上一页
53
54
55
56
57
58
59
60
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他