E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
linx
C6678信号处理板资料保存:基于Xi
linx
Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板204
基于Xi
linx
Virtex-6XC6VLX240T和TIDSPTMS320C6678的信号处理板1、板卡概述板卡由我公司自主研发,基于VPX架构,主体芯片为两片TIDSPTMS320C6678,两片Virtex
hexiaoyan827
·
2023-11-04 20:22
2020
C6678信号处理板
XC6VLX240T板卡
DSP
TMS320C6678
软件无线电通用处理卡
C6748子卡模块
202- K7 +C6678学习资料:基于TI DSP TMS320C6678、Xi
linx
K7 FPGA XC7K325T的高速数据处理核心板
基于TIDSPTMS320C6678、Xi
linx
K7FPGAXC7K325T的高速数据处理核心板一、板卡概述该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678
hexiaoyan827
·
2023-11-04 20:51
2020
TMS320C6678板卡
TMS320C6678
C6678板卡
C6678
高速图像采集卡
基于C6657+ZYNQ7045的DSP+ARM+FPGA主控板设计方案
-EVM评估板规格书1评估板简介2典型应用领域3软硬件参数4开发资料5电气特性6机械尺寸7技术服务8增值服务1评估板简介基于TIKeyStoneC66x多核定点/浮点DSPTMS320C665x+Xi
linx
ZYNQ7045FPGA
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:21
ZYNQ
fpga开发
C6657
ZYNQ7045
202-基于TI DSP TMS320C6678、Xi
linx
K7 FPGA XC7K325T的高速数据处理核心板
基于TIDSPTMS320C6678、Xi
linx
K7FPGAXC7K325T的高速数据处理核心板一、板卡概述该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678
a7257825
·
2023-11-04 20:21
人工智能
C6678板卡学习资料:202-基于TI DSP TMS320C6678、Xi
linx
K7 FPGA XC7K325T的高速数据处理核心板
一、板卡概述该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6678和一片Xi
linx
FPGAK7XC72K325T-1ffg900。
hexiaoyan827
·
2023-11-04 20:21
2019
C6678板卡
TMS320C6678板卡
XC7K325T板卡
图像子卡模块
高速数据处理核心板
基于ZYNQ wifi方案实现与测试
信迈XM-ZYNQ7045-EVM是一款基于Xi
linx
ZYNQSOC的软件无线电处理平台,该平台采用一片Xi
linx
的高性能ZYNQ系列SOCXC7Z020来实现2路AD9361无线射频信号的收发,SDR
深圳信迈科技DSP+ARM+FPGA
·
2023-11-04 20:51
ZYNQ
ZYNQ
WIFI
FMC子卡解决方案:FMC214-基于FMC兼容1.8V IO的Full Camera Link 输出子卡
适配xi
linx
不同型号开发板和公司内部各FMC载板。北京太速科技板卡适应用专业图像应用,模拟源输出等。二、技术参数板卡功能参
hexiaoyan827
·
2023-11-04 20:20
fpga开发
Camera
Link
子卡
工业图像输出
图像模拟源
FMC子卡
vivado如何评估_在Vivado下进行功耗估计和优化
Xi
linx
新一代开发工具Vivado针对功耗方面有一套完备的方法和策略,本文将介绍如何利用Vivado进行功耗分析和优化。
weixin_39785723
·
2023-11-04 12:57
vivado如何评估
vivado如何评估_基于FPGA的Vivado功耗估计和优化
Xi
linx
新一代开发工具Vivado针对功耗方面有一套完备的方法和策略,本文将介绍如何利用Vivado进行功耗分析和优化。功耗估计在Vivado下,从综合后的设计到布局布线后的设计,其间
weixin_39656513
·
2023-11-04 12:56
vivado如何评估
【vivado UG学习】UG906学习笔记:Xi
linx
官方时序分析教程,时序分析基础知识,Vivado时序分析方法,时序报告查看
目录5执行时序分析5.1时序分析的介绍5.1.1术语5.1.2时序路径5.2了解时序分析的基础知识5.2.1最小和最大延时分析5.2.2建立/恢复关系(Setup/RecoveryRelationship)5.2.3保持/移除关系(Hold/RemovalRelationship)5.2.4路径要求(PathRequirement)5.2.5时钟相位偏移(ClockPhaseShift)5.2.6
lu-ming.xyz
·
2023-11-04 12:21
#
Vivado
UG
vivado
【小技巧】如何利用vivado对系统进行功耗分析
SIMULINK系列教程》Simulink教程目录目录1.1功耗分析概述1.准备硬件平台和软件环境3.生成比特流文件4.进行功耗分析5.结果分析和优化1.2功耗分析具体操作1.1功耗分析概述Vivado是Xi
linx
fpga和matlab
·
2023-11-04 12:48
FPGA技巧整理专栏
fpga开发
vivado
功耗分析
Xi
linx
vivado2020.1官网下载链接
VivadoDesignSuiteHLxEditions-AcceleratingHighLevelDesignThenewVivado®DesignSuiteHLxeditionssupplydesignteamswiththetoolsandmethodologyneededtoleverageC-baseddesignandoptimizedreuse,IPsub-systemreuse,i
RIGOU精电科技
·
2023-11-03 15:38
嵌入式
fpga/cpld
FPGA HLS 的机理
Xi
linx
最新的HLS是VitisHLS。在Vivado2020版本中替代原先的VivadoHLS,功能略有差异。HLS的机理简单地讲,HLS采样类似C语言来设计FPGA逻辑。
姚家湾
·
2023-11-03 05:57
zynq
fpga开发
zynq
最新版一媒体7.3、星媒体、皮皮剪辑,视频MD ,安卓手机剪辑去重神器+搬运脚本+去视频重软件工具
设备需求:安卓手机9.0及以上系统文章分享者:
Linx
iaoyu2022文章的来源:vipwz.blog.csdn.net有任何互联网问题可咨询文章分享者转载需标明文章分享者信息与文章
沉睡者IT
·
2023-11-02 19:45
短视频
视频剪辑
自媒体
媒体
ZYNQ7100+standalone+SD卡(fat32文件系统)
使用的板卡为CRZ01-ZYNQ7100,在此进行SD卡配置的总结参考:https://github.com/Xi
linx
/embeddedsw/tree/master/lib/sw_services/
鹏宝阿加西
·
2023-11-02 16:38
shell基础篇:Bash特性和shell变量
变量变量含义shell变量名规则定义shell变量变量替换/引⽤变量的作⽤域一、Bash特性bash基础特性●bash是一个命令处理器,运行在文本窗口中,并能执行用户直接输入的命令●bash还能从文件中读取
linx
u
不会写算法的小王
·
2023-11-02 13:52
学习shell
bash
开发语言
shell
脚本
linux
vim
Kotlin x Nodejs
很早就有人想让我写一个kot
linx
nodejs的开发教程,利用kotlin可以编译为js的特性,理论上是可以很好的与nodejs配合的,而事实上也是如此。
何晓杰Dev
·
2023-11-02 12:27
Xi
linx
zynqmp VCU使用
MPSoCVCUTRD2019.1ZynqUltraScale+MPSoCVCUTRD2019.1-VCUTRD:MultiStreamZynqUltraScale+MPSoCVCUTRD2019.1-RunandBuildFlowXi
linx
DRMKMSDisplayPort1.4TXSubsystemDriverXi
linx
DRMKMSHDMI-TxDrive
三遍猪
·
2023-11-02 05:34
Xilinx
linux
Xi
linx
Kintex-7 FPGA视频案例|HDMI_capture_display案例
Xi
linx
Kintex-7FPGA视频案例|HDMI_capture_display案例本文主要介绍基于FPGA+MicroBlaze裸机的视频开发案例的使用说明,适用开发环境:Windows7/1064bit
Tronlong创龙
·
2023-11-02 05:03
Xilinx
Kintex-7
工业级核心板
案例
Xilinx
Kintex-7
FPGA视频案例
HDMI案例
创龙科技
【ug903】Xi
linx
XDC约束的序(Order)
“BecauseXDCconstraintsareappliedsequentially,andareprioritizedbasedonclearprecedencerules,youmustreviewtheorderofyourconstraintscarefully.”这句话告诉我们,XDC约束按顺序执行,且约束之间有优先级。那么,XDC约束的顺序由什么决定呢?XDC约束之间的优先级关系又
xduryan
·
2023-11-01 22:16
fpga开发
jetsonTX2 nx配置yolov5和D435I相机,完整步骤
转载一篇问题解决博客:问题解决一、烧录系统使用SDK烧录二、安装archiconda3JETSONTX2NX的架构是aarch64,与win10,
linx
u不同,所以不能安装Anaconda,这里安装对应的
谏书稀
·
2023-11-01 20:41
YOLO
Kotlin Coroutine(协程): 四、+ Retrofit
2.6.0版本开始,内置了对KotlinCoroutines的支持.我们统一处理异常及响应状态码,使用DSL让代码更加漂亮整洁先导包://协程implementation"org.jetbrains.kot
linx
孟老板007
·
2023-11-01 19:18
Kotlin
android
kotlin
networkmanager
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
该款核心板的主芯片兼容XI
LINX
的ZYNQ7010或ZYNQ7020系列FPGA。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
AI视频换脸软件,无缝衔接视频可过原创【换脸脚本+使用教程】 - 沉睡者IT
设备需求:安卓手机文章分享者:
Linx
iaoyu2022文章的来源:vipwz.blog.csdn.net有任
沉睡者IT
·
2023-11-01 06:28
创业项目
互联网创业项目
AI
人工智能
2020-03-19 Android Kotlin Coroutines 延时处理
是一个单独的包,如果你是普通Java开发者,建议使用官方的教程进行引入,如果你和我一样是Android开发者,建议直接使用Anko-Coroutines):本文所有案例均在kotlin1.1.4与kot
linx
-coroutines-core0.18
骑着家雀吃辣条
·
2023-10-31 21:21
Xi
linx
ZynqMP相关
VivadoDesignSuite-HLx版本生产力成倍加速VivadoDesignSuiteHLx版本-加速高层次设计Vivado®DesignSuiteHLx现已提供部分可重配置功能,该功能随VivadoHLDesignEdition和HLSystemEdition免费提供。保修期内的客户可重新生成其许可证,获得该特性。部分重配置可以降价提供给VivadoWebPACK™版本。VivadoHL
hbcbgcx
·
2023-10-31 19:14
FPGA
TI C6000 TMS320C6678 DSP+ Zynq-7045的PS + PL异构多核案例开发手册(4)
本文主要介绍ZYNQPS+PL异构多核案例的使用说明,适用开发环境:Windows7/1064bit、Xi
linx
Vivado2017.4、Xi
linx
SDK2017.4。
Tronlong创龙
·
2023-10-31 19:43
TMS320C6678
案例
嵌入式ARM
软硬件原理图规格资料平台
fpga开发
嵌入式
嵌入式硬件
arm开发
dsp开发
基于TI C6678 DSP + Xi
linx
Kintex-7 FPGA评估板|DSP RTOS案例开发——总目录
基于TIC6678DSP+Xi
linx
Kintex-7FPGA评估板|DSPRTOS案例开发——总目录今天小编专门以创龙科技的TL6678F-EasyEVM评估板为例为大家详细讲解一款TIKeyStone
Tronlong创龙
·
2023-10-31 19:12
TMS320C6678
Xilinx
Kintex-7
C6678
DSP
Xilinx
Kintex-7
DSP
RTOS案例开发
创龙科技
数字信号处理
Linx
u常用命令05_删除文件夹
1、rm命令#将会删除/var/log/httpd/access目录以及其下所有文件、文件夹rm-rf/var/log/httpd/access2、删除空文件夹rmdir/var/log
young十三
·
2023-10-31 16:11
Linux的简介和环境搭建
使用Linux的原因为什么要使用Linux,因为其开源免费,安卓手机就是基于
Linx
u做的二次开发
郑老师的小学童
·
2023-10-31 05:43
linux
《认知觉醒》:成长,就是不断克服天性的过程
作者|林小西来源|林小西(ID:mr
linx
iaoxi)本文共计2570字,预计阅读7分钟。你好哇,我是林小西。我这两年开始读一些村上春树的作品,被他深深地折服。
林小西
·
2023-10-31 02:26
AMD Ryzen AI 暂仅支持 Windows,Linux 系统有望后续支持
近日消息,最新的AMDRyzen7040系列笔记本电脑配备了基于Xi
linx
IP的专用AI引擎,名为“RyzenAI”,可以加速PyTorch和TensorFlow等机器学习框架的运行。
云计算运维工程师
·
2023-10-30 23:13
人工智能
linux
运维
vivado中bit文件怎么没有生成_Vivado时序约束篇——时钟约束
此系列文章为在学校时的笔记总结,主要记录总结Xi
linx
Vivado工具中的时序约束。主时钟(primaryclock)主时钟应首先被定义,因为其他时序约束往往以主时钟为参照标准。
weixin_39631767
·
2023-10-30 23:05
XDC约束技巧——CDC篇
来自:http://xi
linx
.eetrend.com/article/7735上一篇《XDC约束技巧之时钟篇》介绍了XDC的优势以及基本语法,详细说明了如何根据时钟结构和设计要求来创建合适的时钟约束
Hyunnnnn
·
2023-10-30 23:28
FPGA
FPGA
XDC
XILINX
约束
技巧
2021上半年最后一天:我读过的书
作者|林小西来源|林小西(ID:mr
linx
iaoxi)你好哇,我是林小西。转眼间2021年也过去了一半了。整个6月,其实发生了很多事情:上旬申请离职,下旬开始旅行。
林小西
·
2023-10-30 22:31
kotlin代替findViewById的方法
直接使用控件方式一:使用kotlin插件自动生成引入kotlin扩展插件applyplugin:‘kotlin-android-extensions’引入kotlin自动生成的相关布局文件importkot
linx
.android.synthetic.main.activity_mai
程序猫King
·
2023-10-30 15:40
安卓开发
Kotlin
注解
kotlin
反射
[FPGA]VHDL语言初学笔记和小Tips
前言:本人使用Xi
linx
的FPGA,使用的语言是VHDL。在这将自己学习查的,自己遇到的关于VHDL问题都总结在这,都是很基础的东西,会不时的更新。
GG_band
·
2023-10-30 15:37
FPGA
fpga
【VPX630】青翼 基于KU115 FPGA+C6678 DSP的6U VPX通用超宽带实时信号处理平台
板卡概述VPX630是一款基于6UVPX总线架构的高速信号处理平台,该平台采用一片Xi
linx
的KintexUltraScale系列FPGA(XCKU115)作为主处理器,完成复杂的数据采集、回放以及实时信号处理算法
北京青翼科技
·
2023-10-30 13:08
fpga开发
图像处理
信号处理
嵌入式实时数据库
阿里云服务linux系统CentOs8.5安装/卸载nginx1.15.9
说明:尝试使用CentOs8.5安装nginx1.9.9失败,make的时候报错了,后面降低版本为CentOs7.5安装成功了,参考文章:【精选】centos7安装nginx-1.9.9_
linx
centosnginx1.9.9
cherishSpring
·
2023-10-30 08:01
linux
linux
运维
服务器
nginx
55_ZYNQ7020开发板SDK_下使用Free RTOS
二、新建工程,OSPlatform选择freetos901_xi
linx
三、选择FreeRTOSHelloworld举例四、生成后如下五、查看main.c
一米八零的昊哥
·
2023-10-29 21:10
ZYNQ嵌入式系统1
ZYNQ FreeRTOS系统使用和固化
1,新建工程,OSPlatform选择freertos901_xi
linx
2,本实验选择FreeRTOSLwipEchoServer示范3,下载界面设置,run
寒听雪落
·
2023-10-29 21:38
移植FreeRTOS到 Xi
linx
ZYNQ Microblaze IP核
1,运行环境vivado2019.2,win10,ZYNQ7000系列2,FreeRTOS官网源码下载https://www.freertos.org/,3,FreeRTOS是一个迷你的实时操作系统内核。作为一个轻量级的操作系统,功能包括:任务管理、时间管理、信号量、消息队列、内存管理、记录功能、软件定时器、协程等,可基本满足较小系统的需要。由于RTOS需占用一定的系统资源(尤其是RAM资源),只
寒听雪落
·
2023-10-29 21:38
Xi
linx
软件开发:FreeRTOS快速入门
目录第一章.测试环境和软件版本第二章.创建helloworld第三章.创建FreeRTOS2第四章.增加两个任务1.增加任务2.增加计数第五章.发送增加延时第六章.接收增加消息判断第七章.创建两个生产者第八章.注意事项1.分析xQueueReceive源码2.实际验证xQueueSend传递的数据是否线程安全3.增加打印地址第九章.其他问题1.如何设置Producer任务以1hz的频率执行?2.如
王师傅MasterWang
·
2023-10-29 20:32
Xilinx软件开发
-Master
Wang
xilinx
petalinux
fpga
zynq
freertos
Xi
linx
软件开发:如何利用map文件查找溢出问题
第一章.什么是map文件map文件是编译器编译之后生成的,集函数、数据及IO空间的一种映射文件。在遇到内存越界或溢出的情况,首先想到的就是分析map文件。通过map文件可以知道变量大小、变量地址、函数入口地址等一些重要信息。第二章.利用map查找问题1.用文本编辑器打开map文件可以看到每个函数,每个变量的地址、大小等等信息2.利用map查找变量值异常问题2.1构造一个简单的例子两个变量和一个数组
王师傅MasterWang
·
2023-10-29 20:02
Xilinx软件开发
-Master
Wang
xilinx
petalinux
fpga
zynq
freertos
Xi
linx
软件开发:PMU实验
目录第一章.测试环境和软件版本第二章.创建工程1.创建platform和app2.复制源代码3.修改domain_psu_cortexr5_0第三章.调试设置1.Debug的Application2.TargetSetup第四章.Debug1.运行PMU2.运行RPU3.修改代码第一章.测试环境和软件版本Win10Vivado/Vitis2020.1第二章.创建工程1.创建platform和app
王师傅MasterWang
·
2023-10-29 20:02
Xilinx软件开发
-Master
Wang
xilinx
petalinux
fpga
zynq
freertos
嵌入式硬件开发学习教程——基于Zynq-7010/7020 系列Xi
linx
vivado hls案例(matrix_demo、matrix_demo)
前言本文主要介绍HLS案例的使用说明,适用开发环境:Windows7/1064bit、Xi
linx
Vivado2017.4、Xi
linx
VivadoHLS2017.4、Xi
linx
SDK2017.4。
Tronlong创龙
·
2023-10-29 20:31
Cortex-A9
Xilinx
Zynq-7000
工业级核心板
嵌入式硬件
硬件工程
arm
fpga开发
linux
Xi
linx
PCIe Gen3.0 For Uscale Plus之(一)数据组织形式
Xi
linx
PCIe3.0随笔AXI4-Stream接口说明数据对齐选项1.64/128/256位接口:2.512位接口CQ,CC和RQ接口上的跨界选项AXI4-Stream接口说明Xi
linx
PCIe3.0
YJFeiii
·
2023-10-29 18:47
PCIe
Xilinx
FPGA
Xi
linx
PCIe Gen3.0 For Uscale Plus之(二)Completer Interface
Xi
linx
PCIe3.0随笔CompleterInterface---64/128/256-Bit完成请求接口(CQ)操作完成请求接口(CQ)描述符格式完成请求接口(CQ)描述符字段含义完成接口存储器写操作
YJFeiii
·
2023-10-29 18:47
PCIe
Xilinx
FPGA
好的FPGA编码风格(2)--多参考设计软件的语言模板(Language Templates)
不论是Xi
linx
的Vivado,还是Altera的QuartusII,都为开发者提供了一系列Verilog、SystemVerilog、VHDL、TCL、原语、XDC约束等相关的语言模板(LanguageTemplates
孤独的单刀
·
2023-10-29 10:12
FPGA设计与调试
fpga开发
Verilog
xilinx
altera
IC
Templates
语言模板
XIL
LINX
时序约束命令解析&Anlogic例子说明
文章目录时钟primaryclock基准时钟masterclock主时钟虚拟时钟生成时钟安路俩条衍生时钟语句时钟延迟时钟不确定性IO约束设置输入延时设置输出延时时序例外设置伪路径设置时钟组设置最大最小延迟设置多周期路径目录时钟primaryclock基准时钟primary这里有“基本的”更贴切,虽然其有“主要的、首要的、初级的、原发性的”意思。提供的基准时钟有俩种情况:时钟由外部时钟源提供,通过输
XY_Change
·
2023-10-28 16:21
Vivado
数字时序
fpga开发
上一页
10
11
12
13
14
15
16
17
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他