E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
quartus频率计
【电子设计大赛】2023 年全国大学生电子设计竞赛 仪器和主要元器件清单
3A,双路)数字示波器(100MHz,双通道)函数发生器(50MHz,双通道)射频信号源(500MHz,-100dBm~0dBm,具有射频输出开关功能)矢量网络分析仪(1GHz)频谱分析仪(1GHz)
频率计
GEEK.攻城狮
·
2023-07-26 11:11
电子设计大赛
电子设计竞赛
FPGA项目(10)——基于FPGA的倒计时显示电路的设计与仿真
(用的是
quartus
自带的仿真器)这次设计分为两个模块,一个是倒计时的控制模块,另一个是数码管的显示模块。在倒计时控制模块中调用(例化)显示模块,从而实现分层设计。
嵌入式小李
·
2023-07-26 08:20
FPGA项目
fpga开发
quartus
工具篇——PLL IP核的使用
quartus
工具篇——PLLIP核的使用1、PLL简介PLL(Phase-LockedLoop,相位锁环)是FPGA中非常重要的时钟管理单元,其主要功能包括:频率合成-PLL可以生成比输入时钟频率高的时钟信号
辣子鸡味的橘子
·
2023-07-25 12:29
fpga开发
FPGA简单双端口RAM——IP核
核配置三、源码1、ram_wr(写模块)2、ram_rd(读模块)3、ip_2port_ram(顶层文件)四、仿真1、仿真文件2、波形仿真五、SignalTapII在线验证六、总结七、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-25 12:44
FPGA
fpga开发
tcp/ip
网络协议
FPGA实现串口回环
UART串口通信1、UART通信原理2、串口通信时序图二、系统设计1、系统框图2.RTL视图三、源码1、串口发送模块2、接收模块3、串口回环模块4、顶层模块四、测试效果五、总结六、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-25 12:44
FPGA
fpga开发
FPGA FIFO——IP核
核配置四、源码1、fifo_wr(写模块)2、fifo_rd(读模块)3、ip_fifo(顶层文件)五、仿真1、仿真文件2、波形分析六、SignalTapII在线验证七、总结八、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-25 08:07
FPGA
fpga开发
tcp/ip
网络协议
NE555 PWM输出
本文介绍搭建NE555电路输出PWM信号,电路如图下:使用该电路可以输出PWM占空比≥50%波形,仿真波形如下图:快捷计算工具链接:555定时器
频率计
算器_555定时器频率在线计算_电路参数计算-电子发烧友
歡、
·
2023-07-25 07:05
嵌入式硬件
2019-07-17 Usb blaster
micro-USBdriver:HyperBlaster.zip(passwd:e3s10)s
Quartus
18.1image.png
七点水Plus
·
2023-07-24 06:17
SOPC之NiosⅡ系统(四)
NIOSⅡ系统实例,参考自特权同学《勇敢的芯-伴你玩转NIOSⅡ》一些基础操作就不再赘述目录1.创建
Quartus
项目1.2进入PlatformDesigner添加组件并设置1.2.1设置时钟频率50MHz
STATEABC
·
2023-07-20 13:32
一般人学不会的FPGA
fpga开发
verilog实现状态机
如愿一、使用工具二、要求三、需求分析四、时序切换五、检测10010串六、总结一、使用工具
Quartus
18.1二、要求1、根据以下描述功能用verilog编写一段代码,并用状态机来实现该功能。
伊始不觉
·
2023-07-19 16:42
FPGA
fpga开发
Quartus
-II 三种方式进行D触发器仿真
如愿一、
Quartus
-II1.1介绍1.2使用版本1.3安装教程二、Modelsim2.1介绍2.2主要特点2.3使用版本2.4安装教程三、D触发器3.1结构3.2工作原理3.3功能表四、D触发器原理图并仿真五
伊始不觉
·
2023-07-19 16:12
FPGA
fpga开发
quartus
中如何添加器件库
关键字:1:
quartus
如何安装器件库;:2:安装器件库时出现:The
Quartus
PrimesoftwarecannotlaunchtheDeviceInstallerforsomeWindowsoperatingsystems.YoucanlaunchtheDeviceInstallerdirectlyfromtheWindowsStartMenu
MTIS
·
2023-07-19 14:21
Error_Mark
quartus
器件库
altera
quartus
18.0如何下载安装Cyclone V器件库
文章目录前言一、下载流程二、添加步骤三、总结四、参考资料前言在我们使用不同版本的板子的时候,我们需要在
quartus
下安装不同型号的器件库才能对板子进行选型并进行下一步操作。
混子王江江
·
2023-07-19 14:18
FPGA
fpga开发
Verilog基础知识-——计数器设计以及任意分频设计与modelsim仿真
2、加入使能信号3、先递增后递减的计数器设计与仿真4、二分频(用D触发器实现)5、三分频6、任意分频(占空比为50%)6.1任意偶数N分频方式6.2任意奇数N分频方式产生iic的scl250khz时钟
频率计
数器的逻辑功能
Fighting_XH
·
2023-07-18 23:11
FPGA基础
modelsim仿真
verilog
数字信号处理
fpga开发
fpga
硬件工程
ADS交叉耦合振荡器仿真
ADS交叉耦合振荡器仿真摘要参考视频书籍环境过程结果分析
频率计
算瞬态仿真差分电压输出查看相位噪声分析摘要本文主要参考视频中如何使用进行ADS交叉耦合振荡器仿真和分析,由于视频中有诸多错误和视频清晰度较低
秋风知我意i
·
2023-07-18 21:16
IC
射频ic前仿
FPGA入门:
Quartus
Ⅱ实现半加器,全加器,四位全加器
文章目录一、半加器和全加器简介1.1半加器1.2一位全加器二、原理图实现半加器与全加器2.1半加器2.1.1创建项目2.1.2原理图设计半加器2.1.3半加器波形仿真2.1.4将半加器设置为可调用元件2.2全加器2.2.1新建原理图2.2.2Verilog语言设计全加器三、上板测试3.1全加器3.2拓展:四位全加器四、总结五、参考资料一、半加器和全加器简介1.1半加器1、半加器是指对输入的两个一位
鸡腿堡堡堡堡
·
2023-07-18 20:04
fpga开发
FPGA单端口RAM——IP核
ROMIP核2、RAMIP核二、IP核配置步骤三、源码1、ram_rw驱动文件2、ip_1port_ram顶层文件3、仿真文件4、仿真波形四、SignalTapII在线调试五、总结六、参考资料前言环境:1、
Quartus
18.12
混子王江江
·
2023-07-18 12:33
FPGA
fpga开发
tcp/ip
网络协议
SignalTap II 软件使用步骤
二、使用步骤三、总结四、参考资料前言环境:1、
Quartus
18.12、板子型号:原子哥开拓者2(EP4CE10F17C8)要求:能够使用SignalTapII进行片上调试。
混子王江江
·
2023-07-18 12:02
FPGA
fpga开发
quartus
时序约束之时钟约束基本步骤
约束步骤:1.在
quartus
ii软件中点击tools–timequesttiminganalyzer;2.在timequesttiminganalyzer种点击netlist–createtimingnetlist
会飞的珠珠侠
·
2023-07-18 02:22
时序约束
quartus
fpga
quartus
II FPGA 引脚电平设置
目录一、未使用的PIN设置1.当所有的未使用的PIN设置为输出接地时:2.当所有的未使用的PIN设置为三态输入:3.设置为若上拉或者三态时二、I/Obank电压一、未使用的PIN设置1.当所有的未使用的PIN设置为输出接地时:主要指:所有的ICPIN,包括已经定义了输入或者输出的PIN,但是没有实际的信号进出(即未使用),测试为0v。反面讲,使用的PIN,是指实际定义并在逻辑里使用这个信号,且有实
会飞的珠珠侠
·
2023-07-18 02:51
verilog
FPGA
fpga
按键控制流水灯方向——FPGA
文章目录前言一、按键二、系统设计1、模块框图2、RTL视图三、源码四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02、vscode3、板子型号:EP4CE6F17C8要求:按键1按下,流水灯从右开始向左开始流动
混子王江江
·
2023-07-17 22:41
FPGA
fpga开发
Quartus
/Verilog:移位实现不同频率的流水灯
//该程序将用移位来实现流水灯,每次左移一个流水灯;复位时流水灯全亮,高电平有效//三个分频,分别为亮灭灯间隔0.5s、以100HZ、10HZ频率闪烁moduleLED(inputclk,//时钟信号inputrst_n,//复位信号input[1:0]en,//控制分频的开关outputreg[9:0]led//流水灯输出);reg[27:0]count;//计数控制分频always@(pose
海上生明玉
·
2023-07-17 18:18
Verilog
verilog
vhdl
Quartus
/Modelsim:Error: Invalid license environment.Unable to checkout a license.
这是因为下载了付费版本的modelsim,只要找到Uninstall卸载文件卸载掉付费的版本就好。找到卸载文件选择单独卸载卸载付费版本,就在最后一条,我这里是已经卸除过的。只留那个后面有free的版本
海上生明玉
·
2023-07-17 18:47
vhdl
FPGA通过数码管实现电子时钟
共阴极数码管or共阳极数码管2、共阴极与共阳极的真值表二、系统设计1、总体框图:2、模块调用3、模块原理图三、源码1、计数模块2、数码管驱动模块3、顶层模块四、运行效果五、总结六、参考资料前言环境:1、
Quartus
18.12
混子王江江
·
2023-07-17 16:07
FPGA
fpga开发
FPGA电梯控制系统
参考资料软件平台:
quartus
13.1(参考正点原子)百度网盘下载地址提取码:jxpe破解地址所实现的功能:显示部分:六位数码管第一位显示用户设置的目标楼层数,最后一位显示电梯当前的楼层。
浅忆Ly
·
2023-07-17 16:06
笔记
fpga
“FPGA
频率计
“ -- 用VHDL编程实现数字
频率计
“FPGA
频率计
”–用VHDL编程实现数字
频率计
本文介绍一种基于FPGA的数字
频率计
开发方法,使用VHDL编程实现。
ruoit
·
2023-07-17 16:35
fpga开发
matlab
FPGA—简易
频率计
(附代码)
目录1.内容概要2.理论学习3.实操3.1整体设计3.2
频率计
算模块3.2.1模块框图3.2.2波形图绘制3.2.3RTL代码3.3顶层模块3.4仿真验证3.5上板验证4.总结1.内容概要频率测量在电子设计领域和测量领域经常被使用
咖啡0糖
·
2023-07-17 16:34
FPGA_Xilinx
Spartan6基础入门
fpga开发
VHDL数字
频率计
的设计
一.实验目的二.实验内容三.实验设计四.实验步骤五.实验结果一.目的1.学习
Quartus
Ⅱ/ISEDesignSuite软件的基本使用方法。
XUAN xue
·
2023-07-17 16:34
笔记
8位16进制
频率计
设计实验--VHDL
一、实验目的(1)学习并掌握
Quartus
II的使用方法(2)学习简单时序电路的设计和硬件测试。
易安寄云
·
2023-07-17 16:01
FPGA
VHDL
vhdl
嵌入式硬件
fpga
【
频率计
】基于ISE+VHDL编程的多功能数字
频率计
1.软件版本ISE14.72.本算法理论知识1数字
频率计
的基本原理频率测量的方法常用的有测频法和测周法两种。
fpga和matlab
·
2023-07-17 16:00
FPGA
板块19:信号发生器
基于ISE
VHDL
多功能数字频率计
数字
频率计
设计
MATLAB教程目录-----------------------------------------------------------------------设计任务与要求1、设计任务设计并实现一个数字
频率计
fpga和matlab
·
2023-07-17 16:59
FPGA
板块19:信号发生器
数字频率计
VHDL实现数字
频率计
的设计
VHDL实现数字
频率计
的设计一、设计要求二、设计原理三、代码实现1.CLKOUT.VHD2.MUX.VHD3.TELTCL.VHD4.CNT10.VHD5.SEG32B.VHD6.DISPLAY.VHD
从头菜到尾
·
2023-07-17 16:26
VHDL
算法
硬件工程
流水灯——FPGA
文章目录前言一、流水灯介绍二、系统设计1.模块框图2.RTL视图三、源码四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02、vscode3、板子型号:EP4CE6F17C8要求:每隔0.2s
混子王江江
·
2023-07-17 09:47
FPGA
fpga开发
quartus
工具篇——modelsim的使用
文章目录
quartus
工具篇——modelsim的使用1、modelsim简介二、使用教程1、新建工程添加文件2、生成编写仿真文件3、设置仿真4、开启功能仿真5、开启时序仿真6、总结参考视频:
quartus
辣子鸡味的橘子
·
2023-07-16 22:33
fpga开发
Linux(Centos)环境下FPGA EDA软件启动命令
1.Intel
Quartus
安装完软件后先创建一个脚本文件:ase.sh,其内容为:exportMTI_HOME=/home/work/soft_install/Intel_
Quartus
/modelsim_aseexportPATH
AI浪潮下FPGA从业者
·
2023-07-16 09:52
FPGA基础
使用
Quartus
将用户模块封装成网表文件:
Quartus
17.0及之前版本.qxp文件、
Quartus
17.1及之后版本.qdb文件(上)
本文共分为两部分,每部分各两小节,详细叙述
Quartus
17.0及之前版本
AI浪潮下FPGA从业者
·
2023-07-16 09:51
FPGA基础
fpga
触摸按键控制LED灯亮灭
文章目录前言一、触摸按键介绍二、触摸按键电路原理模式一:模式二:三、系统设计1、模块框图2、RTL视图四、源码1、touch_led模块五、效果六、总结七、参考资料前言环境:1、
Quartus
18.12
混子王江江
·
2023-07-16 04:50
FPGA
fpga
呼吸灯——FPGA
1、介绍2、占空比调节示意图二、系统设计1、系统框图2、RTL视图三、源码四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02、vscode3、板子型号:EP4CE6F17C8要求:将四个
混子王江江
·
2023-07-16 04:18
FPGA
fpga开发
Quartus
Prime v18.1 standard安装过程
1.安装过程将
Quartus
Prime软件、器件支持文件、置入软件,以及您希望安装的任何其他软件产品放到同一个文件目录中。
国际合作的后果
·
2023-07-15 23:01
日常
windows
2021-03-03
Quartus
ii分配引脚的三种方式在Altera公司提供的
Quartus
ii软件里,我们可以发现三种分配管脚的方式。1.使用tcl脚本的方法(1)生成tcl文件。
国际合作的后果
·
2023-07-15 23:00
电子技术类
静态数码管——FPGA
系统设计1、模块框图2、RTL视图三、源码1、seg_led_static模块2、time_count模块3、top_seg_led_static(顶层文件)四、效果五、总结六、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-07-15 14:00
FPGA
fpga开发
【
Quartus
FPGA】EMIF DDR3 IP 仿真记录
EMIF(ExternalMemoryInterface)是
Quartus
平台提供的IP,用于实现高速存储器件接口与控制器。
洋洋Young
·
2023-07-15 02:57
Quartus
FPGA
开发
fpga开发
FPGA——pwm呼吸灯
文章目录一、实验环境二、实验任务三、实验过程3.1verilog代码3.2引脚配置四、仿真4.1仿真代码4.2仿真结果五、实验结果六、总结一、实验环境
quartus
18.1modelsimvscodeCycloneIV
漠影zy
·
2023-07-14 12:36
fpga开发
FPGA——静态数码管
实验过程4.1time_count模块4.2seg_led_static模块4.3top_seg_led_static模块4.4引脚配置五、仿真5.1仿真代码5.2仿真结果六、实验结果七、总结一、实验环境
quartus
18.1modelsimvscodeCycloneIV
漠影zy
·
2023-07-14 12:36
fpga开发
FPGA——点亮led灯
文章目录一、实验环境二、实验任务三、实验过程3.1编写verliog程序3.2引脚配置四、仿真4.1仿真代码4.2仿真结果五、实验结果六、总结一、实验环境
quartus
18.1vscodeCycloneIV
漠影zy
·
2023-07-14 12:06
fpga开发
FPGA——按键控制led灯
文章目录一、实验环境二、实验任务三、系统设计四、实验过程4.1编写verilog代码4.2引脚配置五、仿真5.1仿真代码5.2仿真结果六、实验结果七、总结一、实验环境
quartus
18.1modelsimvscodeCycloneIV
漠影zy
·
2023-07-14 12:31
fpga开发
FPGA学习笔记_ROM核调用与调试
Insystemmemorycontenteditor内存查看工具的使用4.SignaltapII工具使用5.Verilog代码6.Modelsim仿真7.FPGA板级验证ROM核调用与调试目标:调用
Quartus
GloriaHuo
·
2023-07-13 19:19
FPGA学习笔记
fpga/cpld
rom
verilog
FPGA时序约束--实战篇(读懂Vivado时序报告)
目录一、新建工程二、时序报告分析1、打开时序报告界面2、时序报告界面介绍3、时序路径分析三、总结FPGA开发过程中,vivado和
quartus
等开发软件都会提供时序报告,以方便开发者判断自己的工程时序是否满足时序要求
FPGA狂飙
·
2023-06-24 06:03
FPGA时序约束
fpga开发
fpga时序约束
时序约束
fpga
xilinx
A/C权计小记
为了模拟人耳听觉在不同频率有不同的灵敏性,在声级计内设有一种能够模拟人耳的听觉特性,把电信号修正为与听感近似值的网络,这种网络叫作
频率计
权,其实质就是一些滤波器。
自洽十点
·
2023-06-24 03:04
Verilog学习(1):概念,模块,数据类型,运算符表达式
目标FPGAHHH环境配置
quartus
Ⅱhttps://www.bilibili.com/read/cv6688454vscode中编写代码:https://zhuanlan.zhihu.com/p/
AI路漫漫
·
2023-06-23 14:01
FPGA冲冲冲
fpga开发
上一页
6
7
8
9
10
11
12
13
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他