E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
quartus频率计
数字秒表设计仿真VHDL跑表,源码,视频
名称:简单秒表设计仿真VHDL跑表软件:
Quartus
语言:VHDL代码功能:数字秒表功能描述本次练习只需要一个数码管(假设该数码管已被选中),实现数码管显示功能,具体要求如下(设数码管为共阳)1)实现秒表计时功能
蟹代码丫
·
2023-10-20 13:52
fpga开发
VHDL
秒表
简单秒表设计仿真verilog跑表,源码/视频
名称:简单秒表设计仿真软件:
Quartus
语言:Verilog代码功能:秒表显示最低计时为10ms,最大为59:99,超出返回00:00具有复位、启动、暂停三个按键四个数码管分别显示4个时间数字。
蟹代码丫
·
2023-10-20 13:48
fpga开发
秒表
Verilog
仿真
stm32定时器外部计数模式 最大
频率计
算。
本外部时钟模式下,外部信号通过内部时钟(CK_INT)采样得到。外部信号周期的计算方法是:2xTINT+20ns,这里的TINT是CK_INT的周期时间。例如:内部时钟频率为72MHz,则TINT=13.89ns,这时外部信号的最高频率是:1/(2x13.89ns+20ns)=20.93MHz。如果内部时钟频率为24MHz,则外部信号的最高频率是16.22MHz。可见外部信号的最高频率与内部时钟频
snailaf
·
2023-10-20 00:17
stm32
定时器
stm32
定时器
外部计数
数字秒表VHDL实验箱精度毫秒可回看,视频/代码
名称:数字秒表VHDL精度毫秒可回看软件:
Quartus
语言:VHDL代码功能:数字秒表的VHDL设计,可以显示秒和毫秒。可以启动、停止、复位。
蟹代码丫
·
2023-10-19 23:18
fpga开发
秒表
VHDL
跑表
数字秒表回看、正计、倒计数跑表verilog仿真/代码
名称:数字秒表设计正计、倒计数、回看跑表软件:
Quartus
,ModelSim语言:VerilogHDL代码功能:《数字秒表设计》项目要求(1)计时精度1ms,计时范围00:00.000~99:59.999
蟹代码丫
·
2023-10-19 23:47
fpga开发
Verilog
秒表
跑表
仿真
数字秒表verilog电子秒表跑表,代码/视频
名称:数字秒表verilog电子秒表跑表软件:
Quartus
语言:Verilog代码功能:设计电子秒表,秒表时间精确到0.01秒,可通过按键控制秒表启动、暂停、复位。
蟹代码丫
·
2023-10-19 23:44
fpga开发
秒表
跑表
verilog
音乐播放器VHDL蜂鸣器数码管显示简谱,视频/代码
名称:音乐播放器数码管显示简谱蜂鸣器软件:
Quartus
语言:VHDL代码功能:设计音乐播放器,播放一首歌,使用开发板的蜂鸣器播放音乐,使用
Quartus
内的ROMIP核存储音乐文件,使用数码管显示简谱
蟹代码丫
·
2023-10-19 02:45
音视频
fpga开发
VHDL
音乐播放器
蜂鸣器
音乐播放器一首歌蜂鸣器ROM存储Verilog,代码/视频
名称:音乐播放器一首歌蜂鸣器ROM存储歌曲软件:
Quartus
语言:Verilog代码功能:设计音乐播放器,播放一首歌,使用开发板的蜂鸣器播放音乐,使用
Quartus
内的ROMIP核存储音乐文件,简谱存储在
蟹代码丫
·
2023-10-19 02:15
音视频
fpga开发
Verilog
音乐播放器
蜂鸣器
音乐播放器蜂鸣器AX301开发板verilog,视频/代码
名称:音乐播放器蜂鸣器播放音乐按键切歌软件:
Quartus
语言:Verilog代码功能:设计一个音乐播放器,使用板子上的蜂鸣器播放歌曲,可以播放三首歌(歌曲任选),通过按键控制切歌,使用led显示音乐节奏
蟹代码丫
·
2023-10-19 02:14
fpga开发
Verilog
AX301
音乐播放器
音乐播放器蜂鸣器ROM存储歌曲verilog,代码/视频
名称:音乐播放器蜂鸣器ROM存储歌曲软件:
Quartus
语言:Verilog代码功能:设计音乐播放器,要求至少包含2首歌曲,使用按键切换歌曲,使用开发板的蜂鸣器播放音乐,使用
Quartus
内的ROMIP
蟹代码丫
·
2023-10-19 02:42
音视频
fpga开发
Verilog
蜂鸣器
音乐播放器
西南交大计组预备实验1:基于原理图方式的3-8译码电路的设计
使用的软件为
Quartus
II13.1。安装教程:安装教程软件里文字显示不完整的解决办法友情提示:1.实验报告书写要整洁,尽量是考虑好了再落笔,否则可能给分会低(truestory)。
guts350
·
2023-10-19 01:28
计算机组成原理
fpga开发
【
quartus
13.1/Verilog】swjtu西南交大:计组课程设计
实验目的:通过学习简单的指令系统及其各指令的操作流程,用VerilogHDL语言实现简单的处理器模块,并通过调用存储器模块,将处理器模块和存储器模块连接形成简化的计算机核心部件组成的系统。二.实验内容1.底层用VerilogHDL语言实现简单的处理器模块设计。2.调用存储器模块设计64×8的存储器模块。3.顶层用原理图方式将简单的处理器模块和存储器模块连接形成简单的计算机核心部件组成的系统。4.将
guts350
·
2023-10-19 01:28
计算机组成原理
嵌入式硬件
课程设计
Verilog
一位全加器及四位全加器————FPGA
文章目录前言一、一位全加器1、一位全加器的原理图设计2、一位全加器的Verilog编程3、上板效果二、四位全加器1、四位全加器的原理图设计2、四位全加器的Verilog编程三、总结四、参考资料前言环境:1、
Quartus
18.02
混子王江江
·
2023-10-17 10:35
FPGA
fpga开发
quartus
中采用TCl分配管脚
原文链接:https://blog.csdn.net/avrmcu1/article/details/12038841
Quartus
II软件常用的分配管脚的方法有两种,一是选择菜单**“assignments
ICER瞌睡虫
·
2023-10-16 05:35
Quartus
-II实现D触发器的三种方式
文章目录一、认识D触发器二、在
Quartus
-II中自己用门电路设计一个D触发器及仿真三、在
Quartus
-II中直接调用一个D触发器及仿真四、在
Quartus
-II中用Verilog语言写一个D触发器及仿真五
lovely@
·
2023-10-13 22:33
嵌入式系统应用开发
FPGA
FPGA niosII 视频笔记
nios更进一步可以看FPGAniosII视频笔记--小梅_gzc0319的博客-CSDN博客P1_Qsys_hello_world(第一讲)1Qsys简介:Qsys是
Quartus
中的系统集成工具;SOPCBuilder-Qsys-PlatformDes
gzc0319
·
2023-10-13 21:44
FPGA
uCOS
verilog
fpga开发
can
单片机
嵌入式
基于VerilogHDL的学号显示
基于VerilogHDL的学号显示一、准备工作:环境软件:
quartus
II9.0编写语言:VerilogHDL开发板:CycloneIIFPGA2C70二、功能要求:1)用八个数码管显示;2)学号按照
C_xiaoyaodong
·
2023-10-13 18:09
fpga
verilog
状态机
Quartus
&Modelsim安装及有关配置
文章目录一.
Quartus
和Modelsim的安装二.
Quartus
破解三.
Quartus
配置Modelsim四.usb_blaster驱动更新五.VScode联合Modelsim检错一.
Quartus
Álegg xy.
·
2023-10-13 03:09
FPGA学习
fpga
FPGA学习笔记(九)SPI学习总结及stm32的HAL库下SPI配置
设计流程四、FPGA学习笔记(四)通过数码管学习顶层模块和例化的编写五、FPGA学习笔记(五)Testbench(测试平台)文件编写进行Modelsim仿真六、FPGA学习笔记(六)Modelsim单独仿真和
Quartus
贾saisai
·
2023-10-12 06:12
FPGA学习
fpga开发
学习
stm32
DE1-SoC软件实验(三)—— HPS控制FPGA端的LED,实现流水灯的效果
(掌握
Quartus
Fighting_XH
·
2023-10-11 17:30
DE1-SoC
fpga开发
CY7C68013A芯片与FPGA
环境软件环境Vivado或
quartus
:FPGA(可编程门阵列)和SoC(系统片上集成电路)开发。KEIL:嵌入式软件的开发。
rainbow_lucky0106
·
2023-10-10 14:06
fpga开发
多路彩灯控制器LED流水灯花型verilog仿真图视频、源代码
名称:多路彩灯控制器LED流水灯花型verilog软件:
Quartus
语言:Verilog代码功能:用
quartus
和modelism,设计一个多路彩灯控制器,能够使花型循环变化,具有复位清零功能,并可以选择花型变化节奏
蟹代码丫
·
2023-10-10 05:01
fpga开发
多路彩灯控制器led流水灯VHDL速度可调仿真图视频、源代码
名称:多路彩灯控制器led流水灯VHDL速度可调软件:
Quartus
语言:VHDL代码功能:使用VHDL设计彩灯控制器,共24个led灯,分为5种不同的花样,可以通过按键切换花样的变化速度。
蟹代码丫
·
2023-10-10 04:58
fpga开发
【一 DE1-SOC】
quartus
II下载程序步骤
最近的开发都是使用vivado,想把某个工程迁移到DE1-SOC中,由于许久不使用qaurtus了,生疏了,下载程序老是失败,记录以一下载的步骤。开发板:DE1-SOC芯片型号:5CSEMA5F31C6N1、首先编写程序并编译成功,编译按钮如下:2、绑定引脚方法1:方法二:用.txt文件导入首先新建一个.txt文本文件,在文件中键入引脚对应的关系,引脚名称与引脚号之间注意有一个西文逗号。//后面的
@晓凡
·
2023-10-09 22:39
FPGA学习之路
DE1-SOC
FPGA
EDA仿真测试 Modelsim仿真 .vt文件法仿真 .v文件法仿真
一、本文内容内容:通过两种方法,使用modelsim仿真Verilog程序版本:
Quartus
II13.1(64-bit)二、通过“.vt文件”测试仿真1、准备工作已建立好的工程文件//上述工程文件代码实现奇数分频功能
海绵_青年
·
2023-10-09 09:25
EDA
EDA初学,新建工程,
Quartus
软件应用
一、本文内容内容:掌握Quarters工程的建立方法版本:
Quartus
II13.1(64-bit)二、建立步骤1、打开软件2、工程设置工程名字和后边文件的顶层模块名字以及顶层模块所在文件的名字要保持一致
海绵_青年
·
2023-10-09 09:55
EDA
fir1截止
频率计
算_如何快速设计一个FIR滤波器(二)
一、理想低通滤波器单位脉冲响应是什么样在如何快速设计一个FIR滤波器(一)中,我们介绍了一种简单设计FIR的方法——零极点法。这个方法非常简单,稍加培训,用笔和纸就能完成;当然缺点也很显而易见:零极点设计出的滤波器,只能给出大概的频率响应,对于一些要求较高的系统,显得无能为力。今天我们介绍一种更加严谨的方法。现在假设我们要设计一个低通滤波器,截止频率为,其理想频率响应可以用如下函数表示:则该滤波器
小喷壶
·
2023-10-09 06:21
fir1截止频率计算
多功能
频率计
周期/脉宽/占空比/频率测量verilog,视频/代码
名称:多功能
频率计
周期、脉宽、占空比、频率测量verilog软件:
Quartus
语言:Verilog代码功能:多功能
频率计
,可测量信号的周期、脉冲宽度、占空比、频率,语言为verilog,
quartus
蟹代码丫
·
2023-10-09 00:16
fpga开发
等精度
频率计
verilog,
quartus
仿真视频,原理图,代码
名称:等精度
频率计
设计verilog
quartus
仿真软件:
Quartus
语言:Verilog要求:A:测量范围信号:方波频率:100Hz~1MHz;B:测试误差:<0.1%(全量程)C:时钟频率:50kHzD
蟹代码丫
·
2023-10-09 00:46
fpga开发
四位十进制
频率计
VHDL,DE1开发板验证,仿真和源码
名称:四位十进制
频率计
VHDL,DE1开发板验证软件:
Quartus
语言:VHDL要求:数字
频率计
设计要求1、四位十进制数字显示的数学式
频率计
,其频率测量范围为10~9999khz,测量单位为kHz。
蟹代码丫
·
2023-10-09 00:46
fpga开发
四位十进制数字
频率计
VHDL,仿真视频、代码
名称:四位十进制数字
频率计
VHDL,
quartus
仿真软件:
Quartus
语言:VHDL代码功能:使用直接测频法测量信号频率,测频范围为1~9999Hz,具有超量程报警功能演示视频:四位十进制数字
频率计
蟹代码丫
·
2023-10-09 00:45
服务器
linux
算法
fpga开发
TF-IDF
所以把词频和逆文档
频率计
算出来,就可以
shijiatongxue
·
2023-10-08 18:24
一 蓝牙低功耗(BLE)协议栈 之 PHY层
各个通道的中心
频率计
算公式:fc=2402+2kf_{c}=2402+2kfc=2402+
黑刀夜
·
2023-10-07 04:50
BLE
蓝牙
雷达多普勒
频率计
算公式_第二章 第四节 波的多普勒效应
0.1纵向多普勒频移公式定理:如图考虑一维情况,S为参考系。设波源运动速度为u,发出的波的频率为f;接收器的运动速度为,接受到的波的频率为。已知在介质中的传播速度为v,则有:证明:分四步证明。设波源在内发出N个振动,则。(A)波源的运动导致“波列长度L”发生变化:波源的运动导致最后一个波和第一个波距离(波列长度)发生变化,此时波列长度为:(B)接收器的运动导致“接收速度w”发生变化:波相对于接收器
weixin_39699163
·
2023-10-06 23:56
雷达多普勒频率计算公式
雷达多普勒
频率计
算公式_自动驾驶毫米波雷达物体检测技术-算法
Radartargetgenerationanddetection-Software本文的代码均在MATLAB上运行,MATLAB在传统辅助驾驶系统的验证和模拟上相对于其他编程语言具有很强的优势.Github:https://github.com/williamhyin/SFND_Radar_Target_DetectionEmail:
[email protected]
weixin_39862794
·
2023-10-06 23:56
雷达多普勒频率计算公式
静态背景下运动目标检测
matlab
雷达多普勒
频率计
算公式_雷达导论PART-II.2 用一种非数学的方法理解雷达
今天接着讲第二篇,开始第5章-用一种非数学的方法理解雷达。照例先上目录,如下图所示。5.用一种非数学的方法理解雷达5.1如何用相量便是一个信号5.2不同相位信号的合成5.2.1闪烁5.3不同频率信号的合成5.3.1频率转换5.3.2镜像频率5.3.3边带的产生5.4将信号分解为同相(I)与正交(Q)分量5.4.1辨别多普勒偏移的方向5.4.2区分信号和镜像:镜像抑制5.5总结这一章其实是介绍了如何
weixin_39863161
·
2023-10-06 23:56
雷达多普勒频率计算公式
雷达多普勒
频率计
算公式_现代战争的千里眼,顺风耳——雷达
史上最浅显易懂的雷达基础知识一、什么是雷达小时候看西游记,觉得里面的千里眼、顺风耳非常神奇,要是人类也能拥有这个能力就好了。其实当时不知道,人类在二战的时候就已经拥有了这种能力,只不过借助的不是神话,而是科技。人类发明的雷达远在百公里、千公里之外就能发现敌方并对其进行精确定位,它已是现代战争核心装备,被称为现代战争的“眼睛”。本文将以非常浅显易懂的方式解释雷达的工作原理,了解雷达是如何发现并定位目
weixin_39582737
·
2023-10-06 23:26
雷达多普勒频率计算公式
雷达多普勒
频率计
算公式_详细分析:合成孔径雷达成像技术
对于机载侧视雷达,若是实孔径雷达,其分辨率将受到很大的限制,特别是方位向分辨率,下面列举具体参数计算方位和距离向分辨率。其中,SLAR是指SideLookingAirborneRadar。合成孔径雷达(SAR)思想的产生合成孔径的概念始于50年代初期。当时,有些科学家想突破经典分辨率的限制,提出了一些新的设想:利用目标与雷达的相对运动所产生的多普勒频移现象来提高分辨力;用线阵天线概念证明运动着的小
weixin_39620001
·
2023-10-06 23:26
雷达多普勒频率计算公式
雷达多普勒
频率计
算公式_雷达测流系统
原标题:雷达测流系统一、方案背景:过去,我们更多的重视水资源的开发利用,将其发挥在灌溉、发电上面,因而在以往修建了各种规模的水电站、水库,闸门等。这些水利水电设施的建立,使得下游河道长期断流,导致下游生态的恶化,水循环被破坏。哪里有河流哪里就有城市!这充分说明了水对于生态环境的重要性。目前城市的水体黑臭严重,水污染严重,水循环被破坏到处都是一滩死水。水体的循环,水的生态流量是维持一个河道的最重要的
weixin_39687301
·
2023-10-06 23:26
雷达多普勒频率计算公式
雷达多普勒
频率计
算公式_雷达基础知识:雷达分类
测量目标距离仍然是大多数雷达系统的基本用途。然而,雷达系统在其组成方式、使用的信号、可捕获的信息以及如何在不同的应用中使用这些信息等方面都有了显著的发展。雷达广泛应用于军事和民用领域,包括:监视(威胁识别、运动检测或接近引信)探测和跟踪(目标识别和追踪或海上救援)导航(避免汽车碰撞或空中交通管制)高分辨率成像(地形测绘或着陆制导)天气跟踪(风暴预警或风廓线)按信号类型分类下面列出了一些具有各种信号
weixin_39525865
·
2023-10-06 23:25
雷达多普勒频率计算公式
微机实验8253方波输出以及调试
频率计
算:8253的CLK0插孔接分频器74LS393(左下方)的T2插孔,分频器的频率源为8.0MHZ,T→8.0MHZ给定初值我打算让他30S闪烁20次,因此计数初值就为(8MHZ/1HZ)=8000
hey0209
·
2023-10-06 01:58
微机
实验
8253
过程
36、基于51单片机
频率计
LCD 1602显示系统设计
摘要数字
频率计
是一种基本的测量仪器。它被广泛应用于航天、电子、测控等领域,还被应用在计算机及各种数学仪表中。一般采用的是十进制数字,显示被测信号频率。
ENGLISH_HHZ
·
2023-10-05 17:20
51单片机
51单片机
单片机
嵌入式硬件
模六十计数器(三)
与之前不同,此次编程在
Quartus
II13.0中建立项目,在AX530开发板上下载调试,引脚定义与配置需要视情况更改,项目文件将上传到资
Mr_Stutter
·
2023-10-04 06:19
Verilog
fpga开发
veriolg
模六十计数器
EDA数字钟(三)
与之前不同,此次编程在
Quartus
II13.0中建立项目
Mr_Stutter
·
2023-10-04 06:19
Verilog
fpga开发
verilog
数字钟
基础设计四——FPGA学习笔记<5>
目录一.简易
频率计
简介(1)整体设计(2)
频率计
算模块代码设计(1)freq_meter_calc模块(2)顶层模块仿真设计二.简易DDS信号发生器简介代码设计(1)整体设计(2)DDS部分仿真三.简易电压表简介代码设计
switch_swq
·
2023-10-03 13:38
FPGA
学习笔记
fpga开发
学习
笔记
新手--安装好
Quartus
II13.0(带modelsim集成包)并用
Quartus
II搭建一个工程
前言今天是国庆节,我们正式来学习
Quartus
II13.0软件的安装与使用。学习verilog与学习C语言都是学习一门语言,那么学习一门语言,光看理论不敲代码绝对是学习不好的。
侠客er
·
2023-10-02 14:32
Verilog
verilog
fpga
Quartus
和ModelSim软件关联
Quartus
和ModelSim软件关联
Quartus
II_18.1和ModelSim_10.5b软件的关联Altera自身在仿真领域做的并不是很好,所以
Quartus
软件兼容Mentor公司的ModelSim
佣兵之王@大青山
·
2023-10-02 01:24
quartus
modelsim
联调设置参数
FPGA学习:MODESIM与FPGA原理图联合仿真错误(VSIM 3033)
在
QUARTUS
中编译能够成功,Modelsim仿真时出现如下错误:“erro:Instantiationof'***'failed.Thedesignunitwasnotfound"。
快,快去救列宁!
·
2023-09-30 10:20
逻辑时序
仿真
DDS信号发生器波形发生器VHDL
名称:DDS信号发生器波形发生器软件:
Quartus
语言:VHDL要求:在EDA平台中使用VHDL语言为工具,设计一个常见信号发生电路,要求:1.能够产生锯齿波,方波,三角波,正弦波共四种信号;2.信号的频率和幅度可以通过按键调节
蟹代码丫
·
2023-09-30 10:40
fpga开发
乒乓球游戏控制器verilog带报告
名称:乒乓球游戏控制器verilog(代码在文末付费下载)软件:
Quartus
语言:Verilog要求:乒乓球控制器(数码管显示各3位:2位显示当前局分数,1位赢得局数,再有一个数码管显示当前局数)利用显示灯表示球网和乒乓球利用显示灯表示球台的边界在球网和球台边界范围内
蟹代码丫
·
2023-09-30 10:38
游戏
fpga开发
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他