E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
扩展槽分频
【数字IC手撕代码】Verilog自动售卖饮料机|题目|原理|设计|仿真
快速导航链接如下:奇数
分频
偶数
分频
半整数分批小数/分数
分频
序列检测器模三检测器饮料机异步复位,同步释放边沿检测(上升沿,下降沿,双边沿
myhhhhhhhh
·
2022-06-29 10:07
数字IC手撕代码
fpga开发
verilog
芯片
面试
硬件架构
【数字IC手撕代码】Verilog半整数
分频
|题目|原理|设计|仿真
Verilog半整数
分频
前言半整数
分频
题目半整数
分频
原理RTL设计半整数
分频
的Testbench结果分析前言本系列旨在提供100%准确的数字IC设计/验证手撕代码环节的题目,原理,RTL设计,Testbench
myhhhhhhhh
·
2022-06-29 10:06
数字IC手撕代码
fpga开发
verilog
芯片
硬件
硬件架构
【数字IC手撕代码】Verilog偶数
分频
|题目|原理|设计|仿真(二
分频
,四
分频
,六
分频
,八
分频
,偶数
分频
及特殊占空比)
Verilog偶数
分频
前言偶数
分频
题目偶数
分频
电路原理1.寄存器级联法2.计数器法寄存器级联法
分频
电路二
分频
|四
分频
|八
分频
RTL设计
分频
电路的Testbench仿真波形结果分析计数器法
分频
电路六
分频
RTL
myhhhhhhhh
·
2022-06-29 10:06
数字IC手撕代码
fpga
芯片
面试
fpga开发
verilog
【数字IC手撕代码】Verilog小数
分频
|题目|原理|设计|仿真
Verilog小数
分频
前言小数/分数
分频
题目小数分数
分频
的原理RTL设计小数
分频
电路的testbench仿真结果前言本系列旨在提供100%准确的数字IC设计/验证手撕代码环节的题目,原理,RTL设计,Testbench
myhhhhhhhh
·
2022-06-29 10:06
数字IC手撕代码
fpga开发
verilog
芯片
硬件架构
fpga
【数字IC手撕代码】Verilog奇数
分频
|题目|原理|设计|仿真(三
分频
,五
分频
,奇数
分频
及特殊占空比)
Verilog奇数
分频
前言奇数
分频
电路题目奇数
分频
电路原理不需要满足50%占空比的
分频
电路需要满足50%占空比的
分频
电路非50%占空比的三
分频
电路RTL设计Testbench仿真波形50%占空比的奇数
分频
电路
myhhhhhhhh
·
2022-06-29 10:06
数字IC手撕代码
fpga开发
芯片
fpga
面试
verilog
redis
由于源数据不在我们本地,需要调用SDK从远端的服务器去获取数据,所以对于那些需要频繁调用接口获取的并且更新不是十
分频
繁数据我们可以考虑将它们在第一次获取到后缓存在本地,下一次再来获取这些数据的时候可以直接从缓存中获取
·
2022-06-24 09:34
redis
stm32示波器
参考大佬的示波器,使用过程中有以下几点疑惑我使用的是stm32f103c8t61:设置参数采样率和
分频
因子是绑定的关系,我的设置下100kz
分频
因子只能是8,
分频
因子设置72采样率只有11khz。
bihailantian6
·
2022-06-23 13:56
python
实验四 基于FPGA的数字电子钟设计(1) 基本功能的实现 quartus电路图演示
模块设计一、经过实验一到三,我们已经设计完成了以下模块的设计(如果有不明白的同学可以看看我专栏的前面的三篇文章哦)1、模100计数器m1002、
分频
器fre_div3、decoder模块(补段后的)4、
superlistboy
·
2022-06-07 10:33
数电实验
数电FPGA实验
fpga开发
数电实验
数电
实验报告
重邮
实验二 基于FPGA的
分频
器的设计(基本任务:设计一个
分频
器,输入信号50MHz,输出信号频率分别为1KHz、500Hz及1Hz。拓展任务1:用按键或开关控制蜂鸣器的响与不响。拓展任务2:用按键或开)
实验二基于FPGA的
分频
器的设计1.实验目的:(1)掌握QuartusⅡ软件的层次型设计方法;(2)掌握元件封装及调用方法;(3)熟悉FPGA实验平台,掌握引脚锁定及下载。
superlistboy
·
2022-06-07 10:32
数电FPGA实验
数电实验
fpga开发
数电实验
实验报告
重邮
数电
【数字钟】数字电路设计 24 小时数字钟(带加速、暂停、滴答声、清零功能)
做出了24小时数字钟,该数字钟拥有如下功能:基本功能:24小时计时拓展功能:时间加速、时间暂停、秒钟滴答声、计时清零首先是基础功能的实现,基础功能包含60/24进制计数模块、译码模块、位选模块、显示模块、
分频
模块
银河955
·
2022-06-07 10:17
fpga开发
《计算机组成与CPU设计实验》实验5 计数器与
分频
器实验
实验目的熟悉计数器的功能特性和
分频
器应用用HDL语言设计二进制计数器和时钟
分频
器。
桐桐花
·
2022-06-05 11:16
Verilog
Verilog
【数字IC】从零开始的Verilog SPI设计
其他协议解读二、设计思想2.1从设备读写时序(reg_array)2.1.1写时序2.1.2读时序2.2从设备的控制器设计思想(SPI_slave_controller)2.3主设备设计思想2.3.1波特率
分频
器设计思想
myhhhhhhhh
·
2022-06-05 11:29
#
SPI协议
fpga开发
verilog
fpga
硬件架构
面试
请时常来梦里看看我
心心念念的人儿总会出现在梦中以为很近却抓不住像在迷雾中走不出却甘愿深陷其中可能这世界上有相同的两个人似老友般感觉但只是各自安好而那些真正与你紧密的人才是有着特殊缘
分频
率相同,笑点相同就像不能失去之人如若可以
粒粒皆星
·
2022-05-25 17:04
【STM32探索】——通用定时器基本原理及定时器中断实验
2)16位可编程(可以实时修改)预
分频
器(TIMx_PSC),计数器
Ehang_Maker
·
2022-05-23 21:57
STM32开发实践
stm32
单片机
arm
【数电实验5】Verilog—可控
分频
器设计 & ModelSim的使用
【参考博客:【swjtu】数字电路实验4-可控
分频
器设计_码龄零年_921的博客-CSDN博客_可控
分频
器设计】【2022.05.06更新:若出现Can'tgeneratetestbenchfiles-
ココの奇妙な冒険
·
2022-05-17 18:35
数电实验
fpga开发
(数电实验报告)电子琴设计 Verilog
实验名称电子琴设计—任务11.设计思路预置
分频
比音名
分频
系数(3Mhz)中音高音11146857362102155111391024552485914289576533827668183409760733037
survivorno_1
·
2022-05-17 18:01
单片机
嵌入式硬件
verilog
单片机---HLK-W801移植Nes模拟器(三)
—HLK-W801移植Nes模拟器(二)》《单片机—HLK-W801移植Nes模拟器(三)》本章重点—优化显示前两章完成之后,测试了一下刷新速率,达到了惊人的3帧每秒提高主频main函数中,有设置时钟
分频
的位置
胖哥王老师
·
2022-04-17 10:27
单片机
C语言典型代码
w801
nes模拟器
infones
看门狗喂狗实验(有问题)
,别人延时函数给的是110左右,我给的是200.结果观察开发板上灯亮的时间持续1s左右熄灭,等我找到原因再改到下面这里出现的问题现在还没解决,解决之后再回来更新我这里也计算了11.0592M的对应64
分频
下的情况应该是
NEWEVA__zzera22
·
2022-04-13 09:27
单片机自己理解的知识(自用)
c语言
51单片机
微型计算机的两种形态,体验两款NVMe新形态固态硬盘
从产品形态上看,台式机有适用于PCI-E标准
扩展槽
的高速固态硬盘产品;而笔记本用户则可以选择M.2接口高性能产品;在2015年,U.2接口的出现使得2.5英寸形态固态硬盘如虎添翼。
EHSer
·
2022-04-11 15:49
微型计算机的两种形态
iwdg和wwdg
二、独立看门狗iwdg独立看门狗应用到的寄存器键值寄存器IWDG_KR:0~15位有效预
分频
寄存器IWDG_PR:0~2位有效重装载寄存器IWDG_RLR:0~11位有效上述两个寄存器具有写保护功能状态寄存器
FFFXX
·
2022-04-06 20:00
【蓝桥杯嵌入式】【STM32】10_InputCaputer之输入捕获
文章目录前言1、输入捕获原理1.1、设置输入捕获滤波器1.2、设置输入捕获的极性1.3、设置输入捕获的映射通道1.4、设置输入捕获
分频
器1.5、捕获到有效信号可开启中断1.6、捕获实现频率和占空比的获取
Joseph Cooper
·
2022-04-05 11:27
#
蓝桥杯嵌入式
stm32
嵌入式
arm
输入捕获
STM32—驱动六轴MPU6050输出欧拉角
文章目录一.MPU6050介绍1.MPU6050与陀螺仪、加速度计的关系:2.整体概括3.引脚说明4.基本配置及相关寄存器电源管理寄存器1陀螺仪配置寄存器加速度计配置寄存器FIFO使能寄存器陀螺仪采样率
分频
寄存器温度传感器寄存器二
Aspirant-GQ
·
2022-03-29 08:28
STM32
小车
嵌入式
MPU6050
STM32
平衡小车
基于FPGA简易电子琴设计+电路原理图+Modelsim 仿真+Quartus II 下载+源代码+激励文件
一、总体电路结构设计五大模块按键同步输入模块编码频率控制模块
分频
计数模块译码模块二
分频
(方波)模块二、Modelsim仿真同步输入仿真波形:模拟按键输入key[3:0],经过同步输入模块输出key1[3
小鑫的蜡笔
·
2022-03-28 07:11
fpga
verilog
c语言
前端
经验分享
【STM8】串口通信实现(LED的亮灭控制)
2.波特率配置公式:其中:f为时钟源频率主时钟经过CLK_CKDIVR
分频
得来。我这里使用HSI内部时钟16M,CLK_CKDIVR=00不
分频
,即f=16M。UATRT_DVI串口
分频
。
老子姓李!
·
2022-03-27 13:00
stm32
单片机
STM8
STM32
高斯过程回归(Gaussian Process Regression, GPR)的理解1——权重空间角度
核心预备知识能够区
分频
率学派和贝叶斯学派求解模型时的思想区别。熟悉最基础的概率运算公式(本科内容)。熟悉线性代数以及微积分的运算(本科内容)。熟悉贝叶斯公式,并能理解后验以及先验所代表的物理含义。
jusuuuh
·
2022-03-23 08:32
大数据
概率论
线性代数
机器学习
数据挖掘
蓝桥杯嵌入式(STM32G431RBT6)入门第四天——系统嘀嗒定时器(SysTick)|CSDN创作打卡
STM32的通用定时器是通过一个可编程预
分频
器(Prescaler)驱动的16位自动重装主计数器(CounterPeriod)构成。可以对内部时钟或触发源以及外部时钟或触发源进行计数。
寻梦旅程
·
2022-03-06 05:28
蓝桥杯嵌入式
蓝桥杯
stm32
单片机
arm
嵌入式硬件
网络管理(redhat 8.0)
网卡命名机制systemd对网络设备的命名方式如果Firmware或BIOS为主板上集成的设备提供的索引信息可用,且可预测,则根据此索引进行命名,例如eno1如果Firmware或BIOS为PCI-E
扩展槽
所提供的索引信息可用
system_rookie
·
2022-03-05 14:54
Linux学习记录
React中优雅的使用 useEventEmitter 进行多组件事件共享
背景在前端项目业务中,组件间的通讯是十
分频
繁的。父传子,子传父,兄弟间等等。在多个组件之间进行事件通知有时会让人非常头疼,借助EventEmitter,可以让这一过程变得更加简单。
·
2022-03-01 14:35
前端react.js
STM32舵机驱动参数设置
驱动程序主要有以下几个参数:arr——自动重装载值,定时器从0开始计数(CNT),大于arr就会溢出从0开始计数psc——时钟预
分频
数,计数频率为(当前定时器的
分频
Tclk/psc+1)芯片和定时器不同
打工熊猫
·
2022-02-19 13:10
stm32
STM32(六)——定时器中断实验
一、通用定时器介绍STM32F1的通用定时器是由一个通过可编程预
分频
器(PSC)驱动的16位自由装载计数器(CNT)构成,可用于测量输入信号的脉冲长度(输入捕获)或者产生输出波形(输出比较和PWM)等二
ArtoriaLili
·
2022-02-19 13:08
STM32
stm32
蓝桥杯
arm
2019-12-25
RTC(RealTimeClock)实时时钟32.768k外部晶振UTC时间戳(4个字节)某一时间点开始到另一时间点秒的数量1.RCCLSE->RTC32.768k2.RTC异步/同步
分频
3.时间日期参数配置
长光19期毛悦任
·
2022-02-16 03:28
第九周 第三天 2019-12-25
硬件进行休眠)唤醒RTC日历功能:实现年月日时分秒用32.768KHz的外部时钟源需要进行设置和获取BCD(二分十进制数):用十六进制写十进制RCC——>LSE——>RTC32.768KHzRTC需要异步同步
分频
时间
吴海燕_Jill
·
2022-02-15 16:21
一改过去的台湾印象
2、双方交往十
分频
繁,比如很多台湾人娶大陆的女生,以及还有经济上的交往。
教书匠妮
·
2022-02-15 08:08
生活感悟
"这句话在近期我的口中出现的次数十
分频
繁,但孩子在短暂的停顿后还是继续怪叫不停?甚至孩子还会故意在那怪叫几声,跟我作对。无效则改,"
梓桐洁儿
·
2022-02-15 06:27
2019-08-05
宜昌吉利帝豪GS汽车音响改装升级RS能量两
分频
最终效果|音乐社区吉利帝豪最近几年中国车企发展进步最大的自主品牌,不管是在外观改进还是在内饰设计上,都取得十足的进步,在国产品牌销售量上占据很高的位置。
宜昌音乐社区
·
2022-02-12 21:31
面对突如其来的“七大姑、八大姨”,我是这么做的
是呀,春节期间,探亲、参加聚会等十
分频
繁。在一些走亲访友、亲戚聚会中,总有令不少“90后”、“95后”头疼的是:见到“突然冒出”的“七大姑、八大姨”,不知道
周小周呀
·
2022-02-12 15:38
能量守恒不是说说而已
不是同事无法胜任而是领导驾驭不了同事借口让其离开了上周一个同事请辞了同事说工作是欢喜的可交与工作的人实在令其厌烦我们都懂,感同身受着同事的走,无法挽留这两周,我们处于爆发的边缘懵圈的领导便是促使燃烧的火折子他的无理、推搪、不作为他的不明所以、稀里糊涂、是非不
分频
频让我们咬牙切齿又能怎样呢是能怎样的这周领导要走了也许他反思了自己的不足也
妍兮
·
2022-02-10 01:47
第1课时,24时计时法。
自学指导:1、观察例1教学过程,一就引入,出示钟表时刻问中央电视台某时期部
分频
道固定电视节目预告
飞雪骄阳_d768
·
2022-02-09 23:39
天津汽车音响改装 丰田奕泽车载喇叭隔音升级史泰格 先锋DSP调音
【丰田奕泽汽车音响改装配置列表】前声场:意大利史泰格ME650C两
分频
汽车喇叭后声场:意大利史泰格MS650同轴喇叭DSP:日本先锋DEQ-100ACH自带功放DSP隔音:四门STP银卫盾施工店家:天津孚卡悦听
天津孚卡悦听汽车音响
·
2022-02-08 21:55
WebGL-学习笔记(五)
WebGL学习笔记(五).png1.光照和反射要知道看到的物体的颜色实际上是物体反射的光的颜色,物体吸收了部
分频
率的光,将不能吸收的光进行了反射,从而我们看到了对应物体呈现的颜色。
Patrick浩
·
2022-02-06 22:20
新版简易示波器出炉了(2015-08-15 20:44:08)
增加了
分频
功能和频率触发捕获功能。以前一直以为示波器是不断的捕获数据显示,但是想不通的是如果信号频率极高的话,画面会移动动的飞快。
沧海一声笑的DIY宇宙
·
2022-02-06 07:09
基于FPGA状态机的自动售货机功能实现
文章目录用FPGA制作一个简单的自动售货机1.程序功能和总体框架详解2.Divider
分频
模块3.Debounce模块,按键去抖4.FSM状态机5.Seg显示模块6.Siren蜂鸣器报警模块7.Led灯闪烁模块总结
皮皮宽
·
2022-02-04 16:34
FPGA
fpga
verilog
Git 小知识
Git基本操作Git分支示意图个人理解git中指针运用的十
分频
繁,每一步都是和指针有关的。HEAD就是指向当前操作的分支(maste:指向master分支当前的版本)的当前版本。
sshentree
·
2022-01-17 23:56
01、DDR3的IP核生成时的流程和时钟区分
的数量;2、同类型引脚封装的FPGA型号,可以不用管;3、选择DDR3的代数4、工作时钟800MHz,DDR3的实际工作速率就是800MHz*2(1600MHz),在工作时钟的基础上进行4:1(2:1)的
分频
得到用
科神的FPGA学习工坊
·
2021-11-24 13:09
fpga
ddr
fpga开发
频谱知识图谱:面向未来频谱管理的智能引擎人工智能技术与咨询
早期的频谱管理主要依靠人工制定频谱政策、用频规则,通过为用频设备、系统和业务统一划
分频
段、指配频率来实现,适用于用频需
m0_62870606
·
2021-11-08 09:07
人工智能
知识图谱
时序逻辑电路设计与仿真
2.任务二:
分频
器设计与仿真设计并实现偶数
分频
器,对开发板上的50Mhz时钟
分频
,得到一个5
小天才才
·
2021-10-11 10:19
课程学习资料
stm32
EDA
verilog
STM32F1 开源代码阅读笔记《持续更新中。。。。》
它是一个24位向下递减的定时器,每计数一次所需时间为1/SYSTICK(SYSTICK是系统定时器时钟,它可以直接取自系统时钟,还可以通过系统时钟8
分频
后获取)。
kulli
·
2021-09-17 20:14
stm32
傅里叶变换性质——信号与系统(奥本海姆)第二版
连续时间傅里叶变换性质性质非周期信号傅里叶变换线性时移频移共轭时间反转时间与频率的尺度变换卷积相乘时域微分时域积
分频
域微分实信号的共轭对称性为实信号实偶信号的对称性为实偶信号为实偶实奇信号的对称性为实奇信号为纯虚奇实信号的奇偶分解非周期信号的帕尔瓦斯定理
Parker2019
·
2021-09-14 21:02
FPGA综合项目——边缘检测系统
SCCB模块5.摄像头配置模块6.采集模块7.灰度模块8.高斯滤波模块9.二值模块10.边缘检测模块11.存储模块12.VGA模块13.顶层模块14.管脚配置及上板实验0.此篇总结将会学到的东西:①PLL
分频
的使用
叁十叁画生
·
2021-08-30 14:43
FPGA综合项目
fpga
ESP32学习笔记(42)——硬件定时器接口使用
它们都是基于16位预
分频
器和64位递增/递减计数器的64位通用定时器,能够自动重新加载。
Leung_ManWah
·
2021-08-10 19:17
上一页
14
15
16
17
18
19
20
21
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他