E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
FFMPEG: [ 命令行参数 ] >初识
-codecs:列出支持的
编解码
器。-decoders:列出支持的解码器。-encoders:列出支持的编码器。-protocols:列出支持的协议。-bsf
总是春
·
2023-04-17 12:17
ffmpeg
ffmpeg
(19)Zynq
FPGA
TTC定时器介绍
1.1Zynq
FPGA
TTC定时器介绍1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)Zynq
FPGA
TTC定时器介绍;5)结束语。
宁静致远dream
·
2023-04-17 11:16
FPGA协议与接口
JAVA基于Netty实现内网穿透功能【设计实践】
实践项目结构拆分了三个项目:1、cc-common项目:存放了消息格式和消息
编解码
器2、cc-server项目:内网穿透服务端项目3
殷长庆
·
2023-04-17 09:11
java
netty
内网穿透
FPGA
基于XDMA实现PCIE X4通信方案 提供工程源码和QT上位机程序和技术支持
目录1、前言2、我已有的PCIE方案3、PCIE理论4、总体设计思路和方案5、vivado工程详解6、驱动安装7、QT上位机软件8、上板调试验证9、福利:工程代码的获取1、前言PCIE(PCIExpress)采用了目前业内流行的点对点串行连接,比起PCI以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线请求带宽,而且可以把数据传输率提高到一个很高的频率,达到PCI所
9527华安
·
2023-04-17 07:00
菜鸟FPGA
PCIE通信专题
fpga开发
qt
PCIE
XDMA
基于 Verilog HDL 设计真彩图的灰度处理模块
引言
FPGA
比较擅长的是作定点数整数运算,那么对于带有小数部分的乘加运算。一般都选择先扩大若干倍,而后将运算结果缩小若干倍实现。
在路上-正出发
·
2023-04-17 07:28
Verilog
编程题
刷题
fpga开发
学习
testbench
图像灰度处理
FPGA
之数码管动态显示
实现数码管动态计数,每隔0.1秒计数一次数码管连接方式不同分为共阴极数码管和共阳极数码管。数码管引脚:上图两个com引脚实际是连在一起的,其他引脚的公共端,称为位选,位选的高低电平决定改数码管能否点亮,其他管脚为段选信号,决定数码管上哪个二极管发光。共阴极数码管连接方式共阳极数码管连接方式:共阳八段极数码管真值表数码管原理图以第五个数码管为例,LEDSEGCH6通过470R的电阻连接到Q6三极管的
yijiancmy
·
2023-04-17 03:45
Verilog语法之常量
转自于知乎罗成的文章添加链接描述本文首发于微信公众号“花蚂蚁”,想要学习
FPGA
及Verilog的同学可以关注一下。
yijiancmy
·
2023-04-17 03:45
QByteArray和结构体的数据转换
总结一下Qt中QByteArray和结构体的转换,这样在
编解码
中会比较方便。
轩宇^_^
·
2023-04-17 03:35
11
qt
FPGA
串口中断_基于
FPGA
的轻量级RISCV SoC
项目来源:2019年第三届全国大学生
FPGA
创新设计竞赛一、设计概述1.1设计目的随着以RISC-V(RISC,精简指令集计算机;V表示为第五代)为代表的新型开源ISA(instructionsetarchitecture
weixin_39517241
·
2023-04-17 02:40
FPGA
串口中断
基于
FPGA
的RISC_V五级流水设计----初章
RISC_V设计RISC_V是现在非常火的一种新处理器架构,而RISC_V指令系统是开源的,其开源化的发展相比与ARM更加受到人们青睐。我的这次设计参考**计算机组成与设计(Risc_v)**一书.risc_v有32位和64位,有单周期和流水线。本次设计为五级流水设计。设计中问题或者需要源码的可以留言。确定指令集系统完整的指令非常多,而我们初学者只需要把每个类型的指令包含即可。大致有R型、I型、S
fpga curry
·
2023-04-17 02:10
zynq
fpga开发
arm
fpga
risc-v
https://blog.csdn.net/weixin_45459370/article/details/113849978
FPGA
学习日志坚持每天写总结2021.2.18Risc-V学习
FPGA
学习日志前言一
jack_201316888
·
2023-04-17 02:10
linux
riscv
基于
FPGA
平台RISCV架构的SOC应用系统设计2
基于
FPGA
平台RISCV架构的SOC应用系统设计2本系列文章是参加第四届“复微杯”全国大学生电子设计大赛
FPGA
赛道的作品,该平台基于RISCV,要求在
FPGA
平台可以实现指令执行,设计思路清晰,具体如下
skyer_lhb
·
2023-04-17 02:08
数字IC
fpga开发
单片机
嵌入式硬件
基于RISC-V指令集的CPU设计和
FPGA
实现(一)
概述实现该32位CPU为哈尔滨工业大学(深圳)大二小学期的实验,基于RISC-V的指令集架构和Xilinx开发板(XC7A100T-1FGG484C)开发的
FPGA
处理器。
巴浪·高斯
·
2023-04-17 01:35
RISC
CPU
risc-v
fpga开发
硬件架构
基于RISC-V指令集的CPU设计和
FPGA
实现(三)
CPU设计首先参考黑书的CPU(64位)设计:其将指令的获取和执行分为:取值IF、译码ID、执行EX、访存MEM、写回WB五个阶段,虽然这些分层更多是为了流水线的实现做准备,但是了解这些并且按照分模块的思想有助于代码的编写的功能的实现(当时一气呵成后除了数码管管脚写反外基本没出什么错误)在黑书中是循序渐进的引出这些器件和这个架构的,这里限于篇幅就直接将所有部件和结构阐述出来。CPU主要构件CPU的
巴浪·高斯
·
2023-04-17 01:35
RISC
CPU
risc-v
fpga开发
基于
FPGA
平台RISCV架构的SOC应用系统设计3
基于
FPGA
平台RISCV架构的SOC应用系统设计3本系列文章是参加第四届“复微杯”全国大学生电子设计大赛
FPGA
赛道的作品,该平台基于RISCV,要求在
FPGA
平台可以实现指令执行,设计思路清晰,具体如下
skyer_lhb
·
2023-04-17 01:35
数字IC
fpga开发
Intel/Altera 系列
FPGA
简介
概述自从Altera被Intel收购后,似乎放弃了整个中国市场,Altera市场占有率被其他
FPGA
厂家所侵蚀,国内目前还有一些公司用Altera的
FPGA
(CPLD居多),所以今天我们再去了解一下Intel
FPGA
碎碎思
·
2023-04-17 00:42
大数据
人工智能
编程语言
java
python
EDA基础概念
EDA基础概念EDA和CADCAD工具EDA工具EDA技术实现目标可编程逻辑器件简称PLD发展历程
FPGA
简介CPLD简介
FPGA
和CPLD区别是否需要同时学习
FPGA
和CPLDXilinx(赛灵思)公司介绍
一只嵌入式爱好者
·
2023-04-17 00:41
EDA技术
fpga开发
Andorid自带的Base64
编解码
表
在Android提供的android.util.Base64类中,提供了base64基本的几种
编解码
格式,源码如下/***Defaultvaluesforencoder/decoderflags.
Singal11
·
2023-04-16 19:01
基于DSP+
FPGA
的多轴运动控制平台(一)硬件设计
2实验平台总体方案与硬件设计2.1.1实验平台的功能需求分析针对便于多轴运动控制技术的研究,培养此方面技术的人才,实验平台应能对多轴运动实现高速高精度的控制效果,同时保证系统开放性和兼容多种算法及参数的运行。实验过程契合实际工作过程,完成控制系统设计前应先进行软件仿真以验证其有效性。深入研究控制平台核心控制算法,能够完成经典常用的插补算法、加减速算法运行,同时与较新的速度前瞻算法与曲线拟合预处理算
深圳信迈科技DSP+ARM+FPGA
·
2023-04-16 16:22
fpga开发
基于 DSP+
FPGA
+1553B总线的水下信息融合系统的设计
在一个大型水下系统中,针对不同分系统的特性,通常采用不同的通信协议。串行通信具有抗干扰能力强,传输距离远等特点,适用于需要远距离通信的分系统;MIL-STD-1553B总线在传输方面具有极强的可靠性和实时性,适用于对信号准确性和实时性要求高的惯导及发控分系统[1]。DSP可以快速处理数据且具有较高的集成性和稳定性,目前已成为控制领域主流的处理芯片[2]。但DSP的片内通信资源有限且固定,会导致系统
深圳信迈科技DSP+ARM+FPGA
·
2023-04-16 16:50
国产DSP_FPGA
fpga开发
Lattice
FPGA
---IP应用总结之“serdes”
目录1.Latticeserdes结构:2.serdes接口:3.serdes配置:4.serdes调试工具及调试方法:5.在Diamond里面插入serdes调试核,在线调试serdes:1.Latticeserdes结构:2.serdes接口:3.serdes配置:4.serdes调试工具及调试方法:第一步.打开PCSip,使能serdes调试口:第二步.在reveal里面添加serdes调试
showtime1226
·
2023-04-16 16:36
SERDES关键技术总结
Xilinx公司的许多
FPGA
已经内置了一个或多个MGT(M
那么菜
·
2023-04-16 15:02
#
PCI-e
#
SATA
电子技术
电子技术
用
FPGA
收发器(SERDES)
编解码
HDMI
本文介绍了如何采用
FPGA
的SERDES及VHDL模块,建立在不同HDMI分辨率(480p、720p、1080p、1080i)之间自动切换的HDMI
编解码
器。
炫视科技
·
2023-04-16 15:32
视觉算法
fpga开发
图像处理
视频编解码
高速Serdes技术(
FPGA
领域应用)
目录引入一、Serdes(概念-历程)1、概念2、技术现状3、发展历程二、Serdes结构三、在
FPGA
领域中的运用四、Serdes跟Lvds的关系五、Xilinx有关serdes的文档六、参考文献引入回顾接口技术发展历史
千歌叹尽执夏
·
2023-04-16 15:31
FPGA
serdes
FPGA
Lvds
springboot+netty+mqtt实现
具体实现前言MQTT协议概念组成部分实现mqtt协议测试其他前言首先说明一下,netty实现并封装了mqtt协议,同时也为其写好了
编解码
器,但是再了解并搭建之前,尤其是还不了解netty和mqtt的同学
码里法
·
2023-04-16 15:50
netty
spring
boot
java-rabbitmq
rabbitmq
H264码率设置
二、设置视频码率的必要在视频会议应用中,视频质量和网络带宽占用是矛盾的,通常情况下视频流占用的带宽越高则视频质量也越高;如要求高质量的视频效果,那么需要的网络带宽也越大;解决这一矛盾的钥匙当然是视频
编解码
技术
lorem123
·
2023-04-16 14:26
关于
FPGA
(Vivado)后仿真相关问题的探讨
FPGA
后仿真时,相比于功能仿真增加了门延时和布线延时,相对于门级仿真增加了布线延时,因此后仿真相比于功能仿真具有不同的特点。下面所示的代码在功能仿真时是正确的的,但在后仿真时,似乎是有问题的。
一只迷茫的小狗
·
2023-04-16 11:29
verilog
FPGA
fpga开发
基于
FPGA
的ADS1256讲解
得到与原始信号近似的离散的数字量,用数字信号以bit位单位编码量化表示原始信号,这种量化目前由ADC(模数转换)芯片的硬件实现,对芯片的控制可以根据系统特占通过DSP(数字信号处理器)、ASIC(专用集成电路)和
FPGA
酒后敲代码
·
2023-04-16 09:19
fpga基础学习
fpga开发
FPGA
万花筒之(十三):Verilog 连续赋值、过程赋值、过程性连续赋值
姓名:张俸玺学号:20012100022学院:竹园三号书院转自https://blog.csdn.net/qq_38798425/article/details/107084800909【嵌牛导读】
FPGA
张俸玺20012100022
·
2023-04-16 06:08
FPGA
代做-基于
FPGA
的QPSK实现
FPGA
代做-基于
FPGA
的QPSK实现第一章课题研究意义和发展前景OQPSK调制技术是一种恒包络调制技术,受系统非线性影响小,具有较高的带宽利用率和功率利用率,在卫星环境、无线环境下得到广泛应用。
火点宝贝
·
2023-04-16 06:48
fpga开发
URL
编解码
、Big Endian和Little Endian
一、Endian的起源在各种计算机体系结构中,对于字节、字等的存储机制有所不同,因而引发了计算机通信领域中一个很重要的问题,即通信双方交流的信息单元(比特、字节、字、双字等等)应该以什么样的顺序进行传送。如果不达成一致的规则,通信双方将无法进行正确的编/译码从而导致通信失败。1980年,DannyCohen在其著名的论文”OnHolyWarsandaPleaforPeace”中为了平息一场关于在消
zhaohong_bo
·
2023-04-16 05:15
学习笔记
Big
Endian
Little
Endian
安装stable-diffusion时遇到卡的情况
安装过程中,假如出现Installingg
fpga
n并且卡了很久不动,见下图:遇到这个情况,怎么解决呢?
selifecn
·
2023-04-16 01:57
服务器
windows
基于 VITA57.4 标准的双通道 5.2GSPS(或单通道 10.4GSPS)射频采样 FMC+子卡模块
FMC140是一款具有缓冲模拟输入的低功耗、12位、双通道(5.2GSPS/通道)、单通道10.4GSPS、射频采样ADC模块,该板卡为FMC+标准,符合VITA57.4规范,可以作为一个理想的IO模块耦合至
FPGA
北京青翼科技
·
2023-04-15 22:56
数据采集
fpga开发
FMC子卡
ADC采集
高速采集
基于 VITA57.1 的 2 路 125MSPS AD 采集、2 路 250MSPS DA 回放 FMC 子卡模块
该模块遵循VITA57.1规范,可直接与符合VITA57.1规范的
FPGA
载卡配合使用,板卡ADC器件采用ADI公司的AD9268芯片,板卡DAC器件采用ADI公司的AD9747芯片。
北京青翼科技
·
2023-04-15 22:56
fpga开发
高速采集
光纤采集卡
基于 VITA57.4 标准的双通道 5.2GSPS(或单通道 10.4GSPS)射频采样 FMC+子卡模块
FMC140是一款具有缓冲模拟输入的低功耗、12位、双通道(5.2GSPS/通道)、单通道10.4GSPS、射频采样ADC模块,该板卡为FMC+标准,符合VITA57.4规范,可以作为一个理想的IO模块耦合至
FPGA
北京青翼科技
·
2023-04-15 22:25
fpga开发
FMC子卡
ADC采集
高速采集
基于 VITA57.4 标准的单通道 6GSPS 12 位采样 ADC,单通道 6GSPS 16 位采样 DAC 子卡模块
3.2GSPS)采样率的12位AD采集、单通道6GSPS(或配置成2通道3GSPS)采样率16位DA输出子卡模块,该板卡为FMC+标准,符合VITA57.4规范,该模块可以作为一个理想的IO单元耦合至
FPGA
北京青翼科技
·
2023-04-15 22:21
fpga开发
信号处理
高速采集
再谈异构计算CPU+GPU
常见的计算单元类别包括CPU、GPU等协处理器、DSP、ASIC、
FPGA
等。
cnstartech
·
2023-04-15 20:23
杂谈技术
数据结构
cuda
cache
多线程
算法
任务
go binary包
可以看到binary包位于encoding/binary,也就是表示这个包的作用是编辑码作用的,看到文档给出的解释是用于数字和字节序的转换以及变长值的
编解码
。
@小码哥
·
2023-04-15 18:30
golang
哈希算法
编解码
简单
FPGA
设计开发流程
File-New-VerilogHDLFile模块名、verilog文件名、工程名三者保持一致二、分配引脚菜单栏图标-PinPlanner菜单栏图标三、综合-映射-编译按顺序双击任务窗口编译完成后出现可下载到
FPGA
阿瓦隆抵抗组织
·
2023-04-15 18:00
基于vivado(语言Verilog)的
FPGA
学习(4)——
FPGA
选择题总结(针对华为逻辑岗实习笔试)
基于vivado(语言Verilog)的
FPGA
学习(4)——
FPGA
选择题总结文章目录基于vivado(语言Verilog)的
FPGA
学习(4)——
FPGA
选择题总结1.消除险象2.建立时间和保持时间
小草莓爸爸
·
2023-04-15 16:49
fpga开发
学习
基于vivado(语言Verilog)的
FPGA
学习(5)——跨时钟处理
基于vivado(语言Verilog)的
FPGA
学习(5)——跨时钟处理1.为什么要解决跨时钟处理问题慢时钟到快时钟一般都不需要处理,关键需要解决从快时钟到慢时钟的问题,因为可能会漏信号或者失真,比如:
小草莓爸爸
·
2023-04-15 16:17
fpga开发
学习
FFmpeg学习之四(音视频的
编解码
)
(3)AVFrame:音视频的原始帧数据,对应的AVPacket里面的帧是压缩后的帧.2内存分配和释放av_frame_alloc()\av_frame_free()生成和释放:AVFrame//分配
编解码
器的上下文
Hunter琼
·
2023-04-15 16:18
一种基于
FPGA
的感知量化卷积神经网络加速系统设计
姓名:姬怡希学号:19020100037学院:电子工程学院嵌牛导读:对卷积神经网络的加速的研究。嵌牛鼻子:计算机软件及计算机应用;自动化技术。嵌牛提问:如何设计卷积神经网络的加速系统?嵌牛内容:近年来,卷积神经网络(CNN)在机器视觉等方面取得了巨大成功。为提升嵌入式设备上运行CNN的速度和能效,本文针对LeNet-5网络模型,先对该网络模型进行感知量化训练,特征图和权重量化为8位整型数据。然后设
d4e81d14734a
·
2023-04-15 16:54
FFmpeg笔记:02 - 音视频解码
在开始之前,我们先了解一下本文涉及到的几个主要类型:类型描述AVCodecParameters代表流的参数信息AVCodec代表
编解码
器,如:h264、vp9、png、aacAVCodecContext
sun__xx
·
2023-04-15 14:39
FPGA
学习(一)--架构和基本组成单元
目前在做
FPGA
移植加速CNN卷积神经网络Inference相关的学习,使用的是Xilinx公司的ZYNQ-7000系列的
FPGA
开发板,该博客为记录相关学习内容,如有问题欢迎指教。
小 K 同学
·
2023-04-15 10:01
FPGA
FPGA
【EP2C20F484C8】产品详细参数规格-太航半导体
【EP2C20F484C8】产品详细参数规格_正品原装品牌:ALTERA(阿尔特拉)批号:1952+/20+封装:BGA484数量:99999制造商:Intel产品种类:
FPGA
-现场可编程门阵列RoHS
太航半导体
·
2023-04-15 09:06
Vivdao FFT IP核调试记录
着实花费了我不少脑细胞,也再一次证明了我不适合做算法(虽然总想证明一下自己可以的),还是老老实实做好我的
FPGA
工程师吧!至于算法的事情还是交给
yundanfengqing_nuc
·
2023-04-15 05:50
fpga开发
【
FPGA
-DSP】第五期:FFT调用流程
模块搭建2.2Simulink运行2.3matlab信号处理拓:输入信号位数改变本章节主要说明如何在systemgenerator中使用fft模块,话不多说,看操作:参考教程第5期-FFT调用流程-基于
FPGA
༜黎明之光༜
·
2023-04-15 05:19
FPGA
fpga开发
matlab
开发语言
USB3.0芯片FT601Q简介及
FPGA
实现
FT601Q介绍 FT601Q是FTDI推出的一款超高速USB3.0芯片,提供高达5Gbps的带宽。该芯片不需要额外的固件开发,共有4个写通道和4个读通道,每个通道的缓冲大小均为4KB。FT601Q具有多种工作模式,本文介绍并实现相对简单的同步FIFO模式——245mode。 FT601工作模式在上电时检测GPIO0/GPIO1来确定,当{GPIO1,GPIO0}=2‘b00时,FT601Q将
今朝无言
·
2023-04-15 05:46
数字逻辑
fpga开发
【一图搞懂RTC】音视频底层框架的全面升级
在之前的远控硬核拆解系列中,我们介绍了高效
编解码
如何提升
ToDesk企业安全远控
·
2023-04-15 05:43
实时音视频
网络
音视频
webrtc
上一页
102
103
104
105
106
107
108
109
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他