E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
DDR
【嵌入式Linux驱动开发学习-第二部分-第六讲-汇编LED驱动实验】
②、使用汇编初始化
DDR
,I.MX6U不需要。③、设置sp指针,一般指向
DDR
,设置好C语言运行环境。二、ALPHA开发板LED灯硬件原理分析:**STM32IO初始化流程:**①、使能GPIO时钟。
旅行的橘子汽水
·
2023-11-07 12:11
linux
驱动开发
学习
【寒武纪(4)】图像处理硬件加速,基于CNCVE
CNCVE硬件的唯一数据来源是
DDR
,防止CPU访问导致cache内存干扰,需要调用cnsysMacheOperate进行数据刷新从cache到
DDR
。
Hali_Botebie
·
2023-11-07 08:49
图像处理
计算机视觉
人工智能
【TES745D】青翼自研基于复旦微的FMQL45T900全国产化ARM核心模块(100%国产化)
核心板上分布了
DDR
3SDRAM、EMMC、SPIFLASH、以太网PHY芯
北京青翼科技
·
2023-11-07 07:48
fpga开发
图像处理
信号处理
arm开发
嵌入式实时数据库
智能硬件
电脑硬件升级
分为
ddr
3和
ddr
4,大小分为4G和8G2.购置内存条,之后装入空位即可。注意:建议购买型号以及大小都与原装相同的内存条,直接成为双通道,会实现4+4>8的效果。
Zhang放放
·
2023-11-06 20:39
重装系统
固态硬盘
【寒武纪(3)】媒体处理系统的系统控制、视频输入和后处理子系统
系统控制文章目录系统控制1、配置视频缓存池VideoPool2、配置硬件IP为在线工作(不通过
DDR
数据交互)/离线工作(写入
DDR
)模式3、硬IP可以使用非VideoBlock(VB)内存4、配置是否启动内存传递的压缩视频输入
Hali_Botebie
·
2023-11-06 18:10
媒体
音视频
给昨天新买的惠普笔记本拆机加内存和换m.2硬盘
22年12月10日新鲜到手的惠普锐15锐龙版15.6寸轻薄本,由于出厂自带内存8G,m.2固态512G,正好碰上双十二就趁着买了两条16G的三星内存
DDr
43200MHz,凑够最高可支持32G内存,还有
Sunny G helloworld
·
2023-11-06 08:02
ROS
嵌入式硬件
基于FPGA+MIG+AXI4实现
DDR
3 SDRAM读写操作仿真(附代码+各模块仿真时序图)
前言一、仿真工程结构二、TestBench文件代码2.图像数据源模块(img_data_gen.v)仿真2.1全局视角仿真图2.2局部视角仿真图3.图像写请求模块(img_write_req_gen.v)仿真4.图像帧写入模块(frame_write.v)仿真4.1全局视角仿真图4.2局部视角仿真图4.2.1write_buf4.2.2frame_fifo_write5.图像通道写仲裁模块(mem
春风细雨无声
·
2023-11-05 20:56
FPGA
fpga开发
图像处理
基于FPGA+MIG+AXI4实现
DDR
3 SDRAM读写操作(附代码)
温馨提示:在阅读本文之前需具备
DDR
3SDRAM(详见https://blog.csdn.net/xingchenfeiying/article/details/123439177?
春风细雨无声
·
2023-11-05 20:25
FPGA
fpga开发
【FPGA】XILINX
DDR
3的MIG IP核的配置
XILINXDDR3的MIGIP核的配置1.MIG的IP核引脚说明app_addr:地址线app_cmd:指令线(读写指令)app_en:MIG使能信号app_rdy:MIG能接受指令的指示信号app_hi_pri:优先级信号(没有用到)app_rd_data:读取的数据app_rd_data_end:读取突发最后一个数据的标志位app_rd_data_valid:已经读到数据时,表示数据有效ap
原地打转的瑞哥
·
2023-11-05 20:23
fpga开发
Xilinx
DDR
3 —— MIG IP核的配置(APP接口)
当设为2时就代表驱动两个
DDR
。最后关于AXI4接口,因为本工程不去
XPii
·
2023-11-05 20:52
vivado
Verilog
fpga开发
verilog
Xilinx的
DDR
4 IP
这几天在做xilinx的
DDR
4IP的faga实现,记录一下。
亮锅锅来啦
·
2023-11-05 20:22
Verilog
Xlinx
fpga开发
verilog
Xilinx VIVADO 中
DDR
3(AXI4)的使用(1)创建 IP 核
1、前言
DDR
3SDRAM简称
DDR
3,是当今较为常见的一种储存器,在计算机及嵌入式产品中得到广泛应用,特别是应用在涉及到大量数据交互的场合,比如电脑的内存条。
chylinne
·
2023-11-05 20:22
fpga开发
五,基于FPGA的
DDR
控制器设计及MIG控制器使用
1,
DDR
简述SDRAM:称为动态随机访问存储器,通过电容保存信息。
yxiune
·
2023-11-05 20:22
FPGA
ddr
fpga
使用VIVADO中的MIG控制
DDR
3(AXI接口)四——MIG配置及
DDR
3读写测试
在之前的内容里,讲述了AXI和
DDR
3的基本知识,也做了一个用AXIIP核读写BRAM的测试实验。接下来,我们就将这些部分结合在一起,做一个用AXIIP核对
DDR
3进行读写测试的实验。
小靴子是社牛
·
2023-11-05 20:20
MIG
DDR3
AXI
fpga开发
网络协议
xilinx fpga
ddr
mig axi
硬件参考:https://zhuanlan.zhihu.com/p/97491454https://blog.csdn.net/qq_22222449/article/details/106492469https://zhuanlan.zhihu.com/p/26327347https://zhuanlan.zhihu.com/p/582524766包括野火、正点原子的资料一片内存是1Gbit12
xiaguangbo
·
2023-11-05 19:40
fpga
fpga开发
ZYNQ核心板设计和引脚关系
最小系统板构成首先好奇为啥最小系统板子都要有一个EMMC、QSPIFLAHS和
DDR
等。简单理
开拓Ktor
·
2023-11-05 15:07
zynq
fpga开发
你感受到柏林的气息了吗?
我们都知道二战后德国被一分为二:德意志联邦共和国(西德BRD)和德意志民主共和国(东德
DDR
)。东柏林作为东德首都,波恩是西德首都。但今天不想讲历史,就想说说短短三天我对这座城市的印象。
雅正的含光君
·
2023-11-05 15:51
基于上海复旦微电子FMQL20S400的全国产化核心模块
核心板上布了
DDR
3SDRAM、EMMC、SPI
测试专家
·
2023-11-05 13:30
国产化
fpga开发
EOS安装的那些坑
搜索和电脑匹配的内存条(目前电脑基本是
DDR
3或者
DDR
3L),拆机装内存条。这个过程比较顺利,前期比较紧张,没拆过笔记本加内存,还好搜一下“机型+拆机”,可以找到拆机的教程。
Andytl的世界
·
2023-11-05 05:13
紫光同创FPGA编写的8画面分割器演示
8份,每份画面内容相同,各路颜色有些差异:第一路:原始视频第二路:偏红视频+R第三路:偏绿视频+G第四路:偏蓝视频+B第五路:视频偏黄R+G第六路:视频偏紫R+B第七路:视频偏青G+B第八路:偏亮u_
DDR
3
小眼睛FPGA
·
2023-11-04 21:49
fpga开发
6U CPCI平台学习资料第116篇:基于5VLX110T FPGA FMC接口功能验证6U CPCI平台
FPGA接1片
DDR
2内存条2GB,32MBNorflash存储器,用于存储程序。外扩SATA、PCI、PCIexpress、
hexiaoyan827
·
2023-11-04 20:22
2020
6U
CPCI平台
数据采集和存储
数据显示和回放
图像数据处理和采集
接口功能验证
BIOS开发笔记 -
DDR
基础
简介内存是计算机中重要的组成部分,主要为CPU计算时提供一个数据的临时存储的场所。CPU在处理数据前,会将数据从外存复制到内存中,然后再处理内存中的数据,如果需要将结果保存,则一次性写回外存,这样便大大提高CPU的处理效率。图1数据为什么要先被复制到内存中呢?因为CPU每秒执行的速度可达几十亿次,处理的数据量非常庞大,而这些数据必定要从存储设备流向CPU,然后再从CPU流向存储设备。如果要最大限度
YOYO--小天
·
2023-11-04 12:07
BIOS
嵌入式硬件
新锐龙7000回头再见,手把手教你组装百元小机箱,ITX核显风冷再战五年
苏妈的远望两天前,AMD发布了非X版新锐龙7000,包括锐龙57600,锐龙77700,和锐龙97900,均基于全新Zen4架构,5nm工艺制程,支持PCIe5.0,
DDR
5内存,也都集成了核显,外加送原厂散热器
笔点酷玩
·
2023-11-04 02:47
【转载】给你的Linux把把脉(内存、磁盘、CPU、网络)
iostat–xd、sar–d、top网络IO:iftop-n、ifstat、dstat–nt、sar-nDEV23磁盘容量:df–h内存使用:free–m、top2、常用命令(1)内存:条数、每条大小、内存是
DDR
4
lishi_1991
·
2023-11-03 21:55
linux
网络
服务器
【紫光同创国产FPGA教程】【PGL50H第六章】
DDR
3 读写实验例程
核心板由FPGA+2颗
DDR
3+Flash+电源及复位构成,承担FPGA的
小眼睛FPGA
·
2023-11-03 13:51
fpga开发
【紫光同创国产FPGA教程】【PGL50H第八章】PCIE 通信测试实验例程
核心板由FPGA+2颗
DDR
3+Flash+电源及复位构成,承担FPGA的
小眼睛FPGA
·
2023-11-03 13:51
fpga开发
【紫光同创国产FPGA教程】【PGL50H第九章】OV5640 双目摄像头实验例程
核心板由FPGA+2颗
DDR
3+Flash+电源及复位构成,承担FPGA的
小眼睛FPGA
·
2023-11-03 13:51
fpga开发
在紫光同创盘古50K开发板上进行
DDR
读写测试
需授权并注明出处适用于板卡型号:紫光同创PGL50H开发平台(盘古50K开发板)一:软硬件平台软件平台:PDS_2022.1硬件平台:小眼睛科技盘古50K开发板二:IP介绍紫光同创的HMIC_SIP只支持
DDR
3
小眼睛FPGA
·
2023-11-03 13:47
fpga开发
FPFA
fpga开发
ZYNQ实验 FIFO读写实验(如何平衡跨时钟域的读写)
实验中PS端的数据存在
DDR
中,PS端通过AXI-streamFIFO将数据转变为流模式输出。
伊丽莎白鹅
·
2023-11-02 15:22
ZYNQ学习笔记
fpga开发
openwrt RK3568_EVB移植
openwrtRK3568_EVB移植openwrtSDK下载openwrt编译编译操作:整体编译操作:RK3568_EVB1_
DDR
4_V10板子移植kernel部分的修改:config部分的修改:网口打流结果移植过程问题及解决方式
跑不了的你
·
2023-11-02 13:44
Linux驱动
嵌入式相关基础知识
linux
嵌入式硬件
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
核心板上布了
DDR
3SDRAM、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
应用性能测试工具 Lmbench测试DSP上
DDR
3性能
Linux性能测试工具Lmbench是一套简易可移植的,符合ANSI/C标准为UNIX/POSIX而制定的微型测评工具。一般来说,它衡量两个关键特征:反应时间和带宽。Lmbench旨在使系统开发者深入了解关键操作的基础成本。1、Lmbench的使用与介绍Lmbench是一套简易可移植的,符合ANSI/C标准为UNIX/POSIX而制定的微型测评工具。一般来说,它衡量两个关键特征:反应时间和带宽。L
彼华之年
·
2023-11-01 00:54
DSP应用测试
DDR
测试工具
linux
笔记 | 制作windows10装机U盘,换固态硬盘,加内存条
前期准备:8G以上的U盘一个固态硬盘,为了选好固态硬盘,买之前上CSDN、知乎、西瓜视频等平台做了调研,最后选择了致钛sc001内存条,选了海力士4G,
DDR
3L,1.35V低压,第一步:制作win10
PlanetB613_布瓜
·
2023-10-31 14:46
拾光集
笔记
8g内存一般占用多少_你到底需要多大内存?4G、8G还是16G
很多老DIY玩家或许还依稀记得,在
DDR
2时代(大概2007年左右),2GB和4GB内存的游戏性能相差并不大,所以在当时很长一段时间内,看上去很美的4G容量往往会被扣上华而不实的帽子。
九方歅
·
2023-10-31 11:28
8g内存一般占用多少
GPU 初理解
GPU=显存+计算单元1、显存(GlobalMemory):显存是在GPU板卡上的DRAM,类似于CPU的内存,就是那堆
DDR
啊,GDDR5啊之类的。
DingXiong
·
2023-10-31 01:49
X210之uboot启动内核分析
uboot——启动内核分析内核启动的步骤第一步是将内核镜像从启动介质中加载到
DDR
中。
卡比兽Z_J_H
·
2023-10-30 20:58
arm
mcu
linux
2018-10-15
疱疹咽峡炎与手足口配方一脊柱:乳香,
ddr
,保卫(或牛至),薰衣草,芳香调理(高烧的单独上退烧油)高烧用薄荷低烧用芳香调理或者柠檬。
DQMM
·
2023-10-30 20:49
Linux启动之uboot分析
)3.SRAM-静态随机访问存储器-StaticRandomAccessMemory4.SDRAM-同步动态随机存取存储器-SynchronousDynamicRandomAccessMemory5.
DDR
是东东东啊
·
2023-10-30 20:52
Linux驱动学习
linux
【VPX630】青翼 基于KU115 FPGA+C6678 DSP的6U VPX通用超宽带实时信号处理平台
该平台的主处理器XCKU115外挂两组72位
DDR
4SDRAM,来实现超大容量数据缓存,数据缓存
北京青翼科技
·
2023-10-30 13:08
fpga开发
图像处理
信号处理
嵌入式实时数据库
电脑主机如何选择内存条
选择计算机主机的内存模块(内存条)通常需要考虑以下因素:类型和代数(
DDR
3、
DDR
4、
DDR
5等):您的主板和处理器支持的内存类型非常重要。确保内存条的类型与您的主板和处理器兼容。
广州深情Yangy_Jiaojiao
·
2023-10-30 00:50
1024程序员节
DDR
4信号仿完整性仿真
在硬件电路设计中,
DDR
一直是电路设计中的难点。目前正在进行
DDR
4的电路设计,将基本的仿真设计过程进行一下记录。
athen21
·
2023-10-29 18:47
PI/SI技术
仿真
x210项目重新回顾之八自己写启动代码
这是对朱老师x210裸机课程补充:视频链接:朱老师x210课程补充--拷贝bootload从SD卡到
ddr
_哔哩哔哩_bilibili1.前半部分为代码重定位到内存代码在news5pv210/noOS/
嵇康
·
2023-10-29 05:24
#
uboot
#
裸机
c语言
linux
uboot
x210
轻量版系统lubuntu的中文日用环境搭建,适合老电脑
由于个人资金紧张,所使用的笔记本电脑是一台2011年惠普公司生产的ProBook6450b,
DDR
31333MHz2G*2内存,256G机械硬盘,i5480M。
sanshanjianke
·
2023-10-28 22:21
linux
ubuntu
电脑
iTop4412 uboot-2019.2移植之拷贝u-boot.bin(八)
二、拷贝镜像根据实践,无法直接将镜像拷贝至
DDR
3中,因此需要将镜像先拷贝至IROM,然后再拷贝到
DDR
3中,具体代码为:if(copy_bl2){#ifCONFIG_EXYNOS4412unsignedchar
simexce
·
2023-10-28 08:19
【正点原子Linux连载】第二十三章
DDR
3实验 -摘自【正点原子】I.MX6U嵌入式Linux驱动开发指南V1.0
1)实验平台:正点原子阿尔法Linux开发板2)平台购买地址:https://item.taobao.com/item.htm?id=6036727444342)全套实验源码+手册+视频下载地址:http://www.openedv.com/thread-300792-1-1.html3)对正点原子Linux感兴趣的同学可以加群讨论:9354467414)关注正点原子公众号,获取最新资料更新第二十
正点原子
·
2023-10-28 03:28
LINUX
AM335X 3款核心板比较
最近,米尔科技在插针式核心板的基础上,又推出了邮票孔和金手指两种核心板,及其配套的底板,成为AM335X完整的解决方案,三块核心板:图1AM335X三款核心板3款开发板提供灵活的存储配置,
DDR
3内存可选
weixin_34380296
·
2023-10-27 21:25
嵌入式
操作系统
米尔科技AM335X核心板,AM3359核心板,AM3352核心板,TI核心板,Cortex-A8核
可选的3D图形加速器性能高达20M/tri/s,对LPDDR1/
DDR
2/
DDR
3内存的支持,独立
weixin_34406796
·
2023-10-27 21:25
嵌入式
移动开发
操作系统
为工业网关打造的TI AM335x开发板介绍
该套产品由核心板MYC-C335X-GW及底板MYB-C335X-GW组合而成:1.MYC-C335X-GW核心板介绍:核心板采用TIAM335x系列处理器,集成了电源管理芯片、
DDR
3/
DDR
3L、eMMC
Jason_zhao_MR
·
2023-10-27 21:50
TI
zynq配置成jtag模式_详细解读Zynq的三种启动方式(JTAG,SD,QSPI)
本文介绍zynq上三种方式启动文件的生成和注意事项,包括只用片上RAM(OCM)和使用
DDR
3两种情况。
JJ Ying
·
2023-10-27 16:28
zynq配置成jtag模式
DDR
2/3-PCB设计规则
一、关于ODT与驱动强度1.1、在读数据时,打开主控端的ODT,关闭
DDR
2端的ODT;而在写数据时,则相反;数据线空闲时,则关闭两端的ODT。
PopuIar FeeIing
·
2023-10-27 10:48
PCB设计
单片机
cpu
嵌入式
fpga
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他