E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA基本功
自己建立的excel素材积累,不用交会费
用excel表格来搜集素材,我会用到它的这几个
基本功
能:分页、查找、表格合并和自动换行。我觉得用这些
基本功
能就够用很多了
罗小雪_886
·
2024-01-02 08:27
产品岗真题总结-解题思路分享
1.产品设计类产品设计类题目,是检验求职者产品
基本功
、产品思维的常见题型。根据设计角度的不同,该类型题目又可粗略归纳为:功能框架设计,单一模块设计,界面设计。(1)滴滴-2020年设计一款针
路人十六
·
2024-01-02 07:35
也谈教师的“自我修炼”——聆听“李志欣”老师报告有感
“铁打的营盘,流水的兵”,“不变”的我二十多年间送走了也近十茬学生,教学经验、教学
基本功
当然比刚参加工作时有了很大的进步、提高。但是,身处在这个“信息化”大爆炸时代里,总觉力不从心。
知北老师
·
2024-01-02 07:28
书籍分享 | 分享一本
FPGA
开发学习书籍
《基于
FPGA
的数字图像处理原理及应用》是一本专注于数字图像处理领域的经典著作。
SteveRocket
·
2024-01-02 06:19
FPGA进阶
书籍
fpga开发
【计网复习】第一章概述-知识点总结(超详细版!!)
目录#前言一、基本知识点1、计算机网络向用户提供的两大
基本功
能2、互联网基础发展的三个阶段3、组成互联网的两部分4、互联网(即端系统之间)主要的两种通信方式5、比较三种交换方式(电路交换、报文交换、分组交换
mirevass
·
2024-01-02 03:34
计网复习
asp.net
后端
tcp/ip
网络
网络协议
心中的向日葵
最初的几天翻看说明书,学习相机的基本操作,熟悉按扭的
基本功
能,尝试
漫天雪_15ac
·
2024-01-02 03:28
内核block层开发时遇到的各种变量同步问题总结
这个内核模块的
基本功
能是:在IO请求(简称为rq或者req)插入IO队列blk_mq_sched_request_inserted函数记录rq插入IO队列的时间点,
dongzhiyan_hjp
·
2024-01-02 00:13
linux
源码
c语言
移动
FPGA
使用Verilog图像处理verilator模拟和ice40执行
该项目围绕一个中央图像处理模块image_processing.v展开,该模块可以包含在使用verilator的模拟环境中,也可以包含在ice40Ultraplus
fpga
的top.v中。
亚图跨际
·
2024-01-02 00:50
嵌入式
fpga开发
图像处理
verilog
Verilog视频信号图形显示
FPGA
(iCE40)
您需要一块带视频输出的
FPGA
板。我们将在640x480下工作,几乎任何视频输出都可以在此像素工作。它有助于轻松地对
FPGA
板进行编程并相当熟悉Verilog。
亚图跨际
·
2024-01-02 00:17
嵌入式
FPGA
fpga开发
Verilog
视频信号
Spring入门
Bean是Spring管理的基本单元Spring容器会使用XML解析器读取属性值,并利用反射来创建该实现类的实例核心接口BeanFactory这是一个基本工厂,提供配置结构和
基本功
能,用于生成任意bean
若兮缘
·
2024-01-01 23:33
正点原子
FPGA
学习笔记1——搭建一个时钟IP核,基于达芬奇开发板 A7
目录实验要求:1.电荷泵锁相环(CPPLL),重要名词:PFD、CP、LF、VCO2.AXI4-Lite协议、DRP接口——动态调整输出时钟频率的作用3.查看时钟输出实验要求:正点原子,利用时钟IP核,得到4个时钟输出:1.电荷泵锁相环(CPPLL),重要名词:PFD、CP、LF、VCO学习文章地址:http://t.csdn.cn/SYGIr2.AXI4-Lite协议、DRP接口——动态调整输出
Sean--Lu
·
2024-01-01 23:52
FPGA开发入门
时钟ip核
fpga开发
数字逻辑与计算机设计实验
FPGA
数字钟(Verilog)
改自wolai笔记
FPGA
数字钟(Verilog)项目源代码已上传至github:houhuawei23/DDCA_2022目录实验9
FPGA
数字钟实验分析:实现思路:硬件支持:硬件描述语言代码编写:1
华仔142
·
2024-01-01 23:52
数字逻辑与计算机设计
fpga开发
FPGA
项目(13)——基于
FPGA
的电梯控制系统
随着EDA技术的发展,
FPGA
已广泛应用于各项电子设计中,本设计即利用
FPGA
来实现对电梯控制系统的设计。
嵌入式小李
·
2024-01-01 23:22
FPGA项目
fpga开发
电梯控制
fpga
加载程序慢_
FPGA
设计经验谈 —— 10年
FPGA
开发经验的工程师肺腑之言
FPGA
设计经验谈——10年
FPGA
开发经验的工程师肺腑之言2014年08月08日作者:friends从大学时代第一次接触
FPGA
至今已有10多年的时间。
张腾岳
·
2024-01-01 23:22
fpga加载程序慢
基于Basys3设计的
FPGA
多功能电子琴
基于Basys3设计的多功能电子琴——复旦大学《数字逻辑基础(H)》2022年秋设计报告文章目录基于Basys3设计的多功能电子琴——复旦大学《数字逻辑基础(H)》2022年秋设计报告一,项目简介1.1项目描述1.2项目背景1.3独立设计声明二,硬件设计思路2.1Basys3开发板2.1.1琴键分配——参考古筝2.1.2模式选择开关2.1.3总体分配图2.2VGA2.3蜂鸣器三,代码编写思路3.1
冯之烨
·
2024-01-01 23:51
fpga开发
FPGA
/数字IC手撕代码8——秒表计数器
深度学习/机器视觉/数字IC/
FPGA
/算法手撕代码目录总汇目录秒表计数器1.程序2.测试3.仿真结果4.分析
fpga和matlab
·
2024-01-01 23:21
fpga开发
FPGA/数字IC手撕代码
秒表计数器
FPGA
项目(14)——基于
FPGA
的数字秒表设计
1.功能设计设计内容及要求:1.秒表最大计时范围为99分59.99秒2.6位数码管显示,分辨率为0.01秒3.具有清零、启动计时、暂停及继续计时等功能4.控制操作按键不超过二个。2.设计思路所采用的时钟为50M,先对时钟进行分频,得到100HZ频率的信号,然后在该信号的驱动下,对秒表的各个单位进行累加分频的代码为:modulefenpin(inputclk_in,//输入的时钟50Minputrs
嵌入式小李
·
2024-01-01 23:19
FPGA项目
fpga开发
电子秒表
《保持内心不空虚》
中原焦点团队郭莺莺焦点解决网络中期第14期坚持原创分享第481天,咨询第290次,读书打卡第193天,语言
基本功
练习第172天(2020.8.30)《保持内心不空虚》多读书,爱读书的人不会空虚。
杏坛丫头莺
·
2024-01-01 22:51
我的教学
基本功
一个学期已经结束了,我的补习班也可以休息一段时间了。这个学期我只收了毕业班的几个孩子,还有一个基础很差的孩子,给他进行一对一的补习,原来他数学14分,中考前的模拟考试,他得了68分,中考成绩还没出来,不知道他会考多少?到周末的时候,我早上去补习班上课,补习班写板书的是白板和白板笔。下午我在家给那个一对一的孩子上课,板书用的是普通的黑板和粉笔。白板笔和白板墨水都说三百六十行,行行出状元。我作为一名初
雨萌2018
·
2024-01-01 21:39
【2023年终总结】 | 时光之舟:乘载着回忆与希望穿越2023,抵达2024
文章目录1回忆2希望1回忆2023年对我来说是非常梦幻的一年,我在2023年初的时候确认去做AI方向,在这之前我尝试了前端开发,移动App开发,云
FPGA
等方向,但是感觉自己都不是很喜欢,然后就开始尝试新的方向
Qodi
·
2024-01-01 19:01
记录点
数据库
2019.11.24 阴雨(95)
在家里匆匆玩过就回来上舞蹈课了,练下腰、劈叉、压腿等
基本功
,练了耐力的仰卧起坐峰,还学了叫``娃娃``的舞蹈,这个有点难,哼,还没完全掌握……不行,下次
一年级五班田昕
·
2024-01-01 19:22
《孩子的保护伞——规矩》
中原焦点团队郭莺莺焦点解决网络中期第14期坚持分享第808天,咨询第320次,“悦”读打卡第505天,语言
基本功
练习第370天,健身打卡第81天(2021.10.24)《孩子的保护伞——规矩》立规矩要趁早
杏坛丫头莺
·
2024-01-01 17:51
新学期新起点新征程(教育碎碎念之338)
在这过程中,我们看到了老师们扎实的
基本功
与严谨认真的态度与行动,从老师们台下的用功到台上的自信满满的陈述又让我们看到了老师们越挫越勇的魅力,智娃教育真的深深的烙印在老师的内心深处!
初心云儿
·
2024-01-01 17:41
LMX2571 芯片配置Verliog SPI驱动
前言本实验使用ZYNQ的PL(
FPGA
)对LMX2571芯片进行配置,以下连接为相关的原理和软件使用资料。
伊丽莎白鹅
·
2024-01-01 17:09
ZYNQ学习笔记
fpga开发
体质能量和红牛有什么不同?体质能力和红牛有什么区别?
补水”的
基本功
能有所不同,比一般的饮料要大;第在国内功能性饮料还没有形成恶性竞争时,可适当补充身体所需维生素。
氧惠全网优惠
·
2024-01-01 17:51
(第一章) UI---PS基础和选框工具
第1章:PS基础和选框工具序言1Adobe——美国的一家软件公司…2Photo——图像3Shop——处理4CC2017——版本号1.界面组成5前言:“窗口”菜单-工作区-复位
基本功
能,可以还原工作窗口的布局
༒ྀ℡ぃEmpress没心ふ
·
2024-01-01 17:54
UI
PS
PS
UI
UE
入
Intel金融加速卡计算库及
FPGA
期权定价应用
作者:喻伟东方证券
FPGA
加速应用负责人/黄琦Intel
FPGA
金融加速产品经理联系邮箱:
[email protected]
/个人微信号:yuwei_1119近年来,在互联网、大数据、人工智能和云计算为代表的现代科技迅猛发展下
yuwei1119
·
2024-01-01 17:52
fpga开发
2019-05-15《一次神奇的约练》
今天早晨与颜老师和韦老师进行了约练,我作为来访者,探讨了自己在看到死亡后,内心恐惧的一次应急性障碍性的咨询,自己是第1次经历这样的事情,也是第1次约练这样的事情,我感到咱们焦点老师的优秀,
基本功
的扎实,
刘会丽
·
2024-01-01 15:07
粉笔字书写教程及实用技巧
粉笔字书写教程及实用技巧粉笔字书写和应用练习是教师进行教学
基本功
训练的重要内容之一。教师进行粉笔字练习,必须遵循书法练习规律。
王新爱
·
2024-01-01 14:13
FPGA
时序分析与约束(0)——目录与传送门
一、简介关于时序分析和约束的学习似乎是学习
FPGA
的一道分水岭,似乎只有理解了时序约束才能算是真正入门了
FPGA
,对于
FPGA
从业者或者未来想要从事
FPGA
开发的工程师来说,时序约束可以说是一道躲不过去的坎
apple_ttt
·
2024-01-01 13:23
关于时序分析的那些事
fpga开发
fpga
时序分析
时序约束
常见时钟约束(源同步)
FPGA
和外部芯片的同步通信接口,根据时钟来源可以分为系统同步接口和源同步接口。
FPGA
与外部芯片之间的通信时钟都由外部同一时钟源(系统时钟)产生时,称为系统同步接口。
be to FPGAer
·
2024-01-01 12:17
fpga开发
基于
FPGA
的时钟(简易版)
实现功能:1.上电后从00-00-00开始计时;2.通过串口可以改变时钟,同时以修改后的数值为基础继续计时;欢迎大家一起探讨!!!//-----------------------------------------------------------------------------//Copyright(c)2022-2023Allrightsreserved//--------------
be to FPGAer
·
2024-01-01 12:17
FPGA
fpga开发
学习
厉害的语文学习方法
学习语文最大的问题就是作文,写作文的
基本功
就是知识的积累。而知识的积累,反而需要大量的阅读。这位老教师总结出的五个一工程,几乎把字词句文段全包括在里面。
冬后春初
·
2024-01-01 10:33
9.22培训回顾
课程:《一人一门成名课》感谢鞠老师今天给我们系统的讲述了学习了培训技术,要做一个好的讲师,一定要反复训练,练好
基本功
,对于今天的感悟需有几点:1、首先需要内修个人魅力,课程内容可以复制,但是老师独特的魅力是无法被复制的
Cindy_91b9
·
2024-01-01 08:29
飞镖课上的一点小感悟
飞镖课上的一点感悟投掷飞镖这事对于飞镖运动员来说,需靠实力和手感,而对于我这种菜鸟来说,全靠运气,虽然运气也是实力的一部分,可是运气它也不会只停留在某一个人身上,所以最牢固的莫过于
基本功
扎实和心态平稳和处事不惊
SML_3d9b
·
2024-01-01 06:11
在表演中感悟表演
学习表演,不仅仅是学习表演的
基本功
和基本技巧,声音,形体,其实最最最重要的是学会做人和学会增强自己的自信心,并改变自己的形
有yi思
·
2024-01-01 04:06
背书是一项重要的
基本功
忽然间不喜欢教语文课了。说这话的时候,声音是低沉的,语气是悲凉的,教了几十年的语文,突然心生厌倦。就像是面对一起生活了几十年的人因为种种原因想要放弃掉一样的心情。作为一个语文老师,提高学生的听说读写能力,自然是没错的;给学生以美的熏陶也是必须的;以课文为载体,培养学生高尚的道德情操也是责任之所在,按道理讲,学语文是一件快乐的事,教语文是一件幸福的事,然而,面对学生的现状,我却苦恼不已,以至于厌倦到
玉蟾冰轮
·
2024-01-01 03:50
Tri Mode Ethernet MAC的配置及使用
以太网技术是当今被广泛应用的网络技术之一,Xilinx
FPGA
提供了可参数化、灵活配置的千兆以太网IPCore解决方案,可以实现以太网链路层和物理层的快速接入。
卖红薯的小孩
·
2024-01-01 02:47
fpga开发
网络
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(二)——IP学习使用
文章目录一、传输速率二、网口标准选择三、核功能选择四、共享逻辑五、总结(重点) 学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节
FPGA_青年
·
2024-01-01 02:44
学习记录
FPGA
fpga开发
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(三)——接口与框架
文章目录一、IP核接口介绍二、框架搭建学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节(用hdl还是hls,用啥芯片,用啥接口
FPGA_青年
·
2024-01-01 02:44
学习记录
FPGA
fpga开发
FPGA
平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(四)——实例仿真分析
文章目录一、时钟二、复位三、配置(回环测试还是外接)四、状态(链路状态)五、数据、使能 学习不能稀里糊涂,要学会多思考,发散式学习以及总结:
FPGA
作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节
FPGA_青年
·
2024-01-01 02:44
FPGA
学习记录
fpga开发
学习
FPGA
平台以太网学习:MAC与PHY间通信
文章目录一、物理层PHY介绍二、SGMI在以太网中的应用三、以太网中使用GT高速接口一、物理层PHY介绍1、PHY(物理层): MII/GMI/RMII/RGMII/SGMIII(介质独立接口子层),PLS/PCS(物理编码子层),PMA(物理介质连接子层),PMD(物理介质相关子层),AN(自动协商),MDI(媒介相关接口)。2、PLS/PCS(物理编码子层): (PLS)对MAC给的信息进
FPGA_青年
·
2024-01-01 02:14
FPGA
学习记录
fpga开发
FPGA
——HC-05蓝牙串口实验
HC-05蓝牙模块买来的模块背面就长这样子,总共有六个引脚,实际只用四个脚(RXD、TXD、GND和VCC)就可以进行数据的收发,以默认的9600bps的波特率,由于目前项目对速度要求不高,因此也没有深入研究AT指令等。关于蓝牙模块的协议其实就是一个串口协议,在蓝牙配对成功后,就相当于以无线的方式进行串口通信。关于串口协议可参考我之前的一篇博客:串口回环蓝牙串口实验做这个实验的目的就是更好地理解蓝
Spider X
·
2024-01-01 02:13
FPGA
蓝牙
fpga
ZYNQ使用Tri Mode Ethernet MAC千兆网光通信
一,原理SFP接口的
FPGA
开发板可以通过安装SFP转RJ45模块或者直接通过光纤进行以太网通信。
寒听雪落
·
2024-01-01 02:12
fpga
基于低功耗蓝牙和微信小程序的门禁系统(
FPGA
课设设计)
基于低功耗蓝牙和微信小程序的门禁系统(
FPGA
课设设计)文章目录基于低功耗蓝牙和微信小程序的门禁系统(
FPGA
课设设计)一、低功耗蓝牙(BLE)的配置和与
FPGA
通信代码1.1低功耗蓝牙的介绍及配置1.2
A DOG BY MY SIDE
·
2024-01-01 02:11
fpga开发
微信小程序
FPGA
--ZCU106通过SFP+/SGMII模块传输数据-第一讲(全网唯一)
1引言距离上次文章已经过去了一个半月,但并没有停止研究
fpga
的脚步,今天给大家带来的是基于ZCU106开发板的通过SFP+/SGMII口通过光纤或网线与PC机传输数据的内容,本系列教程计划写三篇,如有不对之处还请海涵
发光的沙子
·
2024-01-01 02:10
Verilog
fpga开发
udp
tcp/ip
8—基于
FPGA
(ZYNQ-Z2)的多功能小车—软件设计—寻迹模块、寻光模块、跟随模块
目录1.寻迹模块2.寻光模块3.跟随模块1.寻迹模块寻迹模块的实现需要两个TCRT5000传感器。简单地说,检测到黑线输出低电平,检测到白线输出高电平。因此两个TCRT5000放在黑色地面的白线循迹线左右,左边检测到白线左转,右边检测到白线右转,都是黑的前进,都是白线停止。算法比较容易实现。OUT信号输出,黑色为0,白色为1VCC5V供电GND接地代码如下://寻迹模式elseif(data==8
贡橙小白鼠
·
2024-01-01 02:38
fpga开发
数学建模
9—基于
FPGA
(ZYNQ-Z2)的多功能小车—拓展功能—OpenMV的色块识别
由于之前的红外遥控已经外接了Arduino,因此我依然借助Arduino对红绿蓝进行编码,使用两个IO实现信息传递,在
FPGA
上进行译码,最后根据对应的信息实现数码管显示。流程如下:2
贡橙小白鼠
·
2024-01-01 02:38
fpga开发
1—基于
FPGA
(ZYNQ-Z2)的多功能小车—硬件设计—电源模块
目录1.稳压模块设计1.1LM317可调稳压1.2LM2596-5V1.3AMS1117-3.3V2外围电路设计3.电源模块原理图1.稳压模块设计我们的小车使用7.4V的锂电池供电,无法直接为各模块和
FPGA
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
2—基于
FPGA
(ZYNQ-Z2)的多功能小车—硬件设计—电机驱动模块(TB6612FNG)
目录1.驱动电路2.TB6612FNG介绍3.电路原理图1.驱动电路
FPGA
的引脚电流都比较小,一般为几十微安,但是驱动电机的电流远大于此。因此需要一个电机驱动模块来作为桥梁,连接
FPGA
与电机。
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
上一页
37
38
39
40
41
42
43
44
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他