E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习教程
ZYNQ进阶之路1--PL流水灯设计
xilinxZYNQ-7000系列芯片将处理器的软件可编程能力与
FPGA
的硬件可编程能力实现了完美结合,有低功耗和低成本等系统优势,可以实现无与伦比的系统性能、灵活性和可扩
鹏哥DIY
·
2023-07-26 18:14
时序约束案例(没有解决)
问题记录SDI显示项目要求:当外部摄像头无接入时,
FPGA
产生彩条给显示芯片。当外部摄像头有接入时,显示数据来自于海思。目前能成功显示,但是需要把输出给显示驱动芯片的时钟取反后才可以。
qq_35318223
·
2023-07-26 17:01
fpga开发
output delay 约束
二、outputdelay约束系统同步
FPGA
发送数据和时钟的关系是不是可以通过示波器测试得知?个人觉得方法一已知下
qq_35318223
·
2023-07-26 17:28
fpga开发
SOC
FPGA
介绍及开发设计流程
目录一、SoC
FPGA
简介二、SoC
FPGA
开发流程2.1硬件开发2.2软件开发一、SoC
FPGA
简介SOC
FPGA
是在
FPGA
架构中集成了基于ARM的硬核处理器系统(HPS),包括处理器、外设和存储器控制器
STATEABC
·
2023-07-26 16:05
一般人学不会的FPGA
fpga开发
嵌入式硬件
SOC
arm开发
不可访问的设备内存2017
原文时间:2017年3月22日不可访问的设备内存在2017年Linux存储、文件系统和内存管理会议的第一天早上全体大会上,Glisse发起了一场关于“CPU不可访问的、设备上的内存”的讨论,在GPUs和
FPGA
Kyph
·
2023-07-26 16:03
linux
lama cleaner
这里写自定义目录标题安装参数包含的额外plugins安装condacreate--namelamacleanerpython==3.10pipinstall-rrequirements.txtpipinstallg
fpga
npipinstallrealesrganpipinstallrembgpipinstall
EmoC001
·
2023-07-26 14:01
计算机视觉
【
FPGA
/D6】
2023年7月25日VGA控制器视频23notecodetb条件编译error时序图保存与读取??RGBTFT显示屏视频24PPI未分配的引脚或电平的解决方法VGA控制器视频23noteMCU单片机VGA显示实时采集图像行消隐/行同步/场同步/场消隐CRT:阴极射线管640x480:25MHz(刷新率为60帧80052560=25.2M≈25M)行扫描时序图场扫描时序图行同步脉冲的开始位置HS_b
小桶qa
·
2023-07-26 13:40
FPGA
fpga开发
Verilog
高速数据采集专家-FMC140【产品手册】
是一款具有缓冲模拟输入的低功耗、12位、双通道(5.2GSPS/通道)、单通道10.4GSPS、射频采样ADC模块,该板卡为FMC标准,符合VITA57.1规范,该模块可以作为一个理想的IO单元耦合至
FPGA
北京青翼科技
·
2023-07-26 13:35
fpga开发
【电子设计大赛】2021 年全国大学生电子设计竞赛仪器设备和主要元器件及器材清单
双通道)函数发生器(50MHz,双通道)任意波信号发生器(1MHz)频谱分析仪(1GHz)频率计(500MHz)功率分析仪数字毫伏表以太网交换机(通用4~24端口百兆/千兆)网线通断测试仪单片机开发系统
FPGA
GEEK.攻城狮
·
2023-07-26 11:14
电子设计大赛
2021 年全国大学生电子设计竞赛仪器设备和主要元器件及器材清单
双通道)函数发生器(50MHz,双通道)任意波信号发生器(1MHz)频谱分析仪(1GHz)频率计(500MHz)功率分析仪数字毫伏表以太网交换机(通用4~24端口百兆/千兆)网线通断测试仪单片机开发系统
FPGA
educth
·
2023-07-26 11:14
单片机
点云库PCL(Point Cloud Library)的学习资源汇总
文章目录1.学习资源2安装配置3书籍教程3.1点云库PCL
学习教程
3.2点云库PCL从入门到精通4视频资源5资源分享1.学习资源PCL官网:https://pointclouds.org/PCL中国:http
ZPILOTE
·
2023-07-26 11:43
#
PCL
PCL
点云库
vs2017
安装配置
学习资源汇总
FPGA
项目(10)——基于
FPGA
的倒计时显示电路的设计与仿真
本次做的题目是:基于
FPGA
的倒计时显示电路设计,题目要求如下:详细要求如下:本次设计的代码通过了仿真。
嵌入式小李
·
2023-07-26 08:20
FPGA项目
fpga开发
FPGA
项目(5)--
FPGA
控制数码管动态显示的原理
数码管是现在电子产品上常用的显示器件,它有驱动简单、显示清晰、价格低廉等优势。数码管的实物图:数码管的内部结构图如下所示:从图中可以看出,它由八个段组成,即ABCDEFGDP(小数点),只要将这八个段按规律组合点亮,就能显示出一定的数字。例如,对于数字1,只需要将BC两段点亮,其他全部熄灭,那么就可以在数码管上显示出数字1.数码管还有一个公共端,用于接电源或地。数码管又分为两种,一种是共阴极数码管
嵌入式小李
·
2023-07-26 08:19
FPGA项目
fpga开发
嵌入式硬件
FPGA
项目(1)--
FPGA
驱动16*16点阵动态显示
本次实现的功能就是利用
FPGA
驱动16*16点阵,在按键的配合下实现文字的滚动显示、数字的倒计时显示,以及按键控制显示等等。
嵌入式小李
·
2023-07-26 08:49
FPGA项目
fpga开发
FPGA
项目(4)--基于
FPGA
的电子琴
本次设计是基于
FPGA
的电子琴,设计要求如下:本次我采用modelsim仿真的方式验证设计功能的正确性。工作时钟选择50MHZ。所谓电子琴,本质就是用按键控制蜂鸣器发出不同频率的声音。
嵌入式小李
·
2023-07-26 08:49
FPGA项目
fpga开发
嵌入式硬件
Microsemi Libero系列教程(二)——新建点灯工程
文章目录前言准备工作新建工程的主要步骤1.新建工程2.添加设计文件3.仿真验证4.管脚分配5.程序下载Microsemi
FPGA
的Flash结构示例工程下载推荐阅读交流群系列教程:MicrosemiLibero
whik1194
·
2023-07-25 22:24
Microsemi
Libero
SoC系列教程
Libero
Microsemi
FPGA
Vivado进行自定义IP封装
一.简介本篇文章将介绍如何使用Vivado来对上篇文章(
FPGA
驱动SPI屏幕)中的代码进行一个IP封装,Vivado自带的IP核应该都使用过,非常方便。
FPGA之旅
·
2023-07-25 21:37
FPGA
tcp/ip
网络协议
网络
LoaRunner性能测试系统
学习教程
:Windows计数器(2)
上期我们讲到LoaRunner性能测试操作系统监控,这期我们讲LoaRunner性能测试Windows计数器。Windows计数器监控系统资源的目的是为了分析是否由于系统资源引起性能瓶颈,通常分析的硬件资源消耗主要包括内存、磁盘和CPU,那么如何定位这些硬件是否达到瓶颈呢?在实际测试过程中没有直接的指标可以指明硬件是否达到瓶颈,需要分析计数器来间接的去分析硬件资源是否出现瓶颈。内存计数器关于内存计
川石信息
·
2023-07-25 21:26
录屏软件要花钱才能用?不存在的!
之前想要录PS的
学习教程
,然后试了很
我可不是妹子哦
·
2023-07-25 17:47
FPGA
读取MPU6050六轴陀螺仪
一.简介欢迎关注
FPGA
之旅微信公众号回复
FPGA
驱动MPU6050获取下载链接本篇文章将介绍如何使用
FPGA
驱动MPU6050模块。
FPGA之旅
·
2023-07-25 17:38
FPGA
fpga开发
Verilog
MPU6050
如何从零开始学photoshop?
推荐参考课程:PS教程Photoshopcc2019平面设计淘宝美工全面系统
学习教程
01:学好设计,并非一朝一夕。PS只是个工具。
知识兔官网
·
2023-07-25 16:27
通过
FPGA
实现基于RS232串口的指令发送并控制显示器中目标位置
目录1.算法理论概述串口通信模块指令解析模块位置控制模块显示器驱动模块2.部分核心程序3.算法运行软件版本4.算法运行效果图预览5.算法完整程序工程1.算法理论概述通过
FPGA
实现基于RS232串口的指令发送并控制显示器中目标位置是一种常见的应用场景
简简单单做算法
·
2023-07-25 15:01
Verilog算法开发
#
接口控制
fpga开发
计算机外设
matlab
音视频
《python官网
学习教程
学习-3.11.4》第11章 标准库简介 第二部分
11.标准库简介——第二部分第二部分涵盖了专业编程所需要的更高级的模块11.1.格式化输出reprlib模块提供了一个定制化版本的rper()函数,用于缩略显示大型或嵌套的容器对象importreprlibprint(reprlib.repr(set('supercalifragilisticexpialidocious')))pprint模块提供了更加复杂的打印控制,其输出的内置对象和用户定义能
会写bug的3000
·
2023-07-25 14:32
Python学习笔记
python
学习
《python官网
学习教程
学习-3.11.4》第10章 标准库简介
10.标准库简介如名称,叫简介。每个都讲点,但是都不详细。知道有这么个东西,到时候查的时候方便。10.1.操作系统接口os模块提供了许多与操作系统交互的函数一定要使用importos不要使用fromosimport*。避免内建的open()函数被os.open()隐式替换掉。importosprint("currentworkdir:",os.getcwd())os.chdir(r'D:\codi
会写bug的3000
·
2023-07-25 14:31
Python学习笔记
python
学习
开发语言
《python官网
学习教程
学习-3.11.4》第9章 类
9.类类把数据与功能绑定在一起。创建新的类就是创建新的对象类型,从而创建该类型的新实例。类实例支持维持自身状态的属性,还支持(由类定义)修改自身状态的方法。9.1.名称和对象对象之间相互独立,多个名称(在多个作用域内)可以绑定到同一个对象。9.2.Python作用域和命名空间namespace(命名空间)是映射到对象的名称。大多数命名空间都使用python字典实现,但除非涉及到优化性能,一般不关注
会写bug的3000
·
2023-07-25 14:01
Python学习笔记
学习
python
《python官网
学习教程
学习-3.11.4》第12章 虚拟环境和包
12.虚拟环境和包12.1.概述Python应用程序通常会使用不在标准库内的软件包和模块。应用程序有时需要特定版本的库,因为应用程序可能需要修复特定的错误,或者可以使用库的过时版本的接口编写应用程序。这意味着一个Python安装可能无法满足每个应用程序的要求。如果应用程序A需要特定模块的1.0版本但应用程序B需要2.0版本,则需求存在冲突,安装版本1.0或2.0将导致某一个应用程序无法运行。这个问
会写bug的3000
·
2023-07-25 14:30
Python学习笔记
python
学习
开发语言
PyTorch Lightning快速
学习教程
一:快速训练一个基础模型
粉丝量突破1200了!找到了喜欢的岗位,毕业上班刚好也有20天,为了督促自己终身学习的态度,继续开始坚持写写博客,沉淀并总结知识!介绍:PyTorchLightning是针对科研人员、机器学习开发者专门设计的,能够快速复用代码的一个工具,避免了因为每次都编写相似的代码而带来的时间成本。其可以理解为,lightning设计了一个,能够快速搭建训练验证测试模型的整套代码模板,我们只需要编写设计需要的模
小风_
·
2023-07-25 14:58
pytorch
pytorch
学习
人工智能
quartus工具篇——PLL IP核的使用
quartus工具篇——PLLIP核的使用1、PLL简介PLL(Phase-LockedLoop,相位锁环)是
FPGA
中非常重要的时钟管理单元,其主要功能包括:频率合成-PLL可以生成比输入时钟频率高的时钟信号
辣子鸡味的橘子
·
2023-07-25 12:29
fpga开发
FPGA
-DFPGL22学习7-gpio
系列文章目录
FPGA
-DFPGL22学习6-led文章目录系列文章目录前言一、原理图1)key2)beep+touch端口对应1)key2)beep+touch二、程序设计1)KEY2)beep+touch
子歌的宏定义
·
2023-07-25 12:21
fpga开发
学习
FPGA
——verilog实现格雷码与二进制的转换
文章目录一、格雷码简介二、二进制转格雷码三、格雷码转二进制四、仿真一、格雷码简介格雷码是一种循环二进制码或者叫作反射二进制码。跨时钟域会产生亚稳态问题(CDC问题):从时钟域A过来的信号难以满足时钟域B中触发器的建立时间和保持时间,输入与clk的变化不同步而导致了亚稳态。此时触发器输出端Q在有效时钟沿之后比较长的一段时间处于不确定的状态,在这段时间里Q端在0和1之间处于振荡状态,而不是等于数据输入
漠影zy
·
2023-07-25 12:48
fpga开发
FPGA
学习——实现任意倍分频器(奇数/偶数倍分频器均可实现)
文章目录一、分频器二、Verilog实现任意倍分频器2.1、Verilog源码2.2、仿真文件三、仿真波形图一、分频器在
FPGA
(可编程逻辑门阵列)中,分频器是一种用于将时钟信号的频率降低的电路或模块。
鸡腿堡堡堡堡
·
2023-07-25 12:48
fpga开发
学习
FPGA
——PLD的区别以及各自的特点
目录一、概述二、PLD的优点三、PLD的分类1、PROM(可编程只读存储器):2、PAL(可编程阵列逻辑)3、GAL(通用阵列逻辑)4、CPLD(复杂PLD)5、
FPGA
(现场可编程门阵列)四、CycloneIV
FPGA
漠影zy
·
2023-07-25 12:17
fpga开发
FPGA
简单双端口RAM——IP核
文章目录前言一、双端口RAM1、简单双端口与真双端口2、简单双端口RAM框图二、IP核配置1、RAM双端口IP核配置2、PLLIP核配置三、源码1、ram_wr(写模块)2、ram_rd(读模块)3、ip_2port_ram(顶层文件)四、仿真1、仿真文件2、波形仿真五、SignalTapII在线验证六、总结七、参考资料前言环境:1、Quartus18.02、vscode3、板子型号:原子哥开拓者
混子王江江
·
2023-07-25 12:44
FPGA
fpga开发
tcp/ip
网络协议
FPGA
实现串口回环
文章目录前言一、串行通信1、分类1、同步串行通信2、异步串行通信2、UART串口通信1、UART通信原理2、串口通信时序图二、系统设计1、系统框图2.RTL视图三、源码1、串口发送模块2、接收模块3、串口回环模块4、顶层模块四、测试效果五、总结六、参考资料前言环境:1、Quartus18.02、vscode3、板子型号:原子哥开拓者2(EP4CE10F17C8)要求:上位机通过串口调试助手发送数据
混子王江江
·
2023-07-25 12:44
FPGA
fpga开发
开发一个RISC-V上的操作系统(三)—— 串口驱动程序(UART)
目录文章传送门一、什么是串口二、本项目串口的
FPGA
实现三、串口驱动程序的编写四、上板测试文章传送门开发一个RISC-V上的操作系统(一)——环境搭建_riscv开发环境_Patarw_Li的博客-CSDN
Patarw_Li
·
2023-07-25 12:43
RISC-V上的操作系统设计
risc-v
linux
FPGA
+EMMC 8通道存储小板
FPGA
采用XILINX公司A7100作为主芯片AD采用AD7606及一款陀螺仪传感器,可以实时存储到EMMC,系统分为采集模式及回放模式通过232接口对工作模式进行配置,采样率可以动态配置回放采用W5100S
FPGA_Linuxer
·
2023-07-25 12:41
EMMC
fpga开发
Python高光谱遥感数据处理与机器
学习教程
详情点击链接:Python高光谱遥感数据处理与机器
学习教程
一,高光谱1.高光谱遥感二,高光谱传感器与数据获取1.高光谱传感器类型2.高光谱数据获取三,高光谱数据预处理1.高光谱图像2.辐射定标3.大气校正
慢腾腾的小蜗牛
·
2023-07-25 12:24
生态遥感
人工智能
python
机器学习
人工智能
开发语言
FPGA
设计时序分析一、时序路径
目录一、前言二、时序路径2.1时序路径构成2.2时序路径分类2.3数据捕获2.4Fastcorner/Slowcorner2.5Vivado时序报告三、参考资料一、前言时序路径字面容易简单地理解为时钟路径,事实时钟存在的意义是为了数据的处理、传输,因此严格意义上的时序路径是指在时钟控制下的时钟路径与数据路径。二、时序路径2.1时序路径构成关键词:源时钟路径,数据路径,目的时钟路径以数据在两个寄存器
知识充实人生
·
2023-07-25 08:38
FPGA所知所见所解
fpga开发
时序路径
时序分类
FPGA
FIFO——IP核
文章目录前言一、FIFO1、区别2、分类二、单时钟&多时钟FIFO框图三、FIFOIP核配置四、源码1、fifo_wr(写模块)2、fifo_rd(读模块)3、ip_fifo(顶层文件)五、仿真1、仿真文件2、波形分析六、SignalTapII在线验证七、总结八、参考资料前言环境:1、Quartus18.02、vscode3、板子型号:原子哥开拓者2(EP4CE10F17C8)要求:实现当FIFO
混子王江江
·
2023-07-25 08:07
FPGA
fpga开发
tcp/ip
网络协议
N位分频器的实现
N位分频器的实现一、目的使用verilog实现n位的分频器,可以是偶数,也可以是奇数二、原理
FPGA
中n位分频器的工作原理可以简要概括为:分频器的作用是将输入时钟频率分频,输出低于输入时钟频率的时钟信号
辣子鸡味的橘子
·
2023-07-25 08:07
fpga开发
FPGA
XDMA 中断模式实现 PCIE3.0 QT上位机图片传输 提供工程源码和QT上位机源码
目录1、前言2、我已有的PCIE方案3、PCIE理论4、总体设计思路和方案图像产生、发送、缓存XDMA简介XDMA中断模式图像读取、输出、显示QT上位机及其源码5、vivado工程详解6、上板调试验证7、福利:工程代码的获取1、前言PCIE(PCIExpress)采用了目前业内流行的点对点串行连接,比起PCI以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线请求带宽
9527华安
·
2023-07-25 08:37
菜鸟FPGA
PCIE通信专题
菜鸟FPGA图像处理专题
fpga开发
qt
XDMA
PCIE3.0
图像处理
基于
FPGA
的视频接口之PAL(NTSC)编码
简介PAL又称帕尔制,是咱们中国早期视频所是使用的视频广播模式,基本上现在的电视都兼容这种视频模式,使用的接口也是传统的BNC插头,有兴趣的伙伴可以看看电视屁股后面是不是有一个单独的BNC接口,百分之98就是支持PAL格式的视频接口。同样,咱们按照,简介、接口、协议、实现方式来完成说明。接口该连接方式在连接后旋转,可以起到锁定功能协议PAL协议PAL对于视频格式有明确的的规定,即625线分辨率用现
Eidolon_li
·
2023-07-25 08:04
音视频
Sony索尼CMOS图像传感器SubLVDS与SLVS-EC接口
FPGA
开发方案
索尼Sony公司的工业CMOS图像传感器主要有3种接口:Sub-LVDS、SLVS、SLVS-EC。Sub-LVDS接口的CMOS主要是IMX2XX系列和IMX3XX系列的一部分型号,例如IMX250,IMX252、IMX255、IMX392、IMX304等。SLVS与SLVS-EC接口的CMOS主要是IMX3XX系列的一部分型号,IMX4XX系列和IMX5XX系列,例如IMX342,IMX387
MmikerR
·
2023-07-25 08:03
#
机器视觉
fpga
LVDS
机器视觉
索尼
IMX421
SLVS-EC
CMOS图像传感器
FPGA
配置文件从串并模式下载
FPGA
配置文件的下载模式有5种:主串模式(masterserial)从串模式(slaveserial)主并模式(masterselectMAP)从并模式(slaveselectMAP)JTAG模式
盗骊
·
2023-07-25 08:02
BusClass
fpga开发
FPGA
异步时钟域处理方法之延时同步法
FPGA
异步时钟域处理方法之延时同步法
FPGA
设计中,由于存在多个时钟域的异步信号,需要处理跨时钟域的数据传输问题。其中,延时同步法是一种常用且有效的跨时钟域处理方法。
CodeWG
·
2023-07-25 05:18
Matlab学习
fpga开发
matlab
SAP UI5 应用开发教程之三十四 - SAP UI5 应用基于设备类型的页面适配功能(Device Adaptation)试读版
一套适合SAPUI5初学者循序渐进的
学习教程
教程目录SAPUI5本地开发环境的搭建SAPUI5应用开发教程之一:HelloWorldSAPUI5应用开发教程之二:SAPUI5的引导过程BootstrapSAPUI5
JerryWang_汪子熙
·
2023-07-25 03:00
FPGA
工程中eclipse软件常见的错误
错误一:Unresolvedinclusion:"altera_avalon_uart_regs.h"Unresolvedinclusion:"system.h"DescriptionResourcePathLocationTypeType'alt_u8'couldnotberesolvedhello_world.c/UARTline37SemanticError描述:这个是eclipse中编写c
@晓凡
·
2023-07-25 02:45
FPGA学习之路
fpga开发
eclipse
java
ZYNQ-7000概述
摘要Xilinx推出的ZYNQ-7000被称为全可编程片上系统(SOC),它由
FPGA
与ARM组合构成,硬件可编程,软件也可编程,在众多应用场合有一定优势。
徐晓康的博客
·
2023-07-25 00:10
ZYNQ
ZYNQ
Xilinx
SOC
架构
PL
Zynq AXI总线
S02_CH12_AXI_Lite总线详解-米联客-博客园12.1前言ZYNQ拥有ARM+
FPGA
这个神奇的架构,那么ARM和
FPGA
究竟是如何进行通信的呢?
stone_zzuli
·
2023-07-25 00:09
ZYNQ
fpga开发
arm开发
FPGA
开发:按键消抖
按键是
FPGA
开发板上的重要交互元件,因为按键的内部的结构设计,在按下和松开按键时,按键会无法避免地产生机械抖动,因此要对按键输入进行特殊处理,否则可能会因为机械抖动产生意外的重复触发。
日晨难再
·
2023-07-24 21:15
FPGA开发
fpga开发
上一页
73
74
75
76
77
78
79
80
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他