E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA开发入门
Simulink HDL Coder
FPGA
初级开发实践(三) 按键消抖
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:11
#
HDL
Coder
FPGA
Matlab
笔记
fpga开发
Simulink HDL Coder
FPGA
初级开发实践(一) LED呼吸灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
linux
运维
centos
Simulink HDL Coder
FPGA
初级开发实践(二) LED流水灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
simulink
hdl
coder
★教程4:
FPGA
/MATLAB/Simulink联合应用
开发入门
与进阶X例——目录
更全面的介绍
FPGA
,MATLAB,Simul
fpga和matlab
·
2024-01-05 23:39
matlab
FPGA
simulink
联合应用开发
★教程4:
FPGA
/MATLAB/Simulink联合应用
开发入门
与进阶X例——前言
从事MATLAB算法仿真工作15年,从事
FPGA
系统开发工作12多年。擅长解决各种算法仿真、建模、通信、图像处理、AI、智能控制等。
fpga和matlab
·
2024-01-05 23:38
matlab
simulink
fpga
联合开发
【INTEL(ALTERA)】Nios V 处理器 英特尔
FPGA
IP 在执行 IP 升级时遇到错误 (20327)?
说明在运行Nios®V处理器英特尔®
FPGA
IP从PrimePro软件21.3或21.4英特尔®Quartus®版进行升级时,英特尔®Quartus®PrimePro软件22.1版可能会出现此问题。
神仙约架
·
2024-01-05 21:54
INTEL(ALTERA)
FPGA
fpga开发
Nios
V
MacOS-APP
开发入门
篇
转载自(https://macdev.io/ebook/start.html)准备工作Mac电脑Mac开发准备工作,Mac电脑不必说了只有用真正的Mac电脑才可以提升,熏陶你的审美,你才可能做出美的有价值的用户产品。如果你使用很普通的磨具想锻造出一把锋利的刀剑,你的力量,审美,意识,习惯都无法成就你成为一个伟大的工程师吧。Mac系统能提升你的工作效率,大大改善你的工作心情。只要你不去非官方的应用商
MinggeQingchun
·
2024-01-05 16:33
MacOS
Xilinx(AMD) vivado软件IP核及license许可文件简介
1概述Vivado软件作为Xilinx(AMD)
FPGA
器件重要的开发设计软件,包含了功能丰富IP核。
MmikerR
·
2024-01-05 16:42
FPGA
fpga开发
fpga
vivado
IP核
license
xilinx
FPGA
查找表的用途和内部功能
翻译自LUTs
FPGA
及其内部架构查找表(LUT)概述使用LUT实现逻辑函数情况1:输入变量的数量等于LUT输入的数量情况2:输入变量的数量大于LUT输入的数量情况3:输入变量的数量小于LUT输入的数量
疯狂的泰码君
·
2024-01-05 11:09
FPGA
fpga开发
FPGA
- 240102 -
FPGA
期末速成
TAG-
FPGA
、期末、速成
FPGA
、期末、速成
FPGA
、期末、速成//–习题1–//CPLD(ComplexProgrammableLogicDevice)是ComplexPLD的简称,一种较PLD为复杂的逻辑元件
乐意奥AI
·
2024-01-05 11:05
FPGA
fpga
基于 Makefile 的
FPGA
构建系统
文章目录1.介绍2.Makefile基本使用2.1更通用例子3.Vivado提供的命令行工具3.1TCL脚本介绍与基本使用3.1.1变量与替换3.1.2控制结构与过程3.2在vivado中使用tcl脚本3.2.1创建并初始化vivado工程3.2.2对设计文件进行综合3.2.3实现与布局布线3.2.4生成bit文件和ltx可调试文件4.通过Makefile生成tcl脚本4.1最终目标4.2生成bi
qq_36525177
·
2024-01-05 11:34
fpga开发
Quartus II 13.1的安装及使用
FPGA
开发环境有Xilinx公司的ISE(目前已停止更新),VIVADO;因特尔公司的QuartusII;ASIC开发环境有Synopsys公司的VCS;很多人也在用IcarusVerilog和GTKwave
lbaihao
·
2024-01-05 09:05
verilog
c语言
FPGA
高端项目:6G-SDI 视频编解码,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、设计思路和框架设计框图GV8601A均衡EQGTX时钟要求GTX调用与控制SMPTEUHD-SDISMPTEUHD-SDI接收SMPTEUHD-SDI发送6G-SDI接收数据处理发送数据彩条GV8500增强驱动6G-SDI视频发送输出4、vivado工程详解5、工程移植说明vivado版本不一致处理
9527华安
·
2024-01-05 06:14
FPGA编解码SDI视频专题
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
视频编解码
6G-SDI
SDI
GTX
FPGA
高端项目:纯verilog的 UDP 协议栈,提供11套工程源码和技术支持
目录1、前言免责声明更新说明2、相关方案推荐我这里已有的以太网方案本协议栈的千兆网UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手网络PHYIDELAYE源语MAC层AXI4-StreamFIFOUDP协议栈IP地址修改UDP数据回环总体代码架构5、工程源码-1详解6、
9527华安
·
2024-01-05 06:13
菜鸟FPGA以太网专题
fpga开发
udp
verilog
网络通信
FPGA
高端项目:纯verilog的 10G-UDP 高速协议栈,提供7套工程源码和技术支持
目录1、前言免责声明更新说明2、相关方案推荐我这里已有的以太网方案本协议栈的千兆网UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手GT资源使用GTH--10GBASE-R*协议使用10GEthernetPCS/PMA(10GBASE-R/KR)协议使用GTY--10GB
9527华安
·
2024-01-05 06:09
菜鸟FPGA以太网专题
FPGA
GT
高速接口
fpga开发
udp
网络协议
高速接口
嵌牛3
姓名李泽浩学号21181214372学院广州研究院转载自https://blog.csdn.net/
FPGA
Designer/article/details/88748846【嵌牛导读】本文是关于udpsendto
李泽浩
·
2024-01-05 03:06
【ZYNQ】教你用 Vivado HLS 快速设计一个 IP
Xilinx推出的VivadoHLS工具可以直接使用C、C++或SystemC来对Xilinx系列的
FPGA
进行编程,从而提高抽象的层级,大大减少了使用传统RTL描述进行
FPGA
开发所需的时间。
Hello阿尔法
·
2024-01-04 23:21
ZYNQ7000
fpga开发
HLS
PCI Verilog IP 设计
设计目的是为了提供基于源码的PCIIP,这样硬件就不必受限于某一个
FPGA
型号,也方便ASIC迁移。
Hello-FPGA
·
2024-01-04 19:15
fpga开发
单片机
嵌入式硬件
XILINX_IP核_DMA
DMACR:DMA控制寄存器DMASR:DMA状态寄存器在Xilinx的产品中有硬核DMA和软核DMA之分,如ZYNQ系列的板卡中包含PS模块即arm,是存在硬核DMA的,硬核DMA的传输速度不如PL端
FPGA
victor-f
·
2024-01-04 19:15
fpga开发
xilinx dma 程序
XilinxDMA程序是一个为Xilinx器件(如
FPGA
)开发的数据传输程序。
金刚廉神兽
·
2024-01-04 19:15
fpga开发
ZYNQ 核心板 底板 开源啦!
Hello-
FPGA
ZYNQ设计开源啦!
Hello-FPGA
·
2024-01-04 19:15
fpga开发
Hello-
FPGA
CoaXPress 2.0
FPGA
HOST IP Core PCIe Demo User Manual
目录1说明42设备连接73VIVADO
FPGA
工程84调试说明9图1‑1资料目录4图1‑2VIVADO工程目录结构5图1‑3VS软件工程目录5图1‑4CXPHOSTPCIeBlockDesign5图1‑
Hello-FPGA
·
2024-01-04 19:45
fpga开发
CoaXPress HOST IP Core Microblaze Standalone Demo
目录Hello-
FPGA
CoaXPress2.0Host
FPGA
IPCoreDemo41说明42设备连接53VIVADO
FPGA
工程64SDK工程9图1‑1VIVADO工程目录结构4图1‑2SDK工程目录结构
Hello-FPGA
·
2024-01-04 19:45
fpga开发
CoaXPress 2.0
FPGA
4 Channel Host and Device FMC Card User Manual
Hello-
FPGA
CoaXPress2.0FMCCardUserManual41CoaXPress简介42CoaXPress4RFMC52.1硬件特性52.2框图说明72.3电源监测83CoaXPress4TFMC93.1
Hello-FPGA
·
2024-01-04 19:44
fpga开发
驱动开发
硬件架构
【Xilinx DMA】Xilinx
FPGA
DMA介绍
DMA(DirectMemoryAccess直接内存访问)可以在不受CPU干预的情况下,完成对内存的存取。在PS和PL两端都有DMA,其中PS端的是硬核DMA,而PL端的是软核DMA。如何选用这两个DMA呢?如果从PS端的内存DDR3到I/O、DDR3、OCM,少量的数据传输就用PS端的DMA;而对于大量数据的搬运,内存DDR3到PL的软核AXIDMA,并且用HP接口以达到高速传输的效果,但是其缺
Linest-5
·
2024-01-04 19:44
FPGA
fpga开发
硬件工程
嵌入式硬件
硬件架构
Xilinx DMA的几种方式与架构
DMA是directmemoryaccess,在
FPGA
系统中,常用的几种DMA需求:1、在PL内部无PS(CPU这里统一称为PS)持续干预搬移数据,常见的接口形态为AXIS与AXI,AXI与AXI;2
Hello-FPGA
·
2024-01-04 19:13
fpga开发
Intel MediaSDK
硬件加速是指通过显卡,
FPGA
等硬件进行视频编解码,由于硬件有专门优化,所以性能高,能耗低,非硬件加速编解码是指通过CPU进行视频编解码,性能就没那么高(虽然有相关CPU指令优化),由于视频编解码计算量很大
gykimo
·
2024-01-04 15:45
Synplify定义全局变量
GUI:option——>Verilog——>CompilerDirectives如果代码里面定义了`ifdef
FPGA
那在CompilerDirectives处填写
FPGA
=1即可如果有多个
Jade-YYS
·
2024-01-04 11:20
fpga开发
Vivado link synplify edf 和 xilinx ip或者原语
/XX.edif添加IPlink_design-topXX-partXXwrite_checkpointlinked.dcp-part指的是
FPGA
器件-top指的是顶层的名字,乱填会报错read_edif
Jade-YYS
·
2024-01-04 11:18
fpga开发
express+mongoDB
开发入门
教程之mongoDB安装
系列文章node.jsexpress框架
开发入门
教程express+mongoDB
开发入门
教程之mongoDB安装express+mongoDB
开发入门
教程之mongoose使用讲解文章目录系列文章前言一
pixle0
·
2024-01-04 10:12
node
express
mongodb
数据库
express+mongoDB
开发入门
教程之mongoose使用讲解
系列文章node.jsexpress框架
开发入门
教程express+mongoDB
开发入门
教程之mongoDB安装express+mongoDB
开发入门
教程之mongoose使用讲解文章目录系列文章前言一
pixle0
·
2024-01-04 10:12
node
express
mongodb
数据库
【INTEL(ALTERA)】Agilex7 M 系列动态重配置
FPGA
IP接口 PHY Lite 无法校准
说明由于英特尔®Quartus®Prime专业版软件23.3中存在一个问题,当您以600MHz接口频率或更低的接口频率或更低的IntelAgilex®7M系列
FPGA
中以600MHz接口频率或更低的频率动态重配置运行并行接口英特尔
神仙约架
·
2024-01-04 08:19
INTEL(ALTERA)
FPGA
fpga开发
【INTEL(ALTERA)】Arria V
FPGA
GPIO 引脚上的内部箝位二极管是否始终处于活动状态?
说明当设备未通电或未配置设备时,英特尔®Arria®V
FPGA
GPIO引脚上的内部箝位二极管是否处于活动状态?
神仙约架
·
2024-01-04 08:11
INTEL(ALTERA)
FPGA
fpga开发
STM32 HAL库定时器触发DMA并口数据传输
代码目的:STM32与
FPGA
通讯,通过8位并口线进行通讯,16byte的数据在10us之内通过8位并口数据线传给
FPGA
,
FPGA
读取该数据。
make no noise
·
2024-01-04 08:35
STM32学习
stm32
fpga开发
嵌入式硬件
从源码到架构实战,Spring Boot+Spring Cloud微服务开发笔记全分享
就一个字“屌”分享一份由阿里p8大牛编写的【SpringBoot+SpringCloud微服务开发实战笔记】此份适合的读者:微服务
开发入门
人员,入门编程的学员,中级编程的学员,在校学生,微服务框架研究人员在当前技术迭代很快的情况下
Java技术那些事儿
·
2024-01-04 07:40
微服务
spring
boot
spring
cloud
java
学习
FPGA
万花筒之(十七):基于
FPGA
的卷积神经网络实现之池化模块、全连接模块与输出
姓名:张俸玺学号:20012100022学院:竹园三号书院转自https://blog.csdn.net/qq_38798425/article/details/1070845889【嵌牛导读】
FPGA
张俸玺20012100022
·
2024-01-04 05:01
文心一言大模型应用
开发入门
版权声明本文原创作者:谷哥的小弟作者博客地址:http://blog.csdn.net/lfdfhl本文重点介绍百度智能云平台、文心一言、千帆大模型平台的基本使用与接入流程及其详细步骤。注册文心一言请登录文心一言官方网站https://yiyan.baidu.com/welcome点击登录;图示如下:请注册文心一言账号并点击登录,图示如下:登录完成;图示如下:在此,可以与文心一言进行愉快的沟通。注
谷哥的小弟
·
2024-01-04 03:12
文心一言
AIGC
人工智能
教程
源码
Vector CANOE VT2004A配置详解
系列相关文章导览,下面链接可直接跳转CAPL入门到精通文章导览VectorCANoeVTSystem系列板卡文章导览,下面链接可直接跳转VectorCANoeVTsystem传送门文章目录引言关于VT2004A
FPGA
VT2004A
diagCar
·
2024-01-04 00:35
CANOE之VT
System
测试工具
汽车
fpga开发
信息与通信
车载系统
功能测试
何凯明:Single Image Haze Removal Using Dark Channel Prior
参考:19_基于暗通道先验的图像去雾算法(原理)_大磊
FPGA
图像处理_哔哩哔哩_bilibili参考:走出寂静岭!
mytzs123
·
2024-01-04 00:31
图像增强
人工智能
计算机视觉
IC职场说——入职4个月数字IC前端设计师兄感受(篇一)
做IC这个岗位的感受我在校期间是做
FPGA
开发的,工作后做的是数字IC前端,很多同学可能和我一样在入行IC之前并不是集成电路本专业科班出身,可能会一些
FPGA
经验或者只会用Veri
数字积木
·
2024-01-03 23:37
算法
python
java
人工智能
编程语言
数字IC入门基础(汇总篇)
文章目录数字IC设计流程
FPGA
设计流程组合与时序综合速度优化与面积优化同步通信(有没有同步时钟)与异步通信跨时钟域的主要问题芯片工艺节点的含义哈佛结构与冯诺依曼结构数字逻辑定理跨时钟域分析数字IC设计流程集成电路
IC学习者
·
2024-01-03 23:04
数字IC
数字IC
区块链技术开发之以太坊
开发入门
教程——一个去中心化DApp应用投票系统。
第一节课程概述本课程面向初学者,内容涵盖以太坊开发相关的基本概念,并将手把手地教大家如何构建一个基于以太坊的完整去中心化应用——区块链投票系统。通过本课程的学习,你将掌握:以太坊区块链的基本知识开发和部署以太坊合约所需的软件环境使用高级语言(solidity)编写以太坊合约使用NodeJS编译、部署合约并与之交互使用Truffle框架开发分布式应用使用控制台或网页与合约进行交互前序知识要求为了顺利
落叶无声9
·
2024-01-03 21:02
以太坊
以太坊开发
以太坊入门
以太坊教程
DApp
以太坊DApp
开发入门
教程——Node.js和truffle框架打造区块链投票系统
第一节课程概述本课程面向初学者,内容涵盖以太坊开发相关的基本概念,并将手把手地教大家如何构建一个基于以太坊的完整去中心化应用——区块链投票系统。通过本课程的学习,你将掌握:以太坊区块链的基本知识开发和部署以太坊合约所需的软件环境使用高级语言(solidity)编写以太坊合约使用NodeJS编译、部署合约并与之交互使用Truffle框架开发分布式应用使用控制台或网页与合约进行交互前序知识要求为了顺利
落叶无声9
·
2024-01-03 21:02
以太坊开发
区块链
以太坊
区块链开发
以太坊开发
以太坊入门
以太坊 DApp
开发入门
实战! 用Node.js和truffle框架搭建——区块链投票系统!
第一节课程概述本课程面向初学者,内容涵盖以太坊开发相关的基本概念,并将手把手地教大家如何构建一个基于以太坊的完整去中心化应用——区块链投票系统。通过本课程的学习,你将掌握:以太坊区块链的基本知识开发和部署以太坊合约所需的软件环境使用高级语言(solidity)编写以太坊合约使用NodeJS编译、部署合约并与之交互使用Truffle框架开发分布式应用使用控制台或网页与合约进行交互前序知识要求为了顺利
cookie0002
·
2024-01-03 21:32
2024如何成为一名合格的全栈开发者
我的新书《AndroidApp
开发入门
与实战》已于2020年8月由人民邮电出版社出版,欢迎购买。点击进入详情在当今快速发展的技术环境中,对多才多艺和技能熟练的专业人员的需求正在不断增加。
ChatGPTer
·
2024-01-03 21:32
IT人生
全栈
系统功能测试的最好方法
我的新书《AndroidApp
开发入门
与实战》已于2020年8月由人民邮电出版社出版,欢迎购买。点击进入详情测试系统功能是软件开发和工程过程中的关键步骤。
ChatGPTer
·
2024-01-03 21:32
IT人生
功能测试
REST API 设计最佳实践
我的新书《AndroidApp
开发入门
与实战》已于2020年8月由人民邮电出版社出版,欢迎购买。点击进入详情“应用程序编程接口”或API是指各种软件服务之间的通信通道。
ChatGPTer
·
2024-01-03 21:32
设计模式
rest
api
rest
手把手将ReactJS项目部署到Ubuntu
我的新书《AndroidApp
开发入门
与实战》已于2020年8月由人民邮电出版社出版,欢迎购买。
ChatGPTer
·
2024-01-03 21:01
云
react.js
前端
前端框架
【
FPGA
入门】第八篇、
FPGA
驱动VGA实现动态图像移动
目录第一部分、实现效果第二部分、动态VGA显示的原理1、将动态显示的区域提前进行赋值2、图像块的移动是每张图片叠加后的效果3、如何实现图像块位置的改变第三部分、系统结构和驱动波形1、系统的Top-down结构2、图像块移动的驱动波形第四部分、代码1、同步信号驱动vga_driver.v2、方块移动和rgb输出模块rgb.out.v3、顶层模块top_vga_move.v第五部分、总结1、关于显示的
大屁桃
·
2024-01-03 20:17
FPGA的学习之旅
fpga开发
FPGA
LCD1602驱动代码 (已验证)
一.需求解读1.需求在液晶屏第一行显示“HELLO
FPGA
1234!”2.知识背景1602液晶也叫1602字符型液晶,它是一种专门用来显示字母、数字、符号等的点阵型液晶模块。
LEEE@FPGA
·
2024-01-03 19:23
FPGA学习记录
fpga开发
上一页
14
15
16
17
18
19
20
21
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他