E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA时序
FPGA
上板项目(四)——FIFO测试
目录实验内容实验原理FIFOIP核
时序
绘制HDL代码仿真综合实现上板测试实验内容理解FIFO原理调用FIFOIP核完成数据读写实验原理FIFO:FirstInFirstOut,先入先出式数据缓冲器,用来实现数据先入先出的读写方式
_做个辣妹
·
2024-08-27 12:38
FPGA
fpga开发
时序
预测|基于变分模态分解-时域卷积-双向长短期记忆-注意力机制多变量时间序列预测VMD-TCN-BiLSTM-Attention
时序
预测|基于变分模态分解-时域卷积-双向长短期记忆-注意力机制多变量时间序列预测VMD-TCN-BiLSTM-Attention文章目录前言
时序
预测|基于变分模态分解-时域卷积-双向长短期记忆-注意力机制多变量时间序列预测
机器不会学习CL
·
2024-08-27 08:13
时间序列预测
智能优化算法
深度学习
人工智能
机器学习
《教师如何作质的研究》读书笔记,第九章下
“情境分析”指的是将资料放置于研究现象所处的自然情境之中,按照故事发生的
时序
,对有关事件和人物进行描述性分析。情境分析的步骤为:1,第
刘霞辉
·
2024-08-27 00:36
超详细的 Vivado 2021.1 安装教程(适合新手)
Vivado是Xilinx推出的
FPGA
和SoC设计工具。对于新手来说,安装和配置Vivado可能有些复杂,因此本文将详细讲解每一个步骤,并介绍如何免费激活Vivado。
shuai_258
·
2024-08-26 11:55
Vivado
2021.1
c++
人工智能
fpga开发
2023-10-09
长假期间电车长途出行充电仍是一大问题,假期出行充电难的情况还未得到解决(太平洋汽车)3/丰田汽车宣布向2024年巴黎奥运会和残奥会提供总计逾3300辆车和交通移动工具(知乎)4/英特尔国庆不停歇:爱尔兰工厂量产5nm芯片、拟分拆
FPGA
奕屿网络
·
2024-08-26 09:12
中考古诗词鉴赏 次北固山下
“生、入”用拟人修辞手法,生动写出了
时序
交替,蕴含着一种自然理趣,新事物孕育旧事物之中,并不断取代旧事物,给人以积极乐观向上的力量。潮
带刺的金色花
·
2024-08-26 04:25
fpga
图像处理实战-图像旋转
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2512:56:19//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-25 23:13
OV5640+图像处理
fpga开发
fpga
图像处理实战-RGB与HSV互转
HSV颜色模型HSV(Hue,Saturation,Value)颜色模型是一种常用的色彩表示方式,特别适用于图像处理、计算机图形学和色彩选取工具中。它通过将颜色的表示从传统的RGB(红、绿、蓝)模型转换为更符合人类视觉感知的方式来描述颜色。以下是HSV模型的三个主要分Hue(色调,H):色调表示颜色的种类,通常用角度来表示,范围从0°到360°。在HSV模型的色轮中:0°代表红色,120°代表绿色
梦梦梦梦子~
·
2024-08-25 23:43
OV5640+图像处理
图像处理
计算机视觉
人工智能
fpga
图像处理实战-白色顶帽变换
白色顶帽白色顶帽(WhiteTop-HatTransform),又称顶帽变换,是一种形态学操作,主要用于突出图像中比周围区域更亮的细节。它特别适用于从复杂背景中提取亮区域或对象。白色顶帽操作在图像处理中的应用广泛,特别是在医学图像、工业检测和其他需要增强特定亮区域的应用中。基本原理白色顶帽变换是通过将图像进行开运算(OpeningOperation)后,再从原始图像中减去开运算的结果来实现的。开运
梦梦梦梦子~
·
2024-08-25 23:43
OV5640+图像处理
图像处理
计算机视觉
人工智能
fpga
图像处理实战-开运算
先腐蚀后膨胀
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2222:00:36//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-25 23:38
OV5640+图像处理
fpga开发
图像处理
人工智能
Redis 全文检索及使用示例
除了我们所熟知的缓存功能之外,还通过RedisJSON、RediSearch、RedisTimeSeries、RedisBloom等模块支持了JSON数据、查询与搜索(包括全文检索、向量搜索、GEO地理位置等)、
时序
数据
凌虚(失业了求个工作)
·
2024-08-25 23:06
Redis
&
MQ
redis
全文检索
后端
架构
golang
java
elasticsearch
2-3 Http的三次握手
http原理三次握手
时序
图三次握手为了规避网络传输过程中的延迟导致的服务器开销问题:客户端发起连接的请求,服务端直接建立连接的话,万一客户端由于网络原因没有收到服务器的响应,客户端会超时中断连接,从而再次发起连接请求
伯纳乌的追风少年
·
2024-08-25 10:14
(九)关于 PrimeTime
时序
分析流程和方法
PrimeTime是Synopsys的一个全芯片、门级静态
时序
分析器。它能分析大规模、同步、数字ASIC的
时序
。PrimeTime工作在设计的门级层次,并且和Synopsys其它工具整合得很紧密。
那么菜
·
2024-08-25 09:41
芯片静态时序分析那些事
PrimeTime
(10)
时序
收敛专题--->原则十
1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)
时序
收敛原则十5)结束语。1.1.2本节引言“不积跬步,无以至千里;不积小流,无以成江海。
宁静致远dream
·
2024-08-25 05:18
FPGA积沙成塔
fpga开发
FPGA
IC
FPGA
硬件扑克牌比赛报名倒计时~!
比赛详细情况在这里:欢迎报名|“向日葵杯”全国教育仿真技术大赛——
FPGA
硬件扑克牌对抗赛道(qq.com)30s了解比赛玩法!
今天也很爱学习
·
2024-08-25 04:11
fpga开发
fpga入门
比赛
扑克牌
vivado
FPGA
工程师成长路线(持续更新ing,欢迎补充)
一、开发能力1、
FPGA
基础知识(1)数电基础知识逻辑门锁存器触发器进制码制状态机竞争与冒险verilog语法(2)
FPGA
片上资源可配置逻辑块嵌入式块RAM时钟管理资源可编程输入输出单元(IOB)丰富的布线资源底层内嵌功能单元
白开水不甜
·
2024-08-25 03:05
fpga开发
ElasticSearch
一、适用场景全文搜索:1.电商搜索2.站内搜索3.文档管理系统4.论坛和社交媒体日志分析与监控:1.服务器日志2.应用日志3.运维监控数据分析:1.业务分析2.
时序
数据分析NoSQLJSON文档数据库:
HW--
·
2024-08-23 20:55
elasticsearch
AD7606芯片驱动-
FPGA
实现
介绍本次
FPGA
使用的是8通道串行采样模式,设计中所用到的AD7606引脚说明如下:名称定义CONVST同步采集转换开始信号BUSYADC忙碌状态信号RD/SCLK采样/寄存器工作时钟CS片选使能DOUTA
热爱学习地派大星
·
2024-08-23 20:23
fpga开发
嵌入式硬件
fpga
mcu
单片机
一文让你熟练掌握B_LUX_V22 光照传感器
本文涉及IIC,需要了解IIC请转到IIC协议(以STM32为例,软件iic,第一部分
时序
讲解,第二部分代码实现)概述B_LUX_V22是一种用于两线式串行总线接口的数字型光强度传感器集成电路。
吾有三德
·
2024-08-23 19:49
stm32
嵌入式硬件
单片机
开发语言
fpga
图像处理实战-图像腐蚀
图像腐蚀图像腐蚀(Erosion)是一种常用的形态学操作,主要用于消除图像中的小白噪声、分离相连的物体或缩小前景对象。腐蚀操作通常在二值图像(黑白图像)上进行,但也可以应用于灰度图像。图像腐蚀的基本原理图像腐蚀的基本思想是将一个结构元素(也称为核)在图像上进行滑动,并对其覆盖的区域进行操作。对于二值图像,腐蚀操作会使前景(通常是白色像素,值为1)中的像素在结构元素覆盖范围内,如果结构元素的所有像素
梦梦梦梦子~
·
2024-08-23 08:11
OV5640+图像处理
图像处理
计算机视觉
人工智能
fpga
图像处理实战-垂直镜像(二)
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2018:47:24//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-23 08:41
OV5640+图像处理
fpga开发
fpga
图像处理实战-对角镜像
FPGA
实现`timescale1ns/1ps////Company://Engineer:////CreateDate:2024/08/2120:08:47//DesignName://ModuleName
梦梦梦梦子~
·
2024-08-23 08:41
OV5640+图像处理
fpga开发
fpga
图像处理实战-YCBCR转RGB
128G=Y-0.344*(U-128)-0.714*(V-128)=Y-0.344*CB-0.714*CR+1.058*128B=Y+1.772*(U-128)=Y+1.772*CB-1.772*128
FPGA
梦梦梦梦子~
·
2024-08-23 08:41
OV5640+图像处理
图像处理
人工智能
Verilog | 有限状态机Case
以下介绍转载自菜鸟runoob.com状态机类型Verilog中状态机主要用于同步
时序
逻辑的设计,能够在有限个状
赵同学的代码时间
·
2024-08-23 08:07
fpga开发
数字IC/
FPGA
中有符号数的处理探究
做秋招笔试题时不出意外地又发现了知识盲区,特此学习记录。1.前提说明有符号数无非分为两种:正数和负数,其中正数的符号位是0,不会引起歧义,负数的符号为1,采用的是补码表示。此处复习一下补码的知识:对正数而言原码反码补码一致,负数则有区别,要掌握将熟知的十进制负数转化成补码的形式表示,反之亦然。1.1根据补码计算实际值转化规则为:如果符号位(最高位)是0,那么这个数是非负数,补码和实际值相同。如果符
-interface
·
2024-08-22 16:05
数字IC
fpga开发
阿里云服务器X86计算、Arm计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、高性能计算架构区别
在我们选购阿里云服务器的时候,云服务器架构有X86计算、ARM计算、GPU/
FPGA
/ASIC、弹性裸金属服务器、高性能计算可选,有的用户并不清楚他们之间有何区别,本文主要简单介绍下不同类型的云服务器有何不同
阿里云最新优惠和活动汇总
·
2024-08-22 16:13
PCIE-Precode
[
FPGA
实现及PCIeIP核知识点]PCIe为什么要增加Precoding?-
FPGA
常见问题论坛-
FPGA
CPLD-ChipDebug一旦打开就持续到下次recovery.rc
+徐火火+
·
2024-08-22 13:13
PCIE
fpga开发
(135)vivado综合选项--->(35)Vivado综合策略三五
最后,进行物理设计,考虑电磁兼容性、功耗优化、
时序
等问题,并生成芯片制造所需
FPGA系统设计指南针
·
2024-08-22 10:26
数字IC系统设计(提升笔记)
单片机
嵌入式硬件
FPGA综合
FPGA
经验分享——
时序
收敛之路
FPGA
经验分享——
时序
收敛之路2017-04-0113:021132人阅读评论(0)收藏举报分类:
FPGA
研究(42)
FPGA
之
时序
分析(2)首先感谢coyoo博主一直以来在EDN上分享他的经验,也感谢他这次慷慨拿出新作与我们分享
清风飞扬go
·
2024-08-22 06:31
(134)vivado综合选项--->(34)Vivado综合策略三四
最后,进行物理设计,考虑电磁兼容性、功耗优化、
时序
等问题,并生成芯片制造所需
FPGA系统设计指南针
·
2024-08-22 03:42
数字IC系统设计(提升笔记)
单片机
嵌入式硬件
FPGA综合
花开有期
每一朵花开,都有自己的
时序
,就像每一个人的成长和未来,都有他自己的机缘与时间表,急不得。记得东北有句老话叫做“心急吃不了热豆腐”,就是说做啥事儿都要沉住气,不慌不忙,不要急也不要躁。
灿烂jx
·
2024-03-27 01:51
数字逻辑不可能涌现出智能
硅基
时序
电路可如此巧妙完成精确计算,开启了数字化时代,人们试图将AI构建在这二进制世界。但若二进制运算不可扩展,基于数字逻辑的人工智能就不可能。前面提到过,二进制运算本质上
dog250
·
2024-03-26 20:10
人工智能
基于
FPGA
的UDP协议栈设计第二章_IP层设计
文章目录前言:IP层报文解析一、IP_TX模块一、IP_RX模块总结前言:IP层报文解析参考:https://blog.csdn.net/Mary19920410/article/details/59035804版本:IP协议的版本,4bit,IPV4-0100,IPV6-0110首部长度:IP报头的长度。固定部分的长度(20字节,5个32bit,一般就填5)和可变部分的长度之和。4bit。最大为
顺子学不会FPGA
·
2024-03-26 19:38
UDP协议栈设计
udp
tcp/ip
网络
fpga开发
verilog 从入门到看得懂---verilog 的基本语法数据和运算
总统来说,verilog的语法还是很简单的,主要难点是verilog是并行运行,并且强烈和硬件实际电路相关,在设计到的时候需要考虑
时序
问题和可综合问题。
DKZ001
·
2024-03-18 12:20
fpga开发
ARMS: 原来实时计算可以这么简单!
其中自定义监控作为该产品的
时序
计算和存储的基础,整合和
猫耳呀
·
2024-03-18 09:59
【vivado】
fpga
时钟信号引入
FPGA
的时钟信号一般由板上晶振经由时钟引脚引入,有时由于工程需要也会从pin脚引入其他外部时钟,这时为了该时钟能够正常工作,满足xilinx
fpga
的外部时钟引入规则。
刘小适
·
2024-03-16 12:18
日拱一卒
Xilinx
SoC
FPGA
fpga开发
基于Java+SpringBoot+vue+element疫情物资捐赠分配系统设计和实现
留言文末获取源码联系方式文章目录基于Java+SpringBoot+vue+element疫情物资捐赠分配系统设计和实现一、前言介绍:二、系统设计:2.1系统设计规则:2.2系统整体架构:2.3系统功能设计:2.4登录
时序
图设计
央顺技术团队
·
2024-03-16 10:14
成品程序项目
java
spring
boot
vue.js
毕业设计
开发语言
后端
verilog中,何时用reg和wire
组合逻辑用wire,
时序
逻辑用reg。reg可以存储数据,wire则就是一根线,只能传递数据。比如?
四臂西瓜
·
2024-03-15 18:50
其他
fpga开发
FPGA
FPGA
常用通信协议 —UART(二)---UART接收
一、信号说明因为是接收端,所以输入的是RX,发送端一次发8位串行数据,在本模块中,要接收这8位数据并转换为并行数据,因为最终要实现数据的回环,这8位并行数据会在下一个模块中被转换为串行数据再发出去,需要一个数据有效信号,当它拉高时表示八位数据接收完成,可以进行并串转换并发送了。时钟采用50Mhz,下面是信号列表reg1,reg2,reg3rx打拍后的信号work_en拉高表示正在接收信号bote_
毛豆仙人
·
2024-03-15 00:54
fpga开发
大规模
时序
数据存储(三)| 核心功能设计
作者简介运小尧百度高级研发工程师一、简介基本功能方面,我们的TSDB在数据的收集上提供了HTTP、Thrift等API;对查询,除了提供API之外还提供了命令行工具(CLITool),这些基本功能的设计在不同的TSDB中大同小异,因此本文不再赘述。由于数据规模庞大且出于业务数据隔离和定期清理的需要,我们设计了分库分表功能;为了提升历史数据存储和查询效率,同时节省存储成本,我们又设计了多级降采样功能
AIOPstack
·
2024-03-14 18:44
FPGA
-AXI4总线介绍
下一节:AXI接口
时序
解读AXI总线概述Xilinx软件官方axi协议有以下三种:AXI4:是面向高性能传输且带有存储地址映射的,最大允许256次数据突发传输。
北纬二六
·
2024-03-11 22:10
AXI协议学习
fpga开发
FPGA
_AXI4总线
转至https://blog.csdn.net/yake827/article/details/41485005(一)AXI总线是什么?AXI是ARM1996年提出的微控制器总线家族AMBA中的一部分。AXI的第一个版本出现在AMBA3.0,发布于2003年。当前的最新的版本发布于2010年。AXI4:主要面向高性能地址映射通信的需求;AXI4-Lite:是一个简单地吞吐量地址映射性通信总线;AX
neufeifatonju
·
2024-03-11 22:09
FPGA
AXI4
10X单细胞转录组个性化分析-拟
时序
分析
在发育过程中,细胞会对刺激做出反应,在整个生命过程中,从一种功能性“状态”转变为另一种功能性“状态”。处于不同状态的细胞表达的基因不同,产生蛋白质和代谢物的动态重复序列,从而完成它们的工作。当细胞在不同状态间转变时,会经历转录重组的过程,其中一些基因被沉默,而另一些基因被激活。这些瞬时状态通常难以表征,因为在更稳定状态之间纯化细胞是困难或不可能的。单细胞RNA-Seq可以使您在不需要纯化细胞的情况
Seurat_Satija
·
2024-03-09 16:31
如何成为
fpga
工程师
FPGA
的应用领域非常的广,尤其再人工智能,大数据,云计算等等方向非常吃香。
宸极FPGA_IC
·
2024-03-09 04:29
fpga开发
fpga
硬件工程
嵌入式硬件
【EDA概述】
文章目录前言一、EAD技术的发展二、
FPGA
和CPLD有什么区别三、
FPGA
应用?
Winner1300
·
2024-03-06 18:42
EDA
fpga开发
#
FPGA
(基础知识)
1.IDE:QuartusII2.设备:CycloneIIEP2C8Q208C8N3.实验:正点原子-verilog基础知识4.
时序
图:5.步骤6.代码:
GrassFishStudio
·
2024-03-01 15:28
fpga开发
ThreadPool 模式设计与流程演示
由于
时序
KaiwuDB 数据库
·
2024-02-20 22:14
数据库
xilinx
FPGA
除法器IP核(divider)的使用 vivado 2019.1
参考:xilinx
FPGA
除法器ip核(divider)的使用(VHDL&Vivado)_vivado除法器_坚持每天写程序的博客-CSDN博客一、创建除法IPvivado的除法器ip核有三种类型,跟ISE
小 阿 飞
·
2024-02-20 21:31
fpga开发
除法器 c语言 模拟,用Vivado-HLS实现低latency除法器
XilinxVivadoHigh-LevelSynthesis(HLS)工具将C,C++,或者SystemC设计规范,算法转成RegisterTransferLevel(RTL)实现,可综合到Xilinx
FPGA
小小羊羊羊
·
2024-02-20 21:00
除法器
c语言
模拟
xilinx
FPGA
乘法器 除法器 开方 IP核的使用(VHDL&ISE)
目录一、乘法器ip核1.新建工程之后建一个ip核文件:2.配置ip核:3.编写顶层文件或者激励文件:第一种情况:这个是加了ce的第二种情况:这个是加了ce和sclr的第三种情况:这个是不加使能的乘法器的正确使用:第二天的新进展:最高位是1结果之所以出问题,是因为设置的时候我忘了改了,那个输入的类型默认是signed,即有符号位,大家一定要看清楚哟,按照自己需求,看是否设置最高位为有符号位二、除法器
坚持每天写程序
·
2024-02-20 21:30
xilinx
fpga
ip核使用例程(VHDL)
FPGA
VHDL
ISE
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他